• 제목/요약/키워드: 배선공정

검색결과 268건 처리시간 0.028초

DC 마그네트론 스퍼터법에 의해 증착한 금속박막의 실시간 면저항 변화 특성연구

  • 권나현;김회봉;박기정;황빈;조영래
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.158-158
    • /
    • 2010
  • 최근 전자산업의 발전은 형상 면에서 경박 단소화로 급속하게 진행되고 있으며, 전자소자 내부에서의 배선재료로 사용되고 있는 알루미늄(Al) 박막의 두께 역시 얇아지고 있다. 극박막 범위에서 박막의 두께 증가에 따라 전기가 잘 흐르기 시작하는 박막의 최소두께로 정의 되는 유착두께를 실시간으로 측정하는 방법을 구현하고 임의의 금속박막과 기판의 조합에 있어서 각각의 재료에 대한 유착두께를 제공함으로써 향후 미세전자소자의 제작 시 배선 재료의 선택에 대한 기초자료를 축적할 수 있다. 또한 박막의 미세구조 변화 관점에서 연구함으로써 여러 가지 금속박막에 대한 유착두께를 줄일 수 있는 방법을 도출할 수 있다. 본 연구에서는 유리 기판 위에 사진 식각 공정으로 패턴을 형성하고 패턴이 형성된 유리 기판은 스퍼터에 연결된 4 point probe에 구리 도선으로 연결한 후 DC 마그네트론 스퍼터법으로 Al, Cr, ITO, Sn을 증착하면서 실시간으로 시간에 따른 면저항을 측정하며 이 때 스퍼터 내부 진공도는 $4.6{\times}10^{-5}$까지 낮춰준 후 각각의 금속에 맞는 진공도를 설정하였다. 20.0 sccm의 Ar가스를 넣고 100 W파워로 플라즈마를 형성시켜 금속을 증착하면서 4-point probe를 이용하여 실시간으로 면저항을 측정했다. 1초 단위로 면저항을 측정한 결과 평균적으로 Al은 71초, Cr은 151초, ITO는 61초, Sn은 20초에 저항이 급격히 감소함을 알 수 있었다. 또한 저항이 급격히 감소한 시점의 박막 두께를 알기 위해Surface profiler로 박막두께를 측정한 결과 1초당 Al은 $4\;{\AA}$, Cr은 $1.7\;{\AA}$, ITO는 $2.7\;{\AA}$, Sn은 $6.7\;{\AA}$ 이었다. 실험적으로 R은 면저항, T는 증착 시간이라 할 때 Y축을 $R{\times}T^3$으로 하고 X축을 T로 설정하고 그래프로 나타내면 Y축 값이 최소값을 갖는 시점이 유착두께임을 확인하였다. 본 연구는 실시간 면저항 측정을 통한 금속박막의 전기전도 특성과 미세구조에 대한 기초자료를 제공함으로써 신기술 발전에 공헌할 것이다.

  • PDF

배선 함몰 전극의 배선 소결공정 최적화에 따른 전기적 특성 향상 (Improving Conductivity of Metal Grids by Controlling Sintering Process)

  • 안원민;정성훈;김도근
    • 한국표면공학회지
    • /
    • 제48권4호
    • /
    • pp.158-162
    • /
    • 2015
  • To substitute indium tin oxide (ITO), many substituents have been studied such as metal nanowires, carbon based materials, 2D materials, and conducting polymers. These materials are not good enough to apply to an electrode because theses exhibit relatively high resistance. So metal grids are required as an additionalelectrode to improve the conductivities of substituents. The metal grids were printed by electrohydrodynamic printing system using Ag nanoparticle based ink. The Ag grids showed high uniformity and the line width was about $10{\mu}m$. The Ag nanoparticles are surrounded by dispersants such as unimolecular and polymer to prevent aggregation between Ag nanoparticles. The dispersants lead to low conductivity of Ag grids. Thus, the sintering process of Ag nanoparticles is strongly recommended to remove dispersants and connect each nanoparticles. For sintering process, the interface and microstructure of the Ag grid were controlled in 1.0 torr Ar atmosphere at aound $400^{\circ}C$ of temperature. From the sintering process, the uniformity of the Ag grid was improved and the defects on the Ag grids were reduced. As a result, the resistivity of Ag grid was greatly reduced up to $5.03({\pm}0.10){\times}10^{-6}{\Omega}{\cdot}cm$. The metal grids embedded substrates containing low pressure Ar sintered Ag grids showed 90.4% of transmittance in visible range with $0.43{\Omega}/{\square}$ of sheet resistance.

RF용 MCM-D 기판 내장형 인덕터 (Embedded Inductors in MCM-D for RF Appliction)

  • 주철원;박성수;백규하;이희태;김성진;송민규
    • 마이크로전자및패키징학회지
    • /
    • 제7권3호
    • /
    • pp.31-36
    • /
    • 2000
  • RF(radio Frequency)용 MCM(Multichip Module)-D 기판 내장형 인덕터를 개발하였다. MCM 기술은 고밀도 패키징 기술로서 주로 디지털회로에 많이 적용되어 왔으나, 최근에는 아날로그회로 및 디지털회로가 혼재된 혼성신호 및 초고주파 회로에도 적용되고 있다. 혼성신호에서는 능동소자 주변에 많은 수의 수동소자가 연결되므로 MCM-D 기판에 수동소자를 내장시키면 원가절감과 시스템의 크기 축소 및 경량화를 이를 수 있을 뿐 아니라, 성능과 신뢰성을 향상시킬 수 있다. 본 논문에서 MCM-D 기판은 Cu/감광성 BCB(Benzocyclobutene)를 각각 금속배선 및 절연막 재료로 사용하였고, 금속배선은 Ti/Cu를 각각 1000 $\AA$/3000 $\AA$으로 스퍼터한 후 fountain 방식으로 전기 도금하여 3 $\mu\textrm{m}$ Cu를 형성하였으며, 인덕터는 coplanar구조로 하여 기존의 반도체 공정을 이용하여 MCM-D기판에 인덕터를 안정적으로 내장시키고 전기적 특성을 측정하였다.

  • PDF

RF 응용을 위한 플립칩 기술 (Overview on Flip Chip Technology for RF Application)

  • 이영민
    • 마이크로전자및패키징학회지
    • /
    • 제6권4호
    • /
    • pp.61-71
    • /
    • 1999
  • 통신분야에서 사용주파수대역의 증가, 제품의 소형화 및 가격경쟁력등의 요구에 따라 RF 소자의 패키징 기술도 플라스틱 패키지 대신에 flip chip interconnection, MCM(multichip module)등과 같은 고밀도 실장기술이 발전해가고 있다. 따라서, 본 논문은 최근 수년간 보고된 응용사례를 중심으로 RF flip chip의 기술적인 개발방향과 장점들을 분석하였고, RF 소자 및 시스템의 개발단계에 따른 적합한 적용기술을 제시하였다. RF flip chip의 기술동향을 요약하면, 1) RF chip배선은 microstrip 대신에 CPW 구조을 선택하며, 2) wafer back-side grinding을 하지 않아서 제조공정이 단순하고 wafer 파손이 적어 제조비용을 낮출 수 있고, 3) wire bonding 패키징에 비해 전기적인 특성이 우수하고 고집적의 송수신 모듈개발에 적합하다는 것이다. 그러나, CPW 배선구조의 RF flip chip 특성에 대한 충분한 연구가 필요하며 RF flip chip의 초기 개발 단계에서 flip chip interconnection 방법으로는 Au stud bump bonding이 적합할 것으로 제안한다.

  • PDF

금속 배선 제작을 위한 메탈 나노 파우더 임프린팅 공정기술 개발 (Development of Metal nano Powder Imprinting Process for Fabrication of Conductive Tracks)

  • 김진수;김호관;임지석;배형대;최민석;강신일
    • 한국소성가공학회:학술대회논문집
    • /
    • 한국소성가공학회 2007년도 춘계학술대회 논문집
    • /
    • pp.371-374
    • /
    • 2007
  • A method for metal nano powder imprinting is proposed as a patterning process for conductive tracks that is inexpensive and scalable down to the nanoscale. Conductive tracks with line widths of $0.5{\sim}20{\mu}m$ were fabricated using this method. The processing conditions were optimized to avoid various types of defects, and to increase the degree of sintering and electric conductivity of the imprinted conductive tracks. The mean electric resistivity of the conductive tracks imprinted under optimum conditions was $8.95{\mu}{\Omega}{\cdot}cm$, which is in the range required for practical applications.

  • PDF

고속 스퍼터링 소스를 이용한 구리 후막 제조 및 특성

  • 정재인;양지훈
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.345.1-345.1
    • /
    • 2016
  • 구리 피막은 열 및 전기를 잘 전달하는 특성으로 인해 전기 배선이나 Heat Sink 재료 등에 이용되고 있다. 최근에는 전자파 차폐나 FCCL (Flexible Copper Clad Laminate) 등의 피막으로 널리 이용되면서 연속 코팅 및 후막 제조를 위한 고속 소스의 필요성이 증가하고 있다. 연속코팅 설비에 적용하거나 후막을 경제적으로 제조하기 위해서는 정지상태의 기판을 기준으로 시간당 $100{\mu}m$ 이상의 증착 속도가 요구된다. 기존 마그네트론 스퍼터링 소스의 경우 일반적으로 증착율이 시간당 $20{\mu}m$ 이내이며, 고전력을 이용하는 소스의 경우도 $60{\mu}m$를 넘지 못하고 있다. 본 발표에서는 자기장 시뮬레이션을 통해 자석의 배열을 최적화하고 냉각 효율을 고려한 소스 설계를 통해 고속 스퍼터링 소스를 제작하고 그 특성을 평가하였다. 제작된 소스는 구리 코팅을 위한 스퍼터링 공정 조건을 도출하고 다양한 기판에 $20{\mu}m$ 이상의 구리 후막을 코팅하여 미소 형상 및 코팅 조직을 분석하였다.

  • PDF

반도체 소자의 열적안정성을 위한 W-C-N 확산방지막의 연구

  • 김수인;이창우
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2007년도 춘계학술대회
    • /
    • pp.215-217
    • /
    • 2007
  • 반도체 집적화 기술의 발달로 반도체 공정에서 디바이스의 선폭은 줄어들고, 박막의 다층화가 필수적인 과정이 되었다. 이에 따라 반도체에서 Si 기판과 금속 배선과의 열적 안정성에 대한 신뢰성이 더욱 중요시 되어가고 있다. 이를 방지하기 위하여 우리는 3개의 화합물로 구성된 Tungsten-Carbon-Nitrogen (W-C-N) 확산방지막을 사용하였다. 실험은 Si 기판위에 W-C-N박막을 물리적 기상 증착법(PVD)으로 질소비율을 변화하며 확산방지막을 증착하여 Si 기판과 W-C-N확산방지막의 특성을 여러 온도 열처리 조건에서 확인하였다. 특성을 분석을 위하여 ${\alpha}-step$${\beta}-ray$를 이용하여 증착률을 확인한 후 4-point probe를 이용하여 비저항을 측정하였고, X-ray Diffraction 분석을 통하여 결정 내부의 변화를 확인하였다. 이를 통하여 W-C-N 확산방지막의 열적인 안정성을 질소변화에 따라 조사하였다.

  • PDF

5 nm 급 반도체 배선 공정 기술 개발 (Development of Interconnect Process Technology for 5 nm Technology Nodes)

  • 최은미;표성규
    • 마이크로전자및패키징학회지
    • /
    • 제23권4호
    • /
    • pp.25-29
    • /
    • 2016
  • The semiconductor industry has been developed mainly by micronization process due to many advantages of miniaturization of devices. Mass production of semiconductors of 10 nm class has been started recently, and it is expected that the technology generation of 5 nm & 7 nm technology will come. However, excessive linewidth reduction affects physical limits and device reliability. To solve these problems, new process technology development and new concept devices are being studied. In this review, we introduce the next generation technology and introduce the advanced research for the new concept device.

공정 조성 SnPb 솔더의 배선 길이에 따른 electromigration 특성 (Line Length Effect on Electromigration Characteristics of Eutectic SnPb Solder)

  • 이용덕;이장희;윤민승;주영창;박영배
    • 한국재료학회지
    • /
    • 제17권7호
    • /
    • pp.371-375
    • /
    • 2007
  • In-situ observation of electromigration behavior of eutectic SnPb solder was performed as a function of line length at $100^{\circ}C$, $6{\times}10^4A/cm$ condition in a scanning electron microscope chamber. The incubation time for edge drift and the edge drift velocity increase as line length increases, which are discussed with the void nucleation stage of solder bump and the electromigration back flux force, respectively. Finally, the existence of electromigration product (jL) and its line length dependency are also discussed.

고종횡비 금속 나노튜브 기반 투명전극 제조기술 (Fabrication of Long Metal Nanowire by Electrospinning Process for the Transparent Electrode)

  • 이창면;허진영;이홍기
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2017년도 춘계학술대회 논문집
    • /
    • pp.132.1-132.1
    • /
    • 2017
  • 본 연구에서는 투명전극 제조를 목적으로 전기방사법을 이용하여 미세구리 패턴을 형성하는 방법에 대하여 연구하였다. $Ag^+$이온이 용해된 폴리비닐부티랄(PVB) 고분자 용액을 폴리에틸렌 테레프탈레이트(PET)와 같은 투명기판 위에 전기방사 하여 $Ag^+$이온/PVB 복합나노와이어를 제조한 후 이를 UV 조사로 환원하여 선택적으로 촉매를 형성하였다. 이후 연속적인 무전해 구리 도금을 통하여 촉매 위에 미세구리배선을 형성함으로써, 투명전극을 제조하였다. 개발 공정을 통해 제조된 투명전극은 기존 Ag나노와이어 기반 투명전극에서 발생하던 접촉저항에 대한 문제를 해결함으로써 전기적, 광학적 특성이 우수한 차세대 유연 디스플레이에 적용 가능성을 보여주었다.

  • PDF