• Title/Summary/Keyword: 디지털 회로 설계

Search Result 812, Processing Time 0.035 seconds

A Design of Single Pixel Photon Counter for Digital X-ray Image Sensor (X-ray 이미지 센서용 싱글 픽셀 포톤 카운터 설계)

  • Baek, Seung-Myun;Kim, Tae-Ho;Kang, Hyung-Geun;Jeon, Sung-Chae;Jin, Seung-Oh;Huh, Young;Ha, Pan-Bong;Park, Mu-Hun;Kim, Young-Hee
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.11 no.2
    • /
    • pp.322-329
    • /
    • 2007
  • A single pixel photon counting type image sensor which is applicable for medical diagnosis with digitally obtained image and industrial purpose has been designed with $0.18{\mu}m$ triple-well CMOS process. The designed single pixel for readout chip is able to be operated by single supply voltage to simplify digital X-ray image sensor module and a preamplifier which is consist of folded cascode CMOS operational amplifier has been designed to enlarge signal voltage(${\Delta}Vs$), the output voltage of preamplifier. And an externally tunable threshold voltage generator circuit which generates threshold voltage in the readout chip has been newly proposed against the conventional external threshold voltage supply. In addition, A dark current compensation circuit for reducing dark current noise from photo diode is proposed and 15bit LFSR(Linear Feedback Shift Resister) Counter which is able to have high counting frequency and small layout area is designed.

A Study on the Digital PI Control of Heavy Duty Handling Robot (초중량물 핸들링 로봇의 디지털 PI 제어에 관한 연구)

  • Ko, Chang-Min;Park, Seung-Kyu;Kim, Doo-Hyeong;Chung, Gwang-Jo
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.1799-1800
    • /
    • 2008
  • 본 연구는 초중량물 핸들링로봇의 디지털 PI제어의 방법에 대하여 연구하는 목적을 갖는다. 6축 초중량물 로봇의 핵심요소인 2축과 3축만으로 구성되었으며, 제어기는 DSP를 사용하였다. DSP와 AC 서보 모터 드라이브간의 인터페이스 회로를 구성하여, PI제어기 알고리즘을 설계하여 직선보간 알고리즘에 적용하였다. 최종목적인 가반하중이 600Kg급 부하에도 강한 초중량물 핸들링 지능형 6축 로봇의 실현을 위해 원하는 경로를 부하의 영향에 받지 않는 고속.고응답성을 구현할 수 있는 2축 로봇제어에 대한 실험을 수행하였다. 위치.속도제어에 대한 알고리즘으로는 PID 제어기를 사용하였다. 본 연구의 의의는 초중량물 핸들링 로봇의 제어에 있어서 로봇의 설계 및 제작이 최적화되어 있다면 작은 부하용로봇의 제어와 크게 다를 바 없음을 보여주는데 있다.

  • PDF

Optimizing the Chien Search Machine without using Divider (나눗셈회로가 필요없는 치엔머신의 최적설계)

  • An, Hyeong-Keon
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.49 no.5
    • /
    • pp.15-20
    • /
    • 2012
  • In this paper, we show new method to find the error locations of received Reed-Solomon code word. New design is much faster and has much simpler logic circuit than the former design method. This optimization was possible by very simplified square/$X^4$ calculating circuit, parallel processing and not using the very complex Divider. The Reed Solomon decoder using this new Chien Machine can be applicated for data protection of almost all digital communication and consumer electronic devices.

Development of a SHA with 100 MS/s for High-Speed ADC Circuits (고속 ADC 회로를 위한 100 MS/s의 샘플링의 SHA 설계)

  • Chai, Yong-Yoong
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.7 no.2
    • /
    • pp.295-301
    • /
    • 2012
  • In this article, we have designed SHA, which has 12 Bit resolution at an input signal range of 1 $V_{pp}$ and operates at a sampling speed of 100 MS/s in order to use at front of high speed ADC. SFDR(Spurious Free Dynamic Range) of the proposed system drops to approximately 66.3 dB resolution when the input frequency is 5 MHz, and the sampling frequency is 100 MHz, however, the circuit without a feedthrough has 12 bit resolution with approximately 73 dB.

2.5V $0.25{\mu}m$ CMOS Temperature Sensor with 4-Bit SA ADC

  • Kim, Moon-Gyu;Jang, Young-Chan
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2011.10a
    • /
    • pp.448-451
    • /
    • 2011
  • SoC에서 칩 내부의 온도를 측정하기 위한 proportional-to-absolute-temperature (PTAT) 회로와 sensing 된 아날로그 신호를 디지털로 변환하기 위해 4-bit analog-to-digital converter (ADC)로 구성된 temperature sensor를 제안한다. CMOS 공정에서 vertical PNP 구조를 이용하여 PTAT 회로가 설계되었다. 온도변화에 둔감한 ADC를 구현하기 위해 아날로그 회로를 최소로 사용하는 successive approximation (SA) ADC가 이용되었다. 4-bit SA ADC는 capacitor DAC와 time-domain 비교기를 이용함으로 전력소모를 최소화하였다. 제안된 temperature sensor는 2.5V $0.25{\mu}m$ 1-poly 9-metal CMOS 공정을 이용하여 설계되었고, $50{\sim}150^{\circ}C$ 온도 범위에서 동작한다. Temperature sensor의 면적과 전력 소모는 각각 $130{\times}390\;um^2$과 868 uW이다.

  • PDF

FSM state assignment for low power dissipation based on Markov chain model (Markov 확률 모델을 이용한 저전력 상태 할당 알고리즘)

  • Kim, Jong Su
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.2
    • /
    • pp.51-51
    • /
    • 2001
  • 본 논문은 디지털 순서회로 설계시 상태할당 알고리즘 개발에 관한 연구로, 동적 소비전력을 감소시키기 위하여 상태변수의 변화를 최소로 하는 코드를 할당하여 상태코드가 변화하는 스위칭횟수를 줄이도록 하였다. 상태를 할당하는데는 Markov의 확률함수를 이용하여 hamming거리가 최소가 되도록 상태 천이도에서 각 상태를 연결하는 edge에 weight를 정의한 다음, 가중치를 이용하여 각 상태들간의 연결성을 고려하여 인접한 상태들간에는 가능한 적은 비트 천이를 가지도륵 모든 상태를 반복적으로 찾아 계산하였다. 비트 천이의 정도를 나타내기 위하여 cost 함수로 계산한 결과 순서회로의 종류에 따라 Lakshmikant의 알고리즘보다 최고 57.42%를 감소시킬 수 있었다.

Design of ESD Protection Circuits for High-Frequency Integrated Circuits (고주파 집적회로를 위한 ESD 보호회로 설계)

  • Kim, Seok;Kwon, Kee-Won;Chun, Jung-Hoon
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.47 no.8
    • /
    • pp.36-46
    • /
    • 2010
  • In multi-GHz RF ICs and high-speed digital interfaces, ESD protection devices introduce considerable parasitic capacitance and resistance to inputs and outputs, thereby degrading the RF performance, such as input/output matching, gain, and noise figure. In this paper, the impact of ESD protection devices on the performance of RF ICs is investigated and design methodologies to minimize this impact are discussed. With RF and ESD test results, the 'RF/ESD co-design' method is discussed and compared to the conventional RF ESD protection method which focuses on minimizing the device size.

An Advanced Paradigm of Electronic System Level Hardware Description Language; Bluespec SystemVerilog (진화한 설계 패러다임의 블루스펙 시스템 레벨 하드웨어 기술 언어)

  • Moon, Sangook
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2013.05a
    • /
    • pp.757-759
    • /
    • 2013
  • Until just a few years ago, digital circuit design techniques in register transfer level using Verilog or VHDL have been recognized as the up-to-date way compared with the traditional schematic design, and truly they have been used as the most popular skill for most chip designs. However, with the advent of era in which the complexity of semiconductor chip counts over billion transistors with advanced manufacturing technology, designing in register transfer level became too complex to meet the requirements of the needs, so the design paradigm has to change so that both design and synthesis can be done in higher level of abstraction. Bluespec SystemVerilog (BSV) is the only HDL which enables both circuit design and generating synthesizable code in the system level developed so far. In this contribution, I survey and analyze the features which supports the new paradigm in the BSV HDL, not very familiar to industry yet.

  • PDF

Design of Fiber Optic Gyroscope for Sensing High Rotation (고속회전 감지 광섬유자이로 설계)

  • Do, Jae-Chul;Chong, Kyoung-Ho;Jo, Min-Sik;Song, Ki-Won;Moon, Hong-Key
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.37 no.6
    • /
    • pp.551-555
    • /
    • 2009
  • We studied the design of fiber optic gyroscope that enables to sense high rotation by extending the limit of rotation sensibility of fiber optic interferometer. Based on the digital serrodyne modulation technique, the signal processing of fiber optic gyroscope was designed and the prototype fiber optic gyroscope showed the high rotation sensibility up to ${\pm}3000[deg/sec]$ and scale factor performance of about 150[ppm] by the experiments. Accordingly, we confirmed that the design of fiber optic gyroscope was valid for high rotation.

A Digital Image Rights Management for PCB objects based on the Gerber Format (Gerber 포맷에 기반한 PCB객체의 디지털 이미지 권한 관리)

  • Joo, Tae-Woo;Hong, Young-Sik
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2011.06a
    • /
    • pp.320-323
    • /
    • 2011
  • 최근 전자기술의 발달로 인해 인쇄 회로 기판(Printed Circuit Board)이 정밀화되고 세분화됨에 따라 고도로 집약되어 육안에 의한 시각검사 방법이 어려워지고 있다. 이에 따라 컴퓨터 시각 기술을 이용한 자동시각검사가 점차 늘어가는 추세다. 이러한 PCB의 설계 또는 검사 시 참조할 이미지를 만드는 방법 중 하나로 Gerber Interface로 표현된 PCB용 CAD파일인 거버파일을 이용하여 디지털 이미지를 생성하는 법이 널리 이용되고 있다. 반면 이러한 파일 및 이미지는 상호간에 인과관계(causality)를 가지며, 이미지 유출시 그 피해가 크다. 따라서 생성된 이미지를 효과적으로 보호하고 관리해야할 필요가 있다. 본 논문에서 상기의 인과관계를 이용하여 이를 관리하고 보호하는 이미지 권한관리 기법을 제안한다.