• 제목/요약/키워드: 디지털 회로 설계

검색결과 812건 처리시간 0.027초

1.42 - 3.97GHz 디지털 제어 방식 LC 발진기의 설계 (A Design of 1.42 - 3.97GHz Digitally Controlled LC Oscillator)

  • 이종석;문용
    • 대한전자공학회논문지SD
    • /
    • 제49권7호
    • /
    • pp.23-29
    • /
    • 2012
  • 디지털 PLL의 핵심블록이 되는 디지털 제어 발진기를 LC 구조를 기반으로 설계하고 $0.18{\mu}m$ RF CMOS 공정을 사용하여 제작하였다. 2개의 교차쌍 구조의 NMOS 코어를 이용하여 광대역 특성을 구현하였으며, PMOS 배랙터쌍을 이용하여 수 aF의 작은 캐패시터값의 변화를 얻을 수 있었다. 캐패시터 축퇴 기법을 사용하여 캐패시턴스 값을 감소시키어 고해상도 주파수 특성을 구현하였다. 또한, 노이즈 필터링 기법을 바이어스 회로 등에 적용하여 위상잡음에 강한 구조로 설계를 하였다. 측정결과 중심주파수 2.7GHz에서 2.5GHz의 주파수 대역의 출력이 가능하였으며 2.9 ~ 7.1kHz의 높은 주파수해상도를 얻을 수 있었다. 미세튜닝범위와 코어의 전류 바이어스는 4개의 PMOS 배열을 통하여 제어가 가능하도록 하여 유연성을 높였다. 1.8V 전원에서 전류는 17~26mA 정도를 소모하였다. 설계한 DCO는 다양한 통신시스템에 응용이 가능하다.

파워 분배망을 고려한 디지털 회로 시스템의 설계와 분석 (Design and Analysis of Digital Circuit System Considering Power Distribution Networks)

  • 이상민;문규;위재경
    • 대한전자공학회논문지SD
    • /
    • 제41권4호
    • /
    • pp.15-22
    • /
    • 2004
  • 이 논문은 PCB의 PDN(Power Distribution Network) 시스템을 고려한 채널 분석을 나타내었다. 설계자가 원하는 PDN 시스템을 설계하기 위하여, 전체 주파수 범위의 PDN이 요구하는 임피던스를 얻는 유용한 설계방법을 제안하였다. 제안된 방법은 주파수 영역과 관계된 계층적 배치 접관방식과 보트와 decoupling 커패시터 사이의 current 흐름의 간섭을 고려한 path-based equivalent 회로를 기본으로 하였다. 비록 빠르고 쉬운 계산을 위한 lumped model일지라도, 실험 결과는 제안된 모델이 numerical 분석처럼 거의 정확함을 보였다. PDN 시스텐의 분석은 패키지 인덕턴스가 파워 노이즈, 데이터 채널을 통한 신호 이동에 영향을 받는다는 것을 보여주고 있으나, 보드 PDN 또한 정확한 채널 신호를 위해 무시할 수 없다는 것을 보여준다. 따라서 설계자는 반드시 초고속 디지털 시스템의 첫 스팩 설계로부터 보드, 패키지, 칩 등을 동시에 디자인을 해야 한다.

디지털 제어 발진기의 전력소모 최적화 설계기법 (A Design Procedure of Digitally Controlled Oscillator for Power Optimization)

  • 이두찬;김규영;김수원
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.94-99
    • /
    • 2010
  • 본 논문에서는 디지털 제어 발진기의 전력소모를 최적화하는 설계기법을 제안한다. 디지털 제어 발진기의 Coarse tuning 비트수와 Fine tuning 비트수를 조절하여 LSB Resolution, 주파수 범위, 선형성, 이식성에는 영향을 주지 않고 전력소모를 최적화한다. 이를 위해 제어 비트에 따른 디지털 제어 발진기의 전력소모 변화를 분석하였다. 본 논문에서는 0.13um 1.2V CMOS 라이브러리를 이용하여 제안한 설계기법을 적용한 경우와 그렇지 않은 경우를 모두 설계, 모의실험 및 검증하였다. 제안한 설계기법을 적용한 디지털 제어 발진기는 모의실험결과 283MHz부터 1.1GHz의 클록을 생성할 수 있으며, LSB Resolution은 1.7ps이다. 디지털 제어 발진기의 출력 주파수가 1GHz일 때 전력소모는 2.789mW이다.

보편적 학습설계를 적용한 장애학생 디지털교과서 제작 지침 개발 연구 (A Study of Guidelines Development on Digital Textbooks for Students with Disabilities applying Universal Design for Learning)

  • 차현진;손지영
    • 컴퓨터교육학회논문지
    • /
    • 제22권2호
    • /
    • pp.51-66
    • /
    • 2019
  • 교육부는 2018년부터 초 중학교에 디지털교과서를 전면 도입함으로써, 자기주도적인 개별화 학습 콘텐츠와 활동을 제공하고자 정책을 수행하고 있다. 하지만, 통합학급 환경에서 장애학생들이 활용할 수 있는 디지털교과서에 대한 연구와 개발은 미흡한 실정이다. 본 연구는 보편적 학습설계 이론을 기반으로 통합학급 환경에서 장애학생들이 활용 가능한 디지털교과서 제작 지침의 필요성을 인식하고, 비장애학생과 함께 장애학생도 활용할 수 있는 디지털교과서 제작 지침을 개발하는 것을 목적으로 하였다. 연구 방법으로는 선행 연구와 사례 분석을 통해 개발된 디지털교과서 제작 지침 초안을 바탕으로 현직 특수교사들을 대상으로 델파이 조사를 2회 실시하였다. 또한, 델파이 조사를 통해 최종 도출된 제작 지침을 바탕으로 현장에서의 활용성을 높이기 위해 4가지 장애유형에 따라 디지털교과서 활용 맥락을 보여주는 시나리오를 개발하였다. 본 연구에서 개발된 보편적 학습설계가 반영된 디지털교과서 제작 지침은 장애학생을 위한 디지털교과서 개발 및 정책 수립을 촉진시키는데 활용될 수 있을 것이다.

Sensor Utility Network를 위한 저전력 Burst 클록-데이터 복원 회로를 포함한 클록 시스템 (A Clock System including Low-power Burst Clock-data Recovery Circuit for Sensor Utility Network)

  • 송창민;서재훈;장영찬
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.858-864
    • /
    • 2019
  • 본 논문에서는 센서 유틸리티 네트워크에서 센서 노드들 사이의 주파수 차이로 인한 데이터 손실을 제거하기 위한 클록 시스템이 제안된다. 각 센서 노드를 위한 제안된 클록 시스템은 버스트 클록-데이터 복원 회로, 32-위상 클록을 출력하는 디지털 위상 고정 루프, 그리고 프로그래밍 가능한 개방형 루프 분수 분할기를 사용하는 디지털 주파수 합성기로 구성된다. 첫번째 센서 노드에는 버스트 클록-데이터 복원 회로 대신 능동 인덕터를 사용하는 CMOS 발진기가 사용된다. 제안된 클록 시스템은 1.2 V 공급 전압을 이용하는 65nm CMOS 공정에서 설계된다. 센서 노드들 사이의 주파수 오류가 1%일 때, 제안하는 버스트 클록-데이터 복원 회로는 기준 클록으로 5Mbps 데이터 속도에 대해 64배 체배된 주파수를 가짐으로 4.95 ns의 시간지터를 가진다. 설계된 디지털 주파수 합성기의 주파수 변경은 100 kHz에서 320 MHz의 주파수 범위에서 출력 클록의 한 주기 내에 수행된다.

인체감지 센서용 저 잡음 10GHz대역 송수신기 설계 (A low-noise transceiver design for 10GHz band motion sensor)

  • 채규수
    • 디지털융복합연구
    • /
    • 제10권10호
    • /
    • pp.313-318
    • /
    • 2012
  • 본 논문에서는 X-band 대역용 인체감지센서에 적용될 저 잡음 송수신기 설계 방법을 제안 하였다. 제안된 송수신기에는 기존 송수신기의 출력 신호가 수신 단으로 유입되는 것을 줄이기 위한 회로가 추가되었다. 잡음 제거회로는 분배기와 $90^{\circ}$위상 천이기를 포함하는 Hittite HMC908LC5(I/Q down converter)가 사용되었다. 송수신기 회로와 안테나는 CST MWS를 사용하여 시뮬레이션 하였고 FR-4 기판(h=1.0mm, ${\varepsilon}_r$=4.4)을 사용하여 제작하였다. 설계된 안테나의 특성이 인체감지용 센서에 사용되기에 적합하며 제안된 송수신기와 기존에 사용되고 있는 송수신기의 출력 특성을 비교 한 결과 동등한 특성을 얻었다.

RFID를 위한 내장형 비접촉(Type-B) 프로토콜 지원 모듈 설계 및 구현 (Design and Implementation of Embedded Contactless (Type-B) Protocol Module for RFID)

  • 전용성;박지만;주홍일;전성익
    • 정보처리학회논문지A
    • /
    • 제10A권3호
    • /
    • pp.255-260
    • /
    • 2003
  • RFID의 대표적 예인 비접촉식 IC 카드는 현재 교통 및 출입 통제 시스템 등에 널리 사용되고 있으며, RF 기술의 발달과 사용자 편의성 요구의 증대로 인해 점점 더 보편화되는 추세에 있다. 본 논문은 비접촉 IC 카드를 구현하기 위해 필요한 내장형 비접촉 프로토콜 처리용 하드웨어 모듈에 관한 것으로서 아날로그 회로부와 특화된 디지털 로직부로 구성된다. 그리고 비접촉 IC 카드 설계시 아날로그 회로, 디지털 로직, 그리고 소프트웨어가 담당한 기능을 잘 구분하여 설계할 수 있는 방법을 제시한다.

W-CDMA 기지국용 디지털 수신기의 CIC 롤 오프 보상필터 설계 (Design of Cic roll-off Compensation Filter in Digital Receiver For W-CDMA NODE-B)

  • 김성도;최승원
    • 대한전자공학회논문지TC
    • /
    • 제40권12호
    • /
    • pp.155-160
    • /
    • 2003
  • ADC (Analog-to-Digital Converter) 와 DSP (Digital Signal Processor) 의 성능이 향상됨에 따라 아날로그 방식으로 처리하던 IF(Intermidiate Frequency) 대역의 신호를 디지털 방식으로 처리할 수 있게 되었다. 이를 디지털 라디오 또는 디지털 IF라 하고 이는 SDR (software definied radio) 의 초기단계라 할 수 있다. 디지털 라디오 개념을 수신단에 적용할 경우 오버샘플링에 의한 처리 이득을 얻을 수 있으며, 다중 캐리어방식의 수신단 설계가 가능하다. 디지털 수신기에서는 연산량 이득을 위해 데시메이션이 이루어지며, CIC (Cascaded Integrated Comb) 및 halfbandHalfband 필터 등이 앨리어싱방지 필터로 사용된다. 그런데, CIC 필터는 필연적으로 통과대역 내에서 롤 오프 현상이 발생하며, 이것은 수신단 필터의 통과대역 평탄도를 악화시켜서 수신성능의 저하를 초래한다. FIR 필터를 이용하여 보상해 주어야 한다. 본 논문에서는 W-CDMA 디지털 수신기의 수신성능에 최적인 CIC 롤오프 보상 필터를 설계방법을 제시하고, 설계된 필터가 CIC필터의 롤오프 특성을 보상하여 BER(Bit Error Rate)을 최소화시킴을 컴퓨터 시뮬레이션을 통해 확인하였다. 필터 성능을 검증하였다.

인체전자기장 신호를 응용하여 손동작 인식을 위한 하드웨어 구현에 대한 연구 (A study on the hardware development for handshake recognition using electric potential signal form human body)

  • 천우영;이석현;김영철
    • 스마트미디어저널
    • /
    • 제5권3호
    • /
    • pp.49-53
    • /
    • 2016
  • 인체 전자기장 신호를 검출하여 동작 인식에 이용하는 비접촉방식의 방법은 시간과 공간의 제약이 기존의 시스템보다 덜하므로 관련 연구들이 진행 중에 있다. 본 논문에서는 비접촉방식의 인체전기장 신호를 검출할 수 있는 하드웨어를 구현하여 이를 디지털 파형화 하여 인식률을 높일 수 있는 회로시스템을 설계하였다. 차동 증폭회로의 구현과 비교기를 연동한 디지털 파형화를 위한 회로 시스템을 시뮬레이션과 결합하여 PCB화한 후/ 설계된 전체 회로 시스템에 대한 특성평가를 수행하였다.

Current-mode FIR Filter 동작을 위한 OTA 회로 설계 (Design of OTA Circuit for Current-mode FIR Filter)

  • 여성대;조태일;신영철;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권7호
    • /
    • pp.659-664
    • /
    • 2016
  • 본 논문에서는 고속 동작과 저전력 동작을 요구하는 디지털 회로 시스템에 사용될 수 있는 Current-mode FIR Filter를 위한 OTA(:Operational Trans-conductance Amplifier) 회로를 제안한다. Current-mode 신호처리는 동작 주파수와 상관없이 일정한 전력을 유지하는 특징이 있기 때문에 고속 동작을 요구하는 디지털 회로 시스템의 저전력 동작에 매우 유용한 회로설계 기술이라고 할 수 있다. 0.35um CMOS 공정을 이용한 시뮬레이션 결과, Vdd=2V에서 전원 전압의 50%에 해당하는 약 1V의 Dynamic Range를 확보하였으며, 약 0~200uA의 출력전류를 확인하였다. 설계한 OTA 회로의 전력은 약 21uW가 계산되었으며, Active Layout 면적은 $71um{\times}166um$ 사이즈로 집적화에 유리할 것으로 기대된다.