• Title/Summary/Keyword: 기판접합

Search Result 489, Processing Time 0.026 seconds

GaInP/GaAs 이중접합 태양전지의 전극 구조가 집광 효율에 미치는 영향

  • Jeon, Dong-Hwan;Kim, Chang-Ju;Gang, Ho-Gwan;Park, Won-Gyu;Lee, Jae-Jin;Go, Cheol-Gi
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.272-272
    • /
    • 2010
  • 최근 화합물반도체를 이용한 집광형 고효율 태양전지가 차세대 태양전지로서 주목을 받기 시작하였다. GaAs를 주축으로 하는 고신뢰성 고효율 태양전지는 높은 가격으로 인해 응용이 제한되어왔으나, 고집광 기술을 접목하여 태양전지 재료 사용을 수 백배 이상 줄이면서도 동시에 효율을 극도로 향상시킴으로써 차세대 태양전지로 활발히 개발되고 있다. GaAs 기판을 이용한 다중접합의 태양전지는 n-type GaAs 기판 위에 버퍼 층, GaInP back surface field 층, GaAs p-n 접합, AlInP 창층, GaAs p-n 접합의 터널접합층, 상부전지로서 GaInP p-n 접합, AlInP 창층 순서로 epi-taxial structure를 형성하고 전극과 무반사막을 구성한다. 이러한 태양전지의 효율을 결정하는 요인 중, 상부 전극은 전기적 및 광학적 손실을 일으키는 원인으로써 최소화되어야 한다. 그런데 이러한 이중접합 화합물 태양전지에 집광한 태양광을 조사할 경우, 태양광을 집광한 만큼 전류가 증가하게 되며 증가한 전류가 전극에 흐르면서 전기적 효율 손실을 유발하게 된다. 따라서, 집광형 화합물 반도체 태양전지의 전극에 의한 손실에 대한 연구가 선행되어 저항에서 손실되는 전력을 최소화하여야만 전기적 손실이 낮은 고집광 태양전지 개발이 가능하다. 본 논문에서는 먼저 전극 두께가 0.5${\mu}m$인 GaInP/GaAs 이중접합 태양전지 (효율 25.5% : AM1.5G)의 집광시 효율 변화에 대해서 연구하였다. 이후 이러한 효율 변화가 전극 구조의 최적화에 의해서 개선 될 수 있는지를 삼차원 모의실험을 통해서 확인하였다. 모의실험에는 Crosslight 사의 APSYS를 사용하였고, material parameter를 보정하여 실제 실험 결과에 근사 시킨 후 전극 구조에 대한 최적화를 하였다.

  • PDF

Temperature Measurement and Contact Resistance of Au Stud Bump Bonding and Ag Paste Bonding with Thermal Heater Device (Au 스터드 범프 본딩과 Ag 페이스트 본딩으로 연결된 소자의 온도 측정 및 접촉 저항에 관한 연구)

  • Kim, Deuk-Han;Yoo, Se-Hoon;Lee, Chang-Woo;Lee, Taek-Yeong
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.17 no.2
    • /
    • pp.55-61
    • /
    • 2010
  • The device with tantalum silicide heater were bonded by Ag paste and Au SBB(Stud Bump Bonding) onto the Au coated substrate. The shear test after Au ABB and the thermal performance under current stressing were measured. The optimum condition of Au SBB was determined by fractured surface after die shear test and $350^{\circ}C$ for substrate, $250^{\circ}C$ for die during flip chip bonding with bonding load of about 300 g/bump. With applying 5W through heater on the device, the maximum temperature with Ag paste bonding was about $50^{\circ}C$. That with Au SBB on Au coated Si substrate showed $64^{\circ}C$. The difference of maximum temperatures is only $14^{\circ}C$, even though the difference of contact area between Ag paste bonding and Au SBB is by about 300 times and the simulation showed that the contact resistance might be one of the reasons.

The Modeling of ISL(Intergrated Schottky Logic) Characteristics by Computer Simulations (컴퓨터 시뮬레이션에 의한 ISL 특성의 모델링)

  • 김태석
    • Journal of Korea Multimedia Society
    • /
    • v.3 no.5
    • /
    • pp.535-541
    • /
    • 2000
  • In this paper, we analyzed the characteristics of schottky junction to develop the voltage swing of ISL, and simulated the characteristics with the programs at this junctions. Simulation programs for analytic characteristics are the SUPREM V, SPICE, Medichi, Matlab. The schottky junction is rectifier contact between platinum silicide and silicon, the characteristics with programs has simulated the same conditions. The analytic parameters were the turn-on voltage, saturation current, ideality factor in forward bias, and has shown the results of breakdown voltage between actual characteristics and simulation characteristics in reverse bias. As a result, th forward turn-on voltage, reverse breakdown voltage, barrier height were decreased but saturation current and ideality factor were increased by substrates increased concentration variations.

  • PDF

Optoelectronic properties of p-n hetero-junction array of networked p-CNTs and aligned $n-SnO_2$ nanowires

  • Min, Gyeong-Hun;Yun, Jang-Yeol;Ha, Jeong-Suk
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.08a
    • /
    • pp.274-274
    • /
    • 2010
  • 최근 들어 나노선을 이용한 pn 접합 소자 연구 결과가 매우 활발하게 보고되고 있다. 그러나, 서로 다른 두 종류의 나노선으로 pn 접합 어레이 구조의 소자를 제작할 때, 나노선을 원하는 위치에 정렬하는 기술상의 어려움이 큰 걸림돌이 된다. 본 연구에서는 p-CNT와 n-$SnO_2$ 나노선을 이용한 pn 접합 어레이 구조를 제작할 수 있는 독창적인 공정기술을 제안한다. 먼저 $SiO_2$가 300 nm 성장된 Si 기판을 선택적으로 패터닝하여 BOE (6:1) 용액으로 $SiO_2$ 층을 80 nm 정도 선택적으로 에칭한 후, 선택적으로 에칭된 표면에 슬라이딩 장비를 이용하여 화학기상증착법(chemical vapor deposition: CVD)으로 성장된 n-$SnO_2$ 나노선을 전이시킨다. 그 다음 thermal tape를 이용하여 CVD 법으로 성장된 랜덤 네트워크 형태의 CNT를 $SnO_2$ 나노선이 전이된 기판 위에 전이 시킨다. 이때 성장된 CNT 필름 중 금속성 나노선을 통한 전하 이동을 감소시키기 위해, 촉매로 사용되는 페리틴의 농도를 낮춰서 전체적인 CNT의 농도를 줄이는 방법을 이용하였다. 따라서, 성장된 CNT 필름은 별도의 후처리 없이 p-형의 반도체성을 보였다. 제작된 pn-소자는 정류비가 ~103 인 정류특성을 보였으며, 254 nm 파장의 UV lamp를 조사하여 광전류가 발생하는 것을 확인하였다. 연구결과는 이종의 나노선 접합에 의한 다이오드 응용과 UV 센서응용 가능성을 보여준다.

  • PDF

산소 플라즈마 전처리가 n-ZnO/p-Si 이종접합 다이오드의 특성에 미치는 효과

  • Kim, Chang-Min;Lee, Hwang-Ho;Lee, Byeong-Ho;Kim, Min-A;Go, Sang-Eun;Choe, Ji-Su;Lee, Yeong-Min;Lee, Se-Jun;Kim, Deuk-Yeong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.282.1-282.1
    • /
    • 2014
  • 산소 플라즈마 전처리가 ZnO/Si 박막 및 계면에 미치는 영향과 그것이 n-ZnO/p-Si 이종접합 다이오드의 전기적 특성에 관여하는 상관관계 등을 조사하였다. ZnO 박막을 Si 기판 위에 Sputter법으로 증착하였으며, 양질의 n-ZnO/p-Si 다이오드를 제작하기 위하여 산소 플라즈마를 이용하여 Si 기판의 표면을 전처리하는 기법을 선택하였다. 산소 플라즈마에 의해 전처리된 시편의 경우, (002) ZnO 보다 (101) ZnO가 더 우세하게 성장되었으며, (101) ZnO의 완화된 c-축 배향성 때문에 수평방향으로의 박막 성장이 이루어졌고, 그로 인해 ZnO 박막의 결정립 크기가 상대적으로 증가하는 것이 관측되었다. 이처럼 (101) 방향으로 성장된 ZnO 박막의 경우, 산소결공 등의 자생결함 밀도가 상대적으로 높아져 결국 캐리어 농도의 증가를 야기시켰다. 이러한 산소 플라즈마 전처리 효과는 n-ZnO/p-Si 이종접합 다이오드의 전도 특성과 밀접한 관련이 있으며, 특히 다이오드의 전도 특성을 현저히 개선시키는 것으로 관측되었다.

  • PDF

A Study on the Improvement of Solder Joint Reliability for 153 FC-BGA (153 FC-BGA에서 솔더접합부의 신뢰성 향상에 관한 연구)

  • 장의구;김남훈;유정희;김경섭
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.9 no.3
    • /
    • pp.31-36
    • /
    • 2002
  • The 2nd level solder joint reliability of 153 FC-BGA for high-speed SRAM (Static Random Access Memory) with the large chip on laminate substrate comparing to PBGA(Plastic Ball Grid Array) was studied in this paper. This work has been done to understand an influence as the mounting with single side or double sides, structure of package, properties of underfill, properties and thickness of substrate and size of solder ball on the thermal cycling test. It was confirmed that thickness of BT(bismaleimide tiazine) substrate increased from 0.95 mm to 1.20 mm and solder joint fatigue life improved about 30% in the underfill with the low young's modulus. And resistance against the solder ball crack became twice with an increase of the solder ball size from 0.76 mm to 0.89 mm in solder joints.

  • PDF

Fabrication of a Micro Fluidic Device for Micro-FACS and Test of Electroosmosis (Micro-FACS용 미세 유첼 소자의 저작 및 전기삼투 구동 시험)

  • Choi, Eun-Soo;Kim, Geun-Young;Park, Tae-Gyu;Yang, Sang-Sik
    • Proceedings of the KIEE Conference
    • /
    • 2001.11a
    • /
    • pp.69-71
    • /
    • 2001
  • 본 논문에서는 FACS(fluorescence activated cell sorting)의 초소형화를 위한 미세 유체소자들을 플라스틱 기판에 집적하여 제작하고 전기삼투를 이용해서 세포가 일렬로 이송되는 특성을 시험한다. 제작된 미세 유체 소자는 유리 하부 기판과 플라스틱 상부 기판 및 전원장치로 구성된다. 상부기판은 세포를 주입하기 위한 샘플 측 레저버와 세포를 운반 및 일렬 이송이 가능하게 하는 버퍼를 저장할 두 개의 레저버가 있고 이들이 배출되는 레저버로 구성된다. 마이크로머시닝 기술을 이용하여 실리콘 기판 위에 미세 채널 몰드를 제작한 후 PDMS(polydimethylsiloxane)로 주물을 제작한다. $O_2$ 플라즈마를 이용하여 유리 기판과 PDMS 주물을 접합하며 제작된 채널에 적색 잉크와 bead를 샘플 측에 충전하고 버퍼 측에 sodium borate를 충전한 후 전기삼투로 구동시킨다. bead가 일렬로 이송되도록 전장을 조절하고 이때의 유속과 유량을 측정한다. 다양한 전장에 따른 실험을 통하여 채널의 구조를 최적화한다.

  • PDF

High adhesion and stability improvement of TiO2layerbyblockinglayer (차단층 처리를 통한 표면 개선 및 전극 접합성 향상)

  • Gang, Jeong-Hyeon;Lee, Hyeon-Jeong;Jeon, Yu-Taek
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2012.05a
    • /
    • pp.232-233
    • /
    • 2012
  • 금속기판 염료감응형 태양전지 서브모듈 제작 시, 금속기판 차단층 처리 유,무에 따른 전극 상태를 비교하였다. 차단층은 titanium diisopropoxide bis(acetylacetonate) 용액을 IPA 용매에 녹여 0.15M 농도로 만들어졌으며, 스핀코팅법을 이용하여 금속기판에 박막으로 코팅되었다. 차단층 코팅을 하지 않은 금속기판의 산화전극은 소성 후 깨짐현상이 발생하였으나, 차단층 코팅한 금속기판의 산화전극은 깨짐현상이 발생하지 않았고, 그 기판을 적용하여 염료감응형 태양전지 서브모듈을 제작, 성능 평가를 진행하였다.

  • PDF

(A Study on the Annealing Methods for the Formation of Shallow Junctions) (박막 접합 형성을 위한 열처리 방법에 관한 연구)

  • 한명석;김재영;이충근;홍신남
    • Journal of the Institute of Electronics Engineers of Korea TE
    • /
    • v.39 no.1
    • /
    • pp.31-36
    • /
    • 2002
  • Low energy boron ions were implanted into the preamorphized and crystalline silicon substrates to form 0.2${\mu}m$ $p^+-n$ junctions. The rapid thermal annealing(RTA) was used to annihilate the crystal defects due to implantation and to activate the implanted boron ions, and the furnace annealing was employed to reflow the BPSG(bolo-phosphosilicate glass). The implantation conditions for Gepreamorphization were the energy of 45keV and the dose of 3$\times$1014cm-2. BF2 ions employed as a p-type dopant were implanted with the energy of 20keV and the dose of 2$\times$1015cm-2. The thermal conditions of RTA and furnace annealing were $1000^{\circ}C$/10sec and $850^{\circ}C$/40min, respectively. The junction depths were measured by SIMS and ASR techniques, and the 4-point probe was used to measure the sheet resistances. The electrical characteristics were analyzed via the leakage currents of the fabricated diodes. The single thermal processing with RTA produced shallow junctions of good qualities, and the thermal treatment sequence of furnace anneal and RTA yielded better junction characteristics than that of RTA and furnace anneal.