• Title/Summary/Keyword: 기본비트

Search Result 273, Processing Time 0.023 seconds

Microprocessor-based Firing Angle Control of 3 Phase Full Wave Controlled Rectifier (마이크로프로세서에 의한 3상 전파 제어 정류기의 점호각 제어)

  • 우광준;장석구;장석원
    • The Proceedings of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.4 no.2
    • /
    • pp.55-62
    • /
    • 1990
  • I본 연구에서는 마이크로프로세서에 의한 3상 전파 제어정류기의 점호각 제어회로를 설계하였다. 제어회로는 8비트 마이크로프로세서, 점호신호 발생 ROM, Presettable카운터, N분주 카운터와 PLL IC 등으로 구성되어 있다. PLL 원리를 이용하여 주파수 체배회로를 구성하였기 때문에 점호각이 넓은 범위의 전원 주파수에서 제어될 수 있고 간단한 제어알고리즘으로 인해 처리시간이 줄어들므로 빠른 응답특성을 가질 수 있었다. 본 연구에서는 기본 동작원리와 회로의 동작 특성에 대하여 설명하였고 좋은 동작 특성을 실험을 통해서 확인하였다. 이러한 동작원리는 싸이클로컨버터, 3상 교류 전압 조정기, dc 서보제어기와 다른 제어 시스템 등에도 적용이 가능할 것으로 생각된다.

  • PDF

The Design and Analysis of Dynamic Cipher (Dynamic Cipher의 설계 및 분석)

  • Sohn, Seon-Gyoung;Park, Seung-Bae;Lim, Hyeong-Seok
    • Annual Conference of KIPS
    • /
    • 2000.10a
    • /
    • pp.149-152
    • /
    • 2000
  • Dynamic Network은 블록 크기와 키 크기, 라운드 수가 동시에 가변이며, 각 라운드에서 서브 블록과 서브 키 사이에 연산이 이루어지지 않는 대칭키 블륵 암호 알고리즘을 위한 기본구조이다. 본 논문에서는 Dynamic Network에 기반한 대칭키 블록 암호 알고리즘을 제안한다. 제안하는 Dynamic Cipher는 임의의 비트 스트링을 키로서 사용할 수 있다. 제안하는 Dynamic Cipher에 차분 분석법과 선형 분석법의 적용이 어려움을 보이고, 대칭키 블록 암호 알고리즘이 만족하여야 할 성질들에 대한 실험 결과들을 제시한다.

  • PDF

A Study on Single Attractor Hierarchical Cellular Automata (SAHCA에 관한 연구)

  • Cho, Sung-Jin;Choi, Un-Sook;Hwang, Yoon-Hee;Kim, Han-Doo;Kim, Seok-Tae
    • Annual Conference of KIPS
    • /
    • 2005.05a
    • /
    • pp.513-516
    • /
    • 2005
  • 셀룰라 오토마타가 비트단위로 데이터가 처리되는데 비하여 계층적 셀룰라 오토마타는 바이트 단위 또는 그 이상의 단위로 데이터를 처리할 수 있다. 본 논문에서는 GF($2^p$) 위에서의 유한체 성질을 이용하여 한 개의 트리로 구성되는 계층적 비그룹 셀룰라 오토마타인 SAHCA의 성질에 대하여 분석한다. 또한 기본경로를 이용한 선형 SAHCA의 상태전이 그래프를 구성하는 방법과 선형 SAHCA의 상태전이 그래프를 이용하여 비선형인 여원 SAHCA의 상태전이 그래프를 구성하는 알고리즘을 제안한다.

  • PDF

Unequal Error Protection: Survey and Standardization Prospect (비균등 오류정정기법의 연구 동향과 표준화 전망)

  • Park, Ki-Hyeon;Nam, Mi-Young;Park, Jin-Soo;Song, Hong-Yeop
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.37C no.11
    • /
    • pp.1054-1063
    • /
    • 2012
  • In this paper, we introduce basic theories, effects and applications of the unequal error protection (UEP) system that is expected to play a major role in the future multi-layered broadcast system. Also we show results of surveys on the various previous studies and standards about the UEP systems, and we give prospects of standardizations and future applications of UEP based on the surveys.

Brushed Servo-Motor Control System for Industrial Robot (산업용 로봇을 위한 직류 서보전동기 제어시스템)

  • Sun-Hag Hong
    • Journal of the Korea Computer Industry Society
    • /
    • v.3 no.2
    • /
    • pp.141-148
    • /
    • 2002
  • In this paper, brushed servo control system for industrial robot is realized under GUI environment. Brushed servo motor has 400W capacities, 1000ppr optic encoder and electric brake load. Especially, driving unit is composed of full-bridge MOSFET semiconductors with 9540 and 540 FET ICs. Control unit has PIC 16C74 microprocessor[l,2,3], RS-232 communication ports, URD current sensor, and GAL 16R8ACN. Servo control system is controlled by PID control method[5,8] with varying control parameters and load capacities. Brushed servo control systems which are proposed in this raper are applied to industrial robot control system.

  • PDF

Design and Implementation of a Composite DPCM System for NTSC Color TV Signal (45Mb/s의 컬러 TV전송을 위한 기본적 DPCM시스템의 구성연구)

  • 박석현;이만섭;김재균
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.8 no.4
    • /
    • pp.156-163
    • /
    • 1983
  • A composite DPCM system is designed and implemented for the transmission of a NTSC color TV signal over a 44, 736Mbps channel. It is based on an intra-field fourth-order linear predictor and a nonlinear quantizer of five bits. The predictor preserves both the luminance and the chrominance components through one predictor. To accomodate the speed requirement for real time processing, mainly high speed ECL gates and memory devices are used in the hardware implementation. Experimental results show that this composite DPCM system can be applicable for a practical transmission of color TV signal with CATV quality.

  • PDF

A Study on the design of the compiler for a TTL simulator (TTL 시뮬레이터의 콤파일러 설계에 관한 연구)

  • 신철재;김용득
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.14 no.2
    • /
    • pp.17-27
    • /
    • 1977
  • The special mini-computer was designed with the one-bus line systems employing the integrated circuits, and was studied by the method of easily making the compiler in 16 bits with each instruction fields. When the 160 nano seconds for a fundamental cycle were used, the optimum operating time for a TTL IC was equal to the access time for the main memory unit. As a result, the circuits were very simple, and the simulator functioned well for all the programs.

  • PDF

Backward Mapping Method for Hyperbolic Patterns (하이퍼볼릭 패턴 생성을 위한 백워드 매핑)

  • 조청운
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.30 no.5_6
    • /
    • pp.213-222
    • /
    • 2003
  • Most existing algorithms adopt the forward mapping method that is based on vector representation. Problem of existing algorithms Is the exponential increase of memory usage with number of layers. This degrades the accuracy of the boundary pattern representation. Our method uses bitmap representation and does not require any additional post-processing for conversion of vector-form results to bitmap-form. A new and efficient algorithm is presented in this paper for the generation of hyperbolic patterns by means of backward mapping methods.

Parallel Accessible Design for Detection of Neighborhood Pattern Sensitive Faults in High Density DRAMs (대용량 메모리의 이웃 패턴 감응 고장의 효율적 테스팅을 위한 메모리 구조)

  • 김주엽;홍성제;김종
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2004.10a
    • /
    • pp.649-651
    • /
    • 2004
  • 본 논문은 메모리 집적도의 증가로 인해 많이 발생하는 이웃 패턴 감응 고장에 대한 효율적인 테스팅 방법을 제안하고 있다. 기존의 테스팅 방법에서는 비트 단위의 순차적인 셀 어레이 접근으로 인해 결함 검출율과 테스팅 시간에 있어서 문제를 가지고 있다. 이러한 문제들을 본 논문에서는 이웃 패턴 감응 고장을 효율적으로 검출 할 수 있는 타일 방식으로 셀 어레이를 구분하여 이웃 셀의 영역을 제한한다 그리고 기본 셀과 이웃 셀에 필요한 패턴을 병렬로 입출력시킬 수 있는 병렬 접근 디코더와 검출기를 설계함으로써 전체 테스팅 시간을 줄이고 결함 검출율을 높일 수 있는 방법을 제안한다.

  • PDF

A study on VLSI circuit design using PLA (PLA를 이용한 VLSI의 회로설계에 관한 연구)

  • Song Hong-Bok
    • Journal of the Korea Computer Industry Society
    • /
    • v.7 no.3
    • /
    • pp.205-215
    • /
    • 2006
  • In this paper, a method how to make Programmable Logic Array (PLA) design and inspection of circuit relative to recent 64bit microprocessor simple and easy was discussed. A design method using Random Access Memory (RAM), Read Only Memory (ROM) and PLA has been settled down in Very Large Scale Integrated Circuit (VLSI) and logical design, modifying circuit and inspection are easy in PLA so it holds fairly good advantages in the aspect of performance and cost. It is expected PLA will also occupy an important position as a basic factor in designing VLSI in the future.

  • PDF