• Title/Summary/Keyword: 공정지연

검색결과 697건 처리시간 0.022초

동전기 생물학적 복원에서 전기분해반응이 미생물 활성에 미치는 영향 (Effect of Electrolysis on Bacterial Activity in Electrokinetic Bioremediation)

  • 김상준;박지연;이유진;양지원
    • 대한환경공학회지
    • /
    • 제28권7호
    • /
    • pp.764-769
    • /
    • 2006
  • 미생물을 접종하지 않은 동전기 공정에서 전기분해에 의한 양극조에서 산소의 발생은 전류밀도에 비례하였으며 전해질을 순환시킴에 따라 생물반응기내 전해질과 함께 용존산소농도가 증가하였다. 전류의 공급과 함께 미생물 농도는 급격히 증가하였으며 이때 미생물의 산소소비량이 증가되어 용존산소농도가 감소되었다. Pentadecane-오염토양에 대한 동전기 생물학적 복원의 결과에서 높은 전류밀도 1.88 $mA/cm^2$에서 비록 산소의 발생량은 많았지만 오히려 증가된 유기산이 전해질 pH와 미생물 활성을 감소시키므로 미생물 농도와 제거효율이 0.63 $mA/cm^2$보다 낮게 나타났다. 0.63 $mA/cm^2$에서 적절한 산소의 공급과 동시에 전해액 pH의 감소가 작았으므로 최적의 미생물 농도와 제거효율을 얻을 수 있었다.

다층 액정폴리머 기판을 이용한 Ka대역 탐색기용 송수신 모듈 (Transmit-receive Module for Ka-band Seekers using Multi-layered Liquid Crystal Polymer Substrates)

  • 최세환;유종인;이재영;이지연;남병창
    • 한국인터넷방송통신학회논문지
    • /
    • 제20권5호
    • /
    • pp.63-70
    • /
    • 2020
  • 본 논문에서는 35 GHz 대역의 군 탐색기용 송수신 모듈을 설계 및 제작하였다. 밀리미터파 대역의 기판 성능과 집적도를 높이기 위해, 4층 액정 폴리머 기판을 개발하였다. 4층 액정 폴리머 기판은 3장의 FCCL 기판과 2장의 접착층으로 구현되었으며, 적층을 위해 기판간의 녹는 점 차이를 이용한 공정을 이용하였다. 스트립선로와 마이크로스트립 선로를 이용하여 기판의 길이에 따른 전송손실을 확인하였고, 35 GHz 대역의 전력분배기를 통해 액정폴리머 기판의 성능을 검증하였다. 이러한 기판을 이용하여 전력증폭기와 저잡음증폭기와 같은 송수신모듈을 구성하는 개별 블록에 대한 성능을 확인한 후, 단일 채널 Ka대역 송수신모듈을 4층 액정 폴리머 기판을 이용하여 개발하였다. 제작한 송수신모듈의 송신출력은 펄스 Duty 10%에서 1.1W 이상, 수신 잡음지수는 8.5 dB 이하, 수신 이득은 17.6 dB 이상의 수신 특성을 갖는다.

ATM/AAL 처리를 위한 재조립 처리기의 설계 및 VLSI 구현 (Design and VLSI Implementation of Reassembly Controller for ATM/AAL Layer)

  • 박경철;심영석
    • 대한전자공학회논문지SD
    • /
    • 제40권5호
    • /
    • pp.369-378
    • /
    • 2003
  • 본논문은 ATM/AAL 처리를 위한 재조립 처리기으 설계 및 VLSI 구현에 대하여 기술한다. ATM/AAL 재조립 처리기는 물리계층으로부터 수신된 ATM셀을 처리하는 장치로서 AAL5 패킷의 유료부하를 호스트의 메모리에 정렬하고 이를 전송하며 망 관련 정보와 패킷의 오류 사항을 점검한다. ATM 셀매칭 알고리즘과 지능형 분산 방식의 개념을 적용하여 여러 개의 채널을 동시에 운영할 때 시간 지연 없이 처리할 수 있도록 설계하였다. 셀매칭 알고리즘은 ATM의 헤더로부터 해당정보의 위치를 신속하게 찾을 수 있도록 해쉬함수를 이용하여 구현되었고 이로써 VCI/VPI 값의 할당에 있어서 시간상의 제약을 완화하였으며 지능형 분산 방식과 DMA를 이용하여 메모리의 낭비를 최소화하면서 데이터를 호스트 쪽으로 25Mbps의 속도로 전송이 가능하도록 하였다. 상용시스템과 통신을 수행하여 칩의 정확한 동작과 CRC, 오류 점검 등의 동작을 점검하였다. 본 재조립 처릭는 0.6㎛ CMOS 공정을 통하여 제작되었다.

가상 캐리 예측 덧셈기와 PCI 인터페이스를 갖는 분할형 워드 기반 RSA 암호 칩의 설계 (A Scalable Word-based RSA Cryptoprocessor with PCI Interface Using Pseudo Carry Look-ahead Adder)

  • 권택원;최준림
    • 대한전자공학회논문지SD
    • /
    • 제39권8호
    • /
    • pp.34-41
    • /
    • 2002
  • 본 논문에서는 가상 캐리 예측 덧셈기(pseudo carry look-ahead adder)를 사용하여 분할형 워드 기반 RSA의 구현에 관한 방법을 제안하고 검증하였다. 효율적인 모듈라 곱셈기의 설계를 위해 병렬 2단CSA(carry-save adder) 구조를 사용하였으며 마지막 덧셈의 고속 처리를 위하여 캐리 발생과 지연시간이 짧은 가상 캐리 예측 덧셈기를 적용하였다. 제안한 모듈라 곱셈기는 분할형 워드를 기반으로하여 다음 모듈라 연산을 위해 매 클럭마다 쉬프트와 정렬 연산이 필요없기 때문에 하드웨어를 줄일 수 있으며 고속 모듈라 곱셈 연산을 가능하게한다. 제안한 연산 구조를 PCI 인터페이스를 갖는 FPGA로 기능을 검증한 후 0.5㎛ 삼성 gate array 공정을 사용해서 256 워드 모듈라 곱셈기를 기반으로 한 1024-bit RSA 암호프로세서를 단일 칩으로 구현하였다.

공간의존 파론도 게임의 재분배 모형 (A redistribution model for spatially dependent Parrondo games)

  • 이지연
    • Journal of the Korean Data and Information Science Society
    • /
    • 제27권1호
    • /
    • pp.121-130
    • /
    • 2016
  • N명의 게임자들이 둥글게 둘러앉아 공간의존 파론도 게임 B를 실시한다. 게임 B는 여러 명의 게임자들 중에서 한 명을 임의로 선택하고, 선택된 게임자는 양 옆에 있는 두 명의 게임자들의 상태에 따라 앞면이 나올 확률이 달라지는 동전을 던져서 앞면이 나오면 1원을 얻고 뒷면이 나오면 1원을 잃는다. 게임 A'은 임의로 선택된 게임자가 나머지 N - 1명의 게임자들 중에서 한 명을 임의로 선택하여 본인의 상금 1원을 전달하는 게임으로 전체 게임자들의 총 상금에는 변함이 없으므로 전체 게임자들에게는 항상 공정한 게임이다. 만약 게임 B가 지는 게임인 반면에 두 게임 A'와 B를 결합한 혼합게임 C는 이기는 게임이 되면 파론도 효과가 존재하고, 게임 B가 이기는 게임이고 혼합게임 C는 지는 게임이면 역파론도 효과가 존재한다고 한다. 먼저 마코프 체인의 상태공간의 축소를 위한 lumpability 조건이 게임 A', B 그리고 혼합게임 C에 대해 만족함을 보이고, 축소된 상태공간에서 게임 B와 C의 기대상금을 계산한다. 이를 이용하여 파론도 효과와 역파론도 효과의 존재를 확인하고, 특별히 $3{\leq}N{\leq}6$의 경우에는 파론도 효과와 역파론도 효과가 존재하는 확률 모수의 영역을 도식화 한다.

전류모드 CMOS 4치 논리회로를 이용한 고성능 곱셈기 설계 (Design of a High Performance Multiplier Using Current-Mode CMOS Quaternary Logic Circuits)

  • 김종수;김정범
    • 전기전자학회논문지
    • /
    • 제9권1호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문에서는 CMOS 다치 논리회로를 이용한 고성능 곱셈기를 제안하였다. 이 곱셈기는 Modified Baugh-Wooley 곱셈 알고리즘과 전류모드 4치 논리회로를 적용하여 트랜지스터의 수를 감소시키고 이에 따른 상호연결 복잡도를 감소시켜 곱셈기 성능을 향상시켰다. 제안한 회로는 전압모드 2진 논리신호를 전류모드 4치 논리신호로 확장하는 동시에 부분 곱을 생성하고 4치 논리 가산기를 통해 가산을 수행 후 전류모드 4치-2진 논리 변환 디코더를 이용하여 출력을 생성한다. 이와 같이 곱셈기의 내부는 전류모드 4치 논리로 구성하였으며 입출력단은 전압모드 2진 논리회로의 입,출력을 사용함으로써 기존의 시스템과 완벽한 호환성을 갖도록 설계하였다. 이 곱셈기는 6.1mW의 소비전력과 4.5ns의 전달지연을 보였으며, 트랜지스터 수는 두 개의 비교 대상 회로에 비해 60%, 43% 노드 수는 46%, 35% 감소하였다. 설계한 회로는 3.3V의 공급전원과 단위전류 5uA를 사용하여, 0.35um 표준 CMOS 공정을 이용하여 구현하였으며, HSPICE를 사용하여 그 타당성을 입증하였다.

  • PDF

개방루프를 이용한 고속 저전력 2스텝 ADC 설계 기법 (A High-speed St Low power Design Technique for Open Loop 2-step ADC)

  • 박선재;구자현;윤재윤;임신일;강성모;김석기
    • 한국통신학회논문지
    • /
    • 제29권4A호
    • /
    • pp.439-446
    • /
    • 2004
  • 본 논문에서는 통신 시스템의 저전력, 고속 동작에 적합한 2단 8비트 500Msamples/s ADC 설계 기법을 제안하였다. 이를 위하여 기존의 2단 변환기에서 사용하는 폐쇄형 구조 대신 개방형 구조를 사용하였고 리셋 스위치를 사용하여 mux-array를 이용한 개방형 구조에서 문제가 되는 기생 캐패시턴스에 의한 정착 시간 지연 문제를 해결하여 고속 동작에 적합하도록 하였다. 또한 아날로그 래치를 제안하여 기존의 정적 동작 대신 동적 동작을 통하여 전력 소모를 줄였다. 위에서 제안한 설계 기법을 이용하여 설계된 ADC는 모의실험 결과 103MHz 입력 신호를 500MHz로 샘플링 할 때 7.6비트의 ENOB을 가지며 1.8V 단일 전원에서 203㎽의 전력을 소모한다. 레이아웃은 1-poly 6-metal 0.18$\mu\textrm{m}$ CMOS 공정을 이용하였으며 면적은 760$\mu\textrm{m}$*800$\mu\textrm{m}$이다.

저전력 소비를 위한 저전압 스윙 도미노 로직 (A Small Swing Domino Logic for Low Power Consumption)

  • 양성현;김두환;조경록
    • 전자공학회논문지SC
    • /
    • 제41권6호
    • /
    • pp.17-25
    • /
    • 2004
  • 본 논문에서는, 저전력 소비를 위한 새로운 저전압 스윙 도미노 로직 회로를 제안한다. 전력 소비를 줄이기 위해, 도미노 로직의 예비충전(precharge) 노드와 출력 노드가 0V부터 V/sub REF/-V/sub TH/까지의 범위에서 스윙하도록 설계하였다. 여기서, V/sub REF/=VDD-nV/sub TH/ (n=0, 1, 2, 3)로 정의되며 설계자는 요구되는 속도와 전력 소비 특성을 감안하여 n 값을 설정할 수 있다. 이와 같은 특성은 누설 전류 없이 저전압 입력을 받을 수 있는 인버터의 구조에 의해 얻어진다. 제안된 도미노 로직을 적용하여 4×4 Braun 곱셈기를 설계하였고 공급전압 3.3V를 갖는 0.35㎛ n-well CMOS 공정으로 제작하였다. 제작된 칩은 기존 회로들과 비교할 때, 30% 이상의 전력 감소효과를 나타내며 전력-지연 곱에서도 우수한 성능을 나타내었다.

공간주파수응답의 기저대역 확장에 의한 초음파영상의 개선 (The Enhancement of the Acoustic Image by Combining Bases of Support for SFR (Spatial Frequency Response))

  • 송대건;오동인;김현;전계석
    • 한국음향학회지
    • /
    • 제22권5호
    • /
    • pp.408-417
    • /
    • 2003
  • 항공전자산업이나 반도체 산업분야에서 제품에 대한 품질관리와 안정성 확보 및 생산공정의 경비절감이라는 차원에서 초음파현미경이 사용되고 있다. 기존의 초음파현미경은 음향렌즈의 단일 특성주파수에서만 영상을 획득함으로써 깊이방향의 영상분해능이 결정되어졌다. 본 연구에서는 음향렌즈의 대역폭 내에서 동작주파수를 변화시키면서 K/sub z/방향성분의 지연을 일으켜 K/sub z/ 방향의 대역폭을 증가시키므로 깊이 분해능이 향상됨을 보였다. 실험에서는 내부의 홀을 갖는 시료와 깊은 홈을 갖는 시료에 대해 다중주파수 (4.4 ㎒∼5.6㎒)를 적용한 결과, 영상강도의 변화가 단일 주파수인 경우 10%이내로 변화하였으나 다중주파수의 경우 50%로 나타났다 한편 결함의 깊이가 다른 고체 내부의 결함에 대한초음파 영상의 복원시, 진폭의 경우에는 단일 주파수를 사용한 경우 결함의 형태는 나타났으나 깊이 정보는 알 수 없었고 다중 주파수를 사용한 경우 깊이에 따라 다른 영상 강도를 나타내며 출력되었다. 따라서 초음파 현미경에서 다중주파수를 사용할 경우, 깊이방향으로 더 좋은 영상분해능을 얻을 수 있음을 알 수 있다.

전기장하 토양내에서 미생물 이동특성과 동전기 생물학적복원의 효과 (Bacterial Behavior in Soil under Electric Field and its Effect on Electrokientic Bioremediation)

  • 김상준;박지연;이유진;양지원
    • KSBB Journal
    • /
    • 제21권3호
    • /
    • pp.175-180
    • /
    • 2006
  • 전기장하 토양 내에서 미생물 이동은 주로 전기영동과 전기삼투에 의해 일어나며 미생물의 이동속도와 유속에 대한 전기영동의 공헌도가 전기삼투보다 대체로 높게 나타났다. Pentadecane-오염토양에 대해 동전기 생물학적복원을 실시한 결과 토양내 미생물 농도는 전기영동과 전기삼투가 함께 작용하여 양극과 음극의 인접 토양에서 동시에 증가하였으며 초반 공정이후에는 미생물의 표면전하특성과 양극의 산소발생에 의하여 미생물 농도가 양극, 중간, 음극의 순서로 나타났다. 하지만 미생물의 양방향 이동으로 토양의 모든 위치에서 오염물이 균일하게 제거될 수 있었다. 미생물의 전기적 이동을 이용한 동전기 생물학적복원은 기존의 생물학적복원의 단점인 늦은 분해속도와 낮은 제거효율의 단점을 극복할 수 있었다.