• 제목/요약/키워드: ${\delta}$-변환

검색결과 172건 처리시간 0.029초

델타 도핑한 P형 SiC막의 평가 (Characterization of Delta-Doped P-Type SiC Films)

  • 김태성;정우성;남해곤
    • 태양에너지
    • /
    • 제10권3호
    • /
    • pp.46-52
    • /
    • 1990
  • P층의 정공농도를 높이기 위하여 ${\delta}$-doped P층을 갖는 새로 구상된 a-Si 태양전지를 제작하였다. ${\delta}$-doped P층은 0.1-0.5 원자층의 박막 B층과 undoped a-Si의 여러층으로 구성되어 있다. B층은 광 CVD법과 열분해기법으로 증착시켰다. ${\delta}$-doped P층 박막에 대한 구조적, 광학적 및 전기적 특성을 FTIR, AES, SIMS등을 이용하여 평가하였다. 이 연구의 결과로서는 ${\delta}$-doped P층을 갖는 태양전지에 대하여 12.5%의 에너지변환효율을 달성하였다.

  • PDF

센서 시스템을 위한 저전력 시그마-델타 ADC (Low-Power Sigma-Delta ADC for Sensor System)

  • 신승우;권기백;박상순;최중호
    • 전기전자학회논문지
    • /
    • 제26권2호
    • /
    • pp.299-305
    • /
    • 2022
  • 다양한 물리적 신호를 디지털 신호 영역에서 처리하기 위해서 센서의 출력을 디지털로 변환하는 아날로그-디지털 변환기 (ADC)는 시스템 구성에 있어 매우 중요한 구성 블록이다. 센서 신호 처리를 위한 아날로그 회로의 역할을 디지털로 변환하는 추세에 따라 이러한 ADC의 해상도는 높아지는 추세이다. 또한 ADC는 모바일 기기의 배터리 효율 증대를 위해서 저전력 성능이 요구된다. 기존 integrating 시그마-델타 ADC의 경우 고해상도를 가지는 특징이 있지만, 저전압 조건과 미세화 공정으로 인해 적분기의 연산증폭기 이득 오차가 증가해 정확도가 낮아지게 된다. 이득 오차를 최소화하기 위해 버퍼 보상 기법을 적용할 수 있지만 버퍼의 전류가 추가된다는 단점이 있다. 본 논문에서는 이와 같은 단점을 보완하고자 버퍼를 스위칭하며 전류를 최소화시키고, 하이패스 바이어스 회로를 통해 settling time을 향상시켜 기존과 동일한 해상도를 갖는 ADC를 설계하였다.

디지털 카메라 색 특성분석을 통한 sRGB 이미지 생성 (Making of sRGB image through digital camera colorimetric characterization)

  • 유종우;김홍석;박승옥;박철호;박진희
    • 한국광학회지
    • /
    • 제15권2호
    • /
    • pp.183-189
    • /
    • 2004
  • 고화질 디지털 카메라가 널리 보급되면서 디지털 카메라는 단순한 영상 기록 장치가 아닌 정보 저장 매체로써 다양한 분야에서 사용되고 있다. 그러나 디지털 카메라의 분광 감도가 표준 관측자의 색 일치 함수와 다르기 때문에 카메라로는 색이 정확하게 측정될 수 없다. 본 연구는 카메라 이미지를 피사체의 색 정보를 지니고 있는 sRGB 이미지로 변환하는 방법에 관한 것이다. 디지털 카메라의 출력 신호와 CIE 삼자극치간의 변환 행렬은 Macbeth ColorChecker 24색을 기준 색으로 하여 다중 회귀법을 사용하여 구하였다. 변환 행렬을 이용하여 카메라의 출력 신호로부터 피사체의 실제 색을 찾아내어 이상적인 sRGB 표준 모니터에 정확하게 나타낼 수 있는 RGB 데이터로 변환하였다. Kodak DC220 디지털 카메라로 생성된 Macbeth ColorChecker의 sRGB 이미지와 실제 색과의 평균 색차는 2.1 $\Delta$ $E_{ab}$ $^{*}$ 시험 색표로 사용된 IT8 Reference KIT(286색)의 sRGB 이미지와 실제 색과의 평균 색차는 4.6 $\Delta$ $E_{ab}$ $^{*}$ 로 계산되었다. ab/$^{*}$ 로 계산되었다.

영 변환 모형 산포형태모수와 두 적합도 검정통계량 사이의 유사성 비교 (Similarity between the dispersion parameter in zero-altered model and the two goodness-of-fit statistics)

  • 윤유정;김홍기
    • Journal of the Korean Data and Information Science Society
    • /
    • 제28권3호
    • /
    • pp.493-504
    • /
    • 2017
  • 통계청 인구총조사의 출생아 수 자료는 우리가 쉽게 접할 수 있는 가산 자료이며 국가경쟁력 제고를 위한 정부의 출산정책 결정 및 그 기대효과 분석의 기반이 되는 자료이다. 출생아 수 자료 분석에 있어서 포아송 모형 등 가산 모형이 우월하다는 선행 연구결과에 의하여 가산 모형을 통한 자료 분석방법이 활용되고 있다. 이 때 가산 모형에서 가장 많이 사용하는 포아송 모형은 균등상포라는 제한적인 가정을 토대로 하기 때문에 출생아 수 자료 분석에 이 포아송 모형을 그대로 적용한다면 정보의 손실과 편향추정을 피할 수 없게 된다. 이러한 한계를 극복하기 위해 Ghosh 와 Kim (2007)은 영 과잉과 부족으로 인한 과대산포와 과소산포를 동시에 설명할 수 있는 영 변환 모형 (zero-altered model)을 제안하였다. 본 논문에서는 Ghosh 와 Kim (2007)의 영 변환 모형을 적용하여 실제 출생아수분포에서 영 변환 모형의 산포형태모수 ${\delta}$를 도출하고 그 역할에 대하여 분석한다. 그리고 관측분포에서의 산포형태모수 ${\delta}$와 이론적분포와의 차이를 비교하기 위한 적합도 검정통계량과의 유사성을 확인한다.

센서용 Incremental 델타-시그마 아날로그 디지털 변환기 설계 (Incremental Delta-Sigma Analog to Digital Converter for Sensor)

  • 정진영;최단비;노정진
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.148-158
    • /
    • 2012
  • 본 논문에서는 센서용 incremental 델타-시그마 아날로그 디지털 변환기를 설계 하였다. 회로는 크게 pre-amplifier, S & H (sample and hold) 회로, MUX와 델타-시그마 모듈레이터, 그리고 데시메이션 필터로 구성 되어 있다. 델타-시그마 모듈레이터는 3차 1-bit 구조이고 $0.18{\mu}m$ CMOS 공정을 사용 하였다. 설계된 회로는 테스트 결과 5 kHz 신호 대역에서 signal-to-noise and distortion ratio (SNDR)는 87.8 dB의 성능을 가지고, differential nonlinearity (DNL)은 ${\pm}0.25$ LSB (16-bit 기준), integral nonlinearity (INL)은 ${\pm}0.2$ LSB 이다. 델타-시그마 모듈레이터 전체 소비 전력은 $941.6{\mu}W$ 이다. 최종 16-bits 출력을 얻기 위하여 리셋을 인가하는 N cycle을 200 으로 결정하였다.

차량 레이더용 스위치 커패시터 시그마-델타 변조기 개발 (Development of Switched-Capacitor Sigma-Delta Modulator for Automotive Radars)

  • 류지열;노석호
    • 한국정보통신학회논문지
    • /
    • 제14권8호
    • /
    • pp.1887-1894
    • /
    • 2010
  • 본 논문에서는 차량 레이더용 새로운 형태의 스위치 커패시터 시그마-델타 변조기를 제안한다. 개발된 변조기는 차량 레이더 시스템에서 고주파 대역 신호의 고해상도 데이터 변환, 즉 아날로그-디지털변환을 수행하는데 사용된다. 2.7V의 저전압 동작이 가능하며, 저 왜곡 특성을 가진 몸체효과 보상형 스위치 구조를 가진다. 이러한 변조기는0.25 마이크론 이중 폴리 3-금속 표준 CMOS 공정으로 제작되었고, $1.9 {\times}1.5mm^{2}$ 의 다이 면적을 차지한다. 제안된 회로는 2.7V의 동작 전압에서 기존의 부트스트랩형 회로보다 약 20dB 향상된 우수한 총 고조파 왜곡 특성을 보였다.

망간산화물(birnessite)에 의한 수용액 중 Tetracycline의 산화-변환반응에 대한 연구 (Oxidative Transformation of Tetracycline in Aqueous Solution by Birnessite)

  • 엄원숙;김소희;신현상
    • 대한환경공학회지
    • /
    • 제37권2호
    • /
    • pp.73-80
    • /
    • 2015
  • 본 연구에서는 잔류의약물질로써 환경에서 노출 빈도가 높은 항생물질인 Tetracycline (TTC)을 대상으로 수용액 상에서의 망간산화물(birnessite)을 이용한 산화-변환 반응을 통한 제거와 용존성 자연유기물인 휴믹산(HA) 존재에 따른 영향을 조사하였다. TTC의 산화-변환 제거 특성 실험은 다양한 반응조건(반응시간, 망간산화물 주입량 및 pH 등)에서 회분식으로 조사하였으며, HA의 영향은 pH (3~9)와 HA농도 변화에 따라 조사하였다. 실험결과는 유사-일차 반응속도식을 적용하여 해석하였으며, 본 실험조건(TTC=0.25 mM, ${\delta}-MnO_2=1.0g/L$)에서의 TTC의 산화-변환 제거 반응속도상수(k, $hr^{-1}$)는 pH가 감소함에 따라 0.98 (pH 9)에서 2.97 (pH 3)로 일정하게 증가하였고, 망간산화물 주입량(1~2 g/L)이 2배 증가할 때 반응속도 상수는 약 1.3배 정도 증가하였다. HA (5 mg-C/L) 존재 시 망간산화물에 의한 TTC 변환제거는 $pH{\geq}6$에서 반응효율 상승을 나타냈으며, HA의 주입농도(1~10 mg-C/L, at pH 6)의 증가에 따라 일정하게 증가함을 확인하였다. 이상에서 얻은 연구결과는 기존 문헌에 제시된 TTC 반응기작과 비교 해석하였고, 망간산화물을 매개로 한 TTC의 산환-변환 제거 반응특성과 HA의 존재가 미치는 영향에 대하여 고찰하였다.

쌍선형 변환에 의한 과표본화율의 시그마-델타 A/D 변환율 (Oversampled Sigma-Delta A/D Converters Designed by Bilinear Transform)

  • Park, Chong-Yeun
    • 대한전자공학회논문지
    • /
    • 제27권5호
    • /
    • pp.808-815
    • /
    • 1990
  • This paper treats with the design method for the single loop oversampled Sigma-Delta A/D converter with one delay and the digital integrator. Such an integrator was kgenerated by means of the bilinear transform of the analog integrator. The frequency spectrums of the quantizer and the decimator output signal are evaluated by FFT respectively. With the performance evaluation system, the values of SNR are obtained versus the input sinusoidal signal amplitude, frequency, the oversampling ratio, the DC-input level, the loop gain and the limitting value of the integrator. As compared with existing results, values of SNR versus the input signal amplitude and the oversampling ratio for the suggested system are about 6dB higher then previously reported results respectively. Furthermore, this approach achieves an about 60dB input dynamic range.

  • PDF

전력선 위상 측정을 위한 하이브리드 센서 칩 개발 (Development of a hybrid sensor chip for power line phase measurement)

  • 김병일;홍근표;황진용;안병선;장태규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.436-438
    • /
    • 2005
  • 본 논문에서는 전력선 위상 측정을 위해 A/D 변환기 및 위상계측 연산장치를 집적한 하이브리드 센서칩의 구현 기법을 제시하였다. 개발한 위상계측 연산장치는 recursive sliding-DFT에 기반하였으며 곱셈기의 시분할 공유 구조를 사용하여 칩의 구현 면적을 최소화 하였다. 60Hz의 전력선 신호를 중심주파수로 하는 AD 변환장치는 sigma-delta ADC를 기반으로 하여 8-bit 정밀도를 제공하며 아날로그부의 구현을 최소화하도륵 설계하였다. 설계한 하이브리드 센서칩은 컴퓨터 시뮬레이션 및 FPGA 구현을 통해 동작을 검증하였으며, 검증 완료후 $0.35{\mu}m$ CMOS 공정기술로 구현하였다. 전력선 위상을 측정하기 위해 구현된 4채널 하이브리드 센서 칩의 설계면적은 $5{\times}5m^2$ 의 약 20%정도를 차지하였다.

  • PDF