Implementation of 234.7 MHz Mixed Mode Frequency Multiplication & Distribution ASIC

234.7 MHz 혼합형 주파수 체배 분배 ASIC의 구현

  • 권광호 (한서대학교 전자공학과) ;
  • 채상훈 (호서대학교 전자공학과) ;
  • 정희범 (한국전자통신연구원 반도체원천연구소 집적회로연구부)
  • Published : 2003.11.01

Abstract

An analog/digital mixed mode ASIC for network synchronization of ATM switching system has been designed and fabricated. This ASIC generates a 234.7/46.94 ㎒ system clock and 77.76/19.44 ㎒ user clock using 46.94 ㎒ transmitted clocks from other systems. It also includes digital circuits for checking and selecting of the transmitted clocks. For effective ASIC design, full custom technique is used in 2 analog PLL circuits design, and standard cell based technique is used in digital circuit design. Resistors and capacitors for analog circuits are specially designed which can be fabricated in general CMOS technology, so the chip can be implemented in 0.8$\mu\textrm{m}$ digital CMOS technology with no expensive. Testing results show stable 234.7 ㎒ and 19.44 ㎒ clocks generation with each 4㎰ and 17㎰ of low ms jitter.

ATM 교환기 망동기용 아날로그/디지털 혼합형 ASIC을 설계 제작하였다. 이 ASIC은 상대 시스템으로부터 전송되어온 46.94 MHz의 클럭을 이용하여 234.7/46.94 MHz의 시스템용 클럭 및 77.76/19.44 MHz의 가입자용 클럭을 발생시키는 역할을 하며, 전송된 클럭의 체크 및 선택 기능도 동시에 포함한다. 효율적인 ASIC 구성을 위하여 고속 클럭 발생을 위한 2개의 아날로그 PLL 회로는 전주문 방식으로, 외부 입력 클럭 체크 및 선택을 위한 디지털 회로는 표준 셀 방식으로 설계하였다. 또한, 아날로그 부분에는 일반 CMOS 공정으로 제작 가능한 저항 및 커패시터를 사용함으로서 0.8$\mu\textrm{m}$ 디지털 CMOS 공정으로 칩을 제작 가능케 하여 제작비용도 줄였다. 제작된 칩을 측정한 결과 234.7 MHz 및 19.44 MHz의 안정된 클럭을 발생하였으며, 클럭의 실효 지터도 각각 4 ㎰ 및 17 ㎰정도로 낮게 나타났다.

Keywords

References

  1. B. Kim, D. Helman, P. Gray A 30 MHz high, speed analog/digital PLL in 2 um CMOS', ISSCC 90, VoL 33, pp. 104-105, Feb. 1990
  2. D. Jeong, G. Borriello, D. Hodges, R Katz, 'Design of PLL-based clock generation circuits', IEEE JSSC, Vol. sc-22, No.2, April, 1987
  3. F. Gardner, “Charage-pump phase locked loops', IEEE Communication, Vol. com-28, No. 11, pp. 1848-1858, Nov. 1980
  4. 채상훈, 곽명신, 'ATM 교환기용 데이터 및 클럭 복원 회로의 설계' 대한전자공학회 논문지, 제 32 권, B편, 제 4 호, PP. 46 - 51, 1995년 4월
  5. 채상훈, 김귀동, 송원철, '155.52Mbps CMOS 데이터 트랜스미터의 설계' 대한전자공학회 논문지, 제 33 권, B편, 제 8 호, pp. 62 - 68, 1996년 3월
  6. 채상훈, 정희범, 송원철, 'ATM 교환기용 234.7Mbps CMOS 혼합형 ASIC의 설계' 한국통신학회 논문지, 제 24 권 제 10 호, PP. 853 -856, 1999년 10월