Wafer bonding methods such as fusion and anodic bonding suffer from high temperature treatment, long processing time, and possible damage to the micro-scale sensor or actuators. In the localized bonding process, beating was conducted locally while the whole wafer is maintained at a relatively low temperature. But previous research of localized heating has some problems, such as non-uniform soldering due to non-uniform heating and micro crack formation on the glass capsule by thermal stress effect. To address this non-uniformity problem, a new heater configuration is being proposed. By keeping several points on the heater strip at calculated and constant potential, more uniform heating, hence more reliable wafer bonding could be achieved. The proposed scheme has been successfully demonstrated, and the result shows that it will be very useful in hermetic packaging. Less than 0.2 ㎫ contact Pressure were used for bonding with 150 ㎃ current input for 50${\mu}{\textrm}{m}$ width, 2${\mu}{\textrm}{m}$ height and 8mm $\times$ 8mm, 5mm$\times$5mm, 3mm $\times$ 3mm sized phosphorus-doped poly-silicon micro heater. The temperature can be raised at the bonding region to 80$0^{\circ}C$, and it was enough to achieve a strong and reliable bonding in 3minutes. The IR camera test results show improved uniformity in heat distribution compared with conventional micro heaters. For gross leak check, IPA (Isopropanol Alcohol) was used. Since IPA has better wetability than water, it can easily penetrate small openings, and is more suitable for gross leak check. The pass ratio of bonded dies was 70%, for conventional localized heating, and 85% for newly developed FP scheme. The bonding strength was more than 30㎫ for FP scheme packaging, which shows that FP scheme can be a good candidate for micro scale hermetic packaging.
신 재생에너지 정책이 발전차액지원제도(Feed In Tariff; FIT)에서 신 재생에너지 의무할당제(Renewable Portfolio Standard; RPS)로 변화하면서 원별 경쟁이 가속화되고 있다. 태양광 산업 역시 이러한 환경 변화에 대처해야 하며, 그를 위한 정책 구성이 필요하다. 이에 태양광 산업 정책은 크게 두 부분으로 구분하여 진행해야 한다. 첫째, 폴리실리콘(Poly silicon)을 활용하는 다결정실리콘 태양광에너지에 초점을 맞춘 정책이며, 둘째, 미래에 상용화될 차세대 태양광 에너지에 대한 대비를 위한 연구 개발(R&D) 정책이다. 먼저 다결정실리콘 태양광에너지에 초점에서의 산업 정책은 산업육성정책과 수출정책, 인프라 구성 등으로 나눌 수 있다. 현재 과도한 국가부채로 인한 세계경제 악화로 태양광에너지 업체들의 경제성이 악화하고 있다. 더욱 빨리 그리드 패리티(Grid Parity)를 달성하기 위해 수직통합 등의 필요성이 대두하고 있다. 이에 본 연구는 그리드 패리티 달성시기를 위해 태양광 산업 내 세대 변화를 하는 경우와 하지 않는 경우를 비교하기 위해 고려할 요소를 분석하였다. 현재 신 재생에너지 가운데 태양광에너지는 타에너지원 대비 가격경쟁력을 갖추지 못한 상황이다. 그러나 수출을 고려했을 때의 향후 한국의 차세대 성장동력으로의 발전가능성이 존재한다. 따라서 가격경쟁력이 가장 중요한 영향을 미칠 신 재생에너지 의무할당제 정책 하에서 태양광에너지가 전혀 채택되지 않는 상황을 막기 위한 정책이 필요하다. 그를 위해 필요한 정책적 요소들을 알아보았다. 마지막으로 인프라 구성을 위해 태양광 산업의 가치사슬(Value Chain) 상에서의 기업 분포와 경쟁력에 대한 조사를 시행하였다. 이는 태양광 산업 내의 경쟁력을 갖춘 부문과 그렇지 못한 부문을 구별하기 위함이다. 미래에 상용화될 차세대 태양광 에너지를 준비하는 과정에서는 연구개발 관련 정책이 가장 중요하게 다뤄야 할 부분이며, 그를 위해 정부 차원에서 지원하고자 하는 기술로드맵 등에 대해서 정리하였다.
Instability of a thin film attached to a compliant substrate often leads to emergence of exquisite wrinkle patterns with length scales that depend on the system geometry and applied stresses. However, the patterns that are created using the current techniques in polymer surface engineering, generally have low aspect ratio of undulation amplitude to wavelength, thus, limiting their application. Here, we present a novel and effective method that enables us to create wrinkles with a desired wavelength and high aspect ratio of amplitude over wavelength as large as to 2.5:1. First, we create buckle patterns with high aspect ratio of amplitude to wavelength by deposition of an amorphous carbon film on a surface of a soft polymer poly(dimethylsiloxane) (PDMS). Amorphous carbon films are used as a protective layer in structural systems and biomedical components, due to their low friction coefficient, strong wear resistance against, and high elastic modulus and hardness. The deposited carbon layer is generally under high residual compressive stresses (~1 GPa), making it susceptible to buckle delamination on a hard substrate (e.g. silicon or glass) and to wrinkle on a flexible or soft substrate. Then, we employ glancing angle deposition (GLAD) for deposition of a high aspect ratio patterns with amorphous carbon coating on a PDMS surface. Using this method, pattern amplitudes of several nm to submicron size can be achieved by varying the carbon deposition time, allowing us to harness patterned polymers substrates for variety of application. Specifically, we demonstrate a potential application of the high aspect wrinkles for changing the surface structures with low surface energy materials of amorphous carbon coatings, increasing the water wettability.
$Cu(In_xGa_{1-x})Se_2$ (CIGS) thin film solar cell is one of the most promising solar cells in photovoltaic devices. CIGS has a direct band gap which varied from 1.0 to 1.26 eV, depending on the Ga to In ratio. Also, CIGS has been studying for an absorber in thin film solar cells due to their highest absorption coefficient which is $1{\times}10^5cm^{-1}$ and good stability for deposition process at high temperature of $450{\sim}590^{\circ}C$. Currently, the highest efficiency of CIGS thin film solar cell is approximately 20.3%, which is closely approaching to the efficiency of poly-silicon solar cell. The deposition technique is one of the most important points in preparing CIGS thin film solar cells. Among the various deposition techniques, the sputtering is known to be very effective and feasible process for mass production. In this study, CIGS thin films have been prepared by rf magnetron sputtering method using a single target. The optical and structural properties of CIGS films are generally dependent on deposition parameters. Therefore, we will explore the influence of deposition power on the properties of CIGS films and the films will be deposited by rf magnetron sputtering using CIGS single target on Mo coated soda lime glass at $500^{\circ}C$. The thickness of CIGS films will be measured by Tencor-P1 profiler. The optical properties will be measured by UV-visible spectroscopy. The crystal structure will be analyzed using X-ray diffraction (XRD). Finally the optimal deposition conditions for CIGS thin films will be developed.
Van, Ngoc Huynh;Lee, Jae-Hyun;Sohn, Jung-Inn;Cha, Seung-Nam;Hwang, Dong-Mok;Kim, Jong-Min;Kang, Dae-Joon
한국진공학회:학술대회논문집
/
한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
/
pp.427-427
/
2012
Ferroelectric-gate field effect transistor based memory using a nanowire as a conducting channel offers exceptional advantages over conventional memory devices, like small cell size, low-voltage operation, low power consumption, fast programming/erase speed and non-volatility. We successfully fabricated ferroelectric nonvolatile memory devices using both n-type and p-type Si nanowires coated with organic ferroelectric poly(vinylidene fluoride-trifluoroethylene) [P(VDF-TrFE)] via a low temperature fabrication process. The devices performance was carefully characterized in terms of their electrical transport, retention time and endurance test. Our p-type Si NW ferroelectric memory devices exhibit excellent memory characteristics with a large modulation in channel conductance between ON and OFF states exceeding $10^5$; long retention time of over $5{\times}10^4$ sec and high endurance of over 105 programming cycles while maintaining ON/OFF ratio higher $10^3$. This result offers a viable way to fabricate a high performance high-density nonvolatile memory device using a low temperature fabrication processing technique, which makes it suitable for flexible electronics.
For the sub-65 nm CMOS process, it is necessary to develop a new silicide material and an accompanying process that allows the silicide to maintain a low sheet resistance and to have an enhanced thermal stability, thus providing for a wider process window. In this study, we have evaluated the property and unit process compatibility of newly proposed composite silicides. We fabricated composite silicide layers on single crystal silicon from $10nm-Ni_{1-x}Co_x/single-crystalline-Si(100),\;10nm-Ni_{1-x}Co_x/poly-crystalline-\;Si(100)$ wafers (x=0.2, 0.5, and 0.8) with the purpose of mimicking the silicides on source and drain actives and gates. Both the film structures were prepared by thermal evaporation and silicidized by rapid thermal annealing (RTA) from $700^{\circ}C\;to\;1100^{\circ}C$ for 40 seconds. The sheet resistance, cross-sectional microstructure, surface composition, were investigated using a four-point probe, a field emission scanning probe microscope, a field ion beam, an X-ray diffractometer, and an Auger electron depth profi1ing spectroscopy, respectively. Finally, our newly proposed composite silicides had a stable resistance up to $1100^{\circ}C$ and maintained it below $20{\Omega}/Sg$., while the conventional NiSi was limited to $700^{\circ}C$. All our results imply that the composite silicide made from NiCo alloy films may be a possible candidate for 65 nm-CMOS devices.
The composite SiO$_2$/Si$_3$N$_4$/SiO$_2$(ONO) film formed by oxidation on nitride film has been widely studied as DRAM stacked capacitor multi-dielectric films. Load lock(L/L) LPCVD system by HF cleaning is used to improve electrical capacitance and to scale down of effective thickness for memory device, but is brings a new problem. Nitride film deposited using HF cleaning shows selective deposition on poly silicon and oxide regions of capacitor. This problem is avoidable by carpeting chemical oxide using $H_2O$$_2$cleaning before nitride deposition. In this paper, we study the limit of nitride thickness for abnormal oxidation and the initial deposition time for nitride deposition dependent on underlayer materials. We proposed an advanced fabrication process for stacked capacitor in order to avoid selective deposition problem and show the usefulness of nitride deposition using L/L LPCVD system by $H_2O$$_2$cleaning. The natural oxide thickness on polysilicon monitor after HF and $H_2O$$_2$cleaning are measured 3~4$\AA$, respectively. Two substrate materials have the different initial nitride deposition times. The initial deposition time for polysilicon is nearly zero, but initial deposition time for oxide is about 60seconds. However the deposition rate is constant after initial deposition time. The limit of nitride thickness for abnormal oxidation under the HF and $H_2O$$_2$cleaning method are 60$\AA$, 48$\AA$, respectively. The results obtained in this study are useful for developing ultra thin nitride fabrication of ONO scaling and for avoiding abnormal oxidation in stacked capacitor application.
This study was performed using samples collected at Myungryundong and at Reservoirs. The purpose of this study was to investigate the differences of water quality between tap and raw water, and to analyse drinking water quality by Fe, Zn from corroded galvanized steel pipe. Results were as follows 1. The older the pipe was, the higher the concentration of Ferrum and Zinc was (t-test : p<0.05). Ferrum and Zinc also exceeded the limits in the older galvanized steel pipe. I think that this comes from the corrosion of pipe. 2. Mercury, Arsenic, Cadmium, Lead, Chomium, Argentum and Aurum not detected in raw water were not detected in tap water. Cobalt, Bismuth and Molybudenum detected in raw water were not detected in tap water. I think that this comes from the quality of raw water, the result of water treatment and the improbability of detection of above metals in water delivery system. 3. Silicon measured 2.4698ppm in raw water, but it ranged from 0.4769ppm to 1.982 ppm in tap water. Manganese measured 0.0638ppm in raw water, but it ranged from 0.0026ppm to 0.0198ppm in 17cases(31%) out of 55samples in tap water. I think that this comes from the water treatment. 4. Aluminium not detected in raw water was found in 17 cases (31%) out of the samples (55cases). It may be considered as the use of coagulants $Al_2(SO_4)_3$. $18H_2O$ and PAC (Poly Aluminium Chloride). The concentration of copper in tap water was much higher in 2 cases(3.6%) out of the samples(55) than that of copper in raw water.
I think that this may come from the use of ${CuSO}_4$, the preventive of algae growth, and the result of chlorination, but further study must be necoessary to support the proof.
This study designs and tests a photovoltaic system with distributed maximum power point tracking (DMPPT) methodology using a field programmable gate array (FPGA) controller. Each solar panel in the distributed PV system is equipped with a newly designed DC/DC converter and the panel's voltage output is regulated by a FPGA controller using PI control. Power from each solar panel on the system is optimized by another controller where the quadratic maximization MPPT algorithm is used to ensure the panel's output power is always maximized. Experiments are carried out at atmospheric insolation with partial shading conditions using 4 amorphous silicon thin film solar panels of 2 different grades fabricated by Chi-Mei Energy. It is found that distributed MPPT requires only 100ms to find the maximum power point of the system. Compared with the traditional centralized PV (CPV) system, the distributed PV (DPV) system harvests more than 4% of solar energy in atmospheric weather condition, and 22% in average under 19% partial shading of one solar panel in the system. Test results for a 1.84 kW rated system composed by 8 poly-Si PV panels using another DC/DC converter design also confirm that the proposed system can be easily implemented into a larger PV power system. Additionally, the use of NI sbRIO-9642 FPGA-based controller is capable of controlling over 16 sets of PV modules, and a number of controllers can cooperate via the network if needed.
본 연구는 요소 센서 제작을 위한 과정으로서, 전기화학적 방법을 이용한 다공질 실리콘 구조 형성과, PDV(Physical Vapor Deposition) 법에 의한 백금 박막 코팅 및 전기화학적 전도성 고분자 코팅과 urease 고정화 단계를 고찰하고 감도 특성을 제시 하였다. 전극 기질로서 B을 도우핑한 p-type 실리콘웨이퍼를 사용하였고, HF:$C_2H_5OH:H_2O$=1:2:1의 부피비를 갖는 에칭 용액에서 5분간 -7 $mA/cm^2$의 일정 전류를 가하여 폭 2 ${\mu}m$, 깊이 10 ${\mu}m$의 다공질 실리콘(PS) 충을 형성하였다. 그 위에 200 ${\AA}$의 Ti 층을 underlayer로서 증착하고, 2000 ${\AA}$의 Pt를 중착하여 PS/Pt 박막 전극을 제작하고, 전도성 고분자로서 polypyrrole (PPy), 또는 poly(3-mehylthiophene) (P3MT)을 전기화학적으로 코팅한 후, urease(EC 3.5.1.5, type III, Jack Bean, Sigma)를 고정화 하였다. 고정화 시 전해질 수용액의 pH는 7.4로 하여 urease표면이 음전하를 갖도록 하고, 전극에 0.6 V (vs. SCE(Saturated Calomel Electrode))의 일정 전압을 가함으로써 urease가 전도성 고분자 표면에 전기적으로 흡착되도록 하였다. 이상의 방법으로 제작한 요소 센서의 감도는 PPy와 P3MT를 전자 전달 매질로 사용한 경우, 각각 8.44 ${\mu}A/mM{\cdot}cm^2$와 1.55 ${\mu}A/mM{\cdot}cm^2$의 감도를 보였다.
본 웹사이트에 게시된 이메일 주소가 전자우편 수집 프로그램이나
그 밖의 기술적 장치를 이용하여 무단으로 수집되는 것을 거부하며,
이를 위반시 정보통신망법에 의해 형사 처벌됨을 유념하시기 바랍니다.
[게시일 2004년 10월 1일]
이용약관
제 1 장 총칙
제 1 조 (목적)
이 이용약관은 KoreaScience 홈페이지(이하 “당 사이트”)에서 제공하는 인터넷 서비스(이하 '서비스')의 가입조건 및 이용에 관한 제반 사항과 기타 필요한 사항을 구체적으로 규정함을 목적으로 합니다.
제 2 조 (용어의 정의)
① "이용자"라 함은 당 사이트에 접속하여 이 약관에 따라 당 사이트가 제공하는 서비스를 받는 회원 및 비회원을
말합니다.
② "회원"이라 함은 서비스를 이용하기 위하여 당 사이트에 개인정보를 제공하여 아이디(ID)와 비밀번호를 부여
받은 자를 말합니다.
③ "회원 아이디(ID)"라 함은 회원의 식별 및 서비스 이용을 위하여 자신이 선정한 문자 및 숫자의 조합을
말합니다.
④ "비밀번호(패스워드)"라 함은 회원이 자신의 비밀보호를 위하여 선정한 문자 및 숫자의 조합을 말합니다.
제 3 조 (이용약관의 효력 및 변경)
① 이 약관은 당 사이트에 게시하거나 기타의 방법으로 회원에게 공지함으로써 효력이 발생합니다.
② 당 사이트는 이 약관을 개정할 경우에 적용일자 및 개정사유를 명시하여 현행 약관과 함께 당 사이트의
초기화면에 그 적용일자 7일 이전부터 적용일자 전일까지 공지합니다. 다만, 회원에게 불리하게 약관내용을
변경하는 경우에는 최소한 30일 이상의 사전 유예기간을 두고 공지합니다. 이 경우 당 사이트는 개정 전
내용과 개정 후 내용을 명확하게 비교하여 이용자가 알기 쉽도록 표시합니다.
제 4 조(약관 외 준칙)
① 이 약관은 당 사이트가 제공하는 서비스에 관한 이용안내와 함께 적용됩니다.
② 이 약관에 명시되지 아니한 사항은 관계법령의 규정이 적용됩니다.
제 2 장 이용계약의 체결
제 5 조 (이용계약의 성립 등)
① 이용계약은 이용고객이 당 사이트가 정한 약관에 「동의합니다」를 선택하고, 당 사이트가 정한
온라인신청양식을 작성하여 서비스 이용을 신청한 후, 당 사이트가 이를 승낙함으로써 성립합니다.
② 제1항의 승낙은 당 사이트가 제공하는 과학기술정보검색, 맞춤정보, 서지정보 등 다른 서비스의 이용승낙을
포함합니다.
제 6 조 (회원가입)
서비스를 이용하고자 하는 고객은 당 사이트에서 정한 회원가입양식에 개인정보를 기재하여 가입을 하여야 합니다.
제 7 조 (개인정보의 보호 및 사용)
당 사이트는 관계법령이 정하는 바에 따라 회원 등록정보를 포함한 회원의 개인정보를 보호하기 위해 노력합니다. 회원 개인정보의 보호 및 사용에 대해서는 관련법령 및 당 사이트의 개인정보 보호정책이 적용됩니다.
제 8 조 (이용 신청의 승낙과 제한)
① 당 사이트는 제6조의 규정에 의한 이용신청고객에 대하여 서비스 이용을 승낙합니다.
② 당 사이트는 아래사항에 해당하는 경우에 대해서 승낙하지 아니 합니다.
- 이용계약 신청서의 내용을 허위로 기재한 경우
- 기타 규정한 제반사항을 위반하며 신청하는 경우
제 9 조 (회원 ID 부여 및 변경 등)
① 당 사이트는 이용고객에 대하여 약관에 정하는 바에 따라 자신이 선정한 회원 ID를 부여합니다.
② 회원 ID는 원칙적으로 변경이 불가하며 부득이한 사유로 인하여 변경 하고자 하는 경우에는 해당 ID를
해지하고 재가입해야 합니다.
③ 기타 회원 개인정보 관리 및 변경 등에 관한 사항은 서비스별 안내에 정하는 바에 의합니다.
제 3 장 계약 당사자의 의무
제 10 조 (KISTI의 의무)
① 당 사이트는 이용고객이 희망한 서비스 제공 개시일에 특별한 사정이 없는 한 서비스를 이용할 수 있도록
하여야 합니다.
② 당 사이트는 개인정보 보호를 위해 보안시스템을 구축하며 개인정보 보호정책을 공시하고 준수합니다.
③ 당 사이트는 회원으로부터 제기되는 의견이나 불만이 정당하다고 객관적으로 인정될 경우에는 적절한 절차를
거쳐 즉시 처리하여야 합니다. 다만, 즉시 처리가 곤란한 경우는 회원에게 그 사유와 처리일정을 통보하여야
합니다.
제 11 조 (회원의 의무)
① 이용자는 회원가입 신청 또는 회원정보 변경 시 실명으로 모든 사항을 사실에 근거하여 작성하여야 하며,
허위 또는 타인의 정보를 등록할 경우 일체의 권리를 주장할 수 없습니다.
② 당 사이트가 관계법령 및 개인정보 보호정책에 의거하여 그 책임을 지는 경우를 제외하고 회원에게 부여된
ID의 비밀번호 관리소홀, 부정사용에 의하여 발생하는 모든 결과에 대한 책임은 회원에게 있습니다.
③ 회원은 당 사이트 및 제 3자의 지적 재산권을 침해해서는 안 됩니다.
제 4 장 서비스의 이용
제 12 조 (서비스 이용 시간)
① 서비스 이용은 당 사이트의 업무상 또는 기술상 특별한 지장이 없는 한 연중무휴, 1일 24시간 운영을
원칙으로 합니다. 단, 당 사이트는 시스템 정기점검, 증설 및 교체를 위해 당 사이트가 정한 날이나 시간에
서비스를 일시 중단할 수 있으며, 예정되어 있는 작업으로 인한 서비스 일시중단은 당 사이트 홈페이지를
통해 사전에 공지합니다.
② 당 사이트는 서비스를 특정범위로 분할하여 각 범위별로 이용가능시간을 별도로 지정할 수 있습니다. 다만
이 경우 그 내용을 공지합니다.
제 13 조 (홈페이지 저작권)
① NDSL에서 제공하는 모든 저작물의 저작권은 원저작자에게 있으며, KISTI는 복제/배포/전송권을 확보하고
있습니다.
② NDSL에서 제공하는 콘텐츠를 상업적 및 기타 영리목적으로 복제/배포/전송할 경우 사전에 KISTI의 허락을
받아야 합니다.
③ NDSL에서 제공하는 콘텐츠를 보도, 비평, 교육, 연구 등을 위하여 정당한 범위 안에서 공정한 관행에
합치되게 인용할 수 있습니다.
④ NDSL에서 제공하는 콘텐츠를 무단 복제, 전송, 배포 기타 저작권법에 위반되는 방법으로 이용할 경우
저작권법 제136조에 따라 5년 이하의 징역 또는 5천만 원 이하의 벌금에 처해질 수 있습니다.
제 14 조 (유료서비스)
① 당 사이트 및 협력기관이 정한 유료서비스(원문복사 등)는 별도로 정해진 바에 따르며, 변경사항은 시행 전에
당 사이트 홈페이지를 통하여 회원에게 공지합니다.
② 유료서비스를 이용하려는 회원은 정해진 요금체계에 따라 요금을 납부해야 합니다.
제 5 장 계약 해지 및 이용 제한
제 15 조 (계약 해지)
회원이 이용계약을 해지하고자 하는 때에는 [가입해지] 메뉴를 이용해 직접 해지해야 합니다.
제 16 조 (서비스 이용제한)
① 당 사이트는 회원이 서비스 이용내용에 있어서 본 약관 제 11조 내용을 위반하거나, 다음 각 호에 해당하는
경우 서비스 이용을 제한할 수 있습니다.
- 2년 이상 서비스를 이용한 적이 없는 경우
- 기타 정상적인 서비스 운영에 방해가 될 경우
② 상기 이용제한 규정에 따라 서비스를 이용하는 회원에게 서비스 이용에 대하여 별도 공지 없이 서비스 이용의
일시정지, 이용계약 해지 할 수 있습니다.
제 17 조 (전자우편주소 수집 금지)
회원은 전자우편주소 추출기 등을 이용하여 전자우편주소를 수집 또는 제3자에게 제공할 수 없습니다.
제 6 장 손해배상 및 기타사항
제 18 조 (손해배상)
당 사이트는 무료로 제공되는 서비스와 관련하여 회원에게 어떠한 손해가 발생하더라도 당 사이트가 고의 또는 과실로 인한 손해발생을 제외하고는 이에 대하여 책임을 부담하지 아니합니다.
제 19 조 (관할 법원)
서비스 이용으로 발생한 분쟁에 대해 소송이 제기되는 경우 민사 소송법상의 관할 법원에 제기합니다.
[부 칙]
1. (시행일) 이 약관은 2016년 9월 5일부터 적용되며, 종전 약관은 본 약관으로 대체되며, 개정된 약관의 적용일 이전 가입자도 개정된 약관의 적용을 받습니다.