• 제목/요약/키워드: poly silicon

검색결과 513건 처리시간 0.035초

자연모사기반 나노-마이크로패턴의 광 회절 및 간섭에 의한 투명기판의 구조색 구현 (Bio-inspired Structural Colors of Transparent Substrate based on Light Diffraction and Interference on Microscale and Nanoscale Structures)

  • 박용민;김병희;서영호
    • 산업기술연구
    • /
    • 제39권1호
    • /
    • pp.33-39
    • /
    • 2019
  • This paper addresses effects of nanoscale structures on structural colors of micropatterned transparent substrate by light diffraction. Structural colors is widely investigated because they present colors without any chemical pigments. Typically structural colors is presented by diffraction of light on a micropatterned surface or by multiple interference of light on a surface containing a periodic or quasi-periodic nano-structures. In this paper, each structural colors induced by quasi-periodic nano-structures, periodic micro-structures, and nano/micro dual structures is measured in order to investigate effects of nanoscale and microscale structures on structural colors in the transparent substrate. Using pre-fabricated pattern mold and hot-embossing process, nanoscale and microscale structures are replicated on the transparent PMMA(Poly methyl methacrylate) substrate. Nanoscale and microscale pattern molds are prepared by anodic oxidation process of aluminum sheet and by reactive ion etching process of silicon wafer, respectively. Structural colors are captured by digital camera, and their optical transmittance spectrum are measured by UV/visible spectrometer. From experimental results, we found that nano-structures provide monotonic colors by multiple interference, and micro-structures induce iridescent colors by diffraction of light. Structural colors is permanent and unchangeable, thus it can be used in various application field such as security, color filter and so on.

Partially Carbonized Poly (Acrylic Acid) Grafted to Carboxymethyl Cellulose as an Advanced Binder for Si Anode in Li-ion Batteries

  • Cho, Hyunwoo;Kim, Kyungsu;Park, Cheol-Min;Jeong, Goojin
    • Journal of Electrochemical Science and Technology
    • /
    • 제10권2호
    • /
    • pp.131-138
    • /
    • 2019
  • To improve the performance of Si anodes in advanced Li-ion batteries, the design of the electrode plays a critical role, especially due to the large volumetric expansion in the Si anode during Li insertion. In our study, we used a simple fabrication method to prepare Si-based electrodes by grafting polyacrylic acid (PAA) to a carboxymethyl cellulose (CMC) binder (CMC-g-PAA). The procedure consists of first mixing nano-sized Si and the binders (CMC and PAA), and then coating the slurry on a Cu foil. The carbon network was formed via carbonization of the binders i.e., by a simple heat treatment of the electrode. The carbon network in the electrode is mechanically and electrically robust, which leads to higher electrical conductivity and better mechanical property. This explains its long cycle performance without the addition of a conducting agent (for example, carbon). Therefore, the partially carbonized CMC-g-PAA binder presented in this study represents a new feasible approach to produce Si anodes for use in advanced Li-ion batteries.

LCD 연구 개발 동향

  • 이종천
    • 전자공학회지
    • /
    • 제29권6호
    • /
    • pp.76-80
    • /
    • 2002
  • 'Liquid Crystal의 상전이(相轉移)와 광학적 이방성(異方性)이 1888년과 1889년 F. Reinitzer와 O. Lehmann에 의해 Monatsch Chem.과 Z.Physikal.Chem.에 각각 보고된 후 부터 제2차 세계대전이 끝난 뒤인 1950년대 까지는 Liquid Crystal을 단지실험실에서의 기초학문 차원의 연구 대상으로만 다루어 왔다. 1963년 Williams가 Liquid Crystal Device로는 최초로 특허 출원을 하였으며, 1968년 RCA사의 Heilmeier등은 Nematic 액정(液晶)에 저주파(低周波) 전압(電壓)을 인가하면 투명한 액정이 혼탁(混濁)상태로 변화하는 '동적산란(動的散亂)'(Dynamic Scattering) 현상을 이용하여 최초의 DSM(Dynamic Scattering Mode) LCD(Liquid Crystal Display)를 발명하였다. 비록 150V 이상의 높은 구동전압과 과소비전력의 특성 때문에 실용화에는 실패하였지만 Guest-Host효과와 Memory효과 등을 발견하였다. 1970년대에 이르러 실온에서 안정되게 사용 가능한 액정물질들이 합성되고(H. Kelker에 의해 MBBA, G. Gray에 의한 Cyano-Biphenyl 액정의 합성), CMOS 트랜지스터의 발명, 투명도전막(ITO), 수은전지등의 주변기술들의 발전으로 인하여 LCD의 상품화가 본격적으로 이루어지게 되었다. 1971년에는 M. Shadt, W. Helfrich, J.L. Fergason등이 TN(Twisted Nematic) LCD를 발명하여 전자 계산기와 손목시계에 응용되었고, 1970년대 말에는 Sharp에서 Dot Matrix형의 휴대형 컴퓨터를 발매하였다. 이러한 단순 구동형의 TN LCD는 그래픽 정보를 표시하는 데에는 품질의 한계가 있어 1979년 영국의 Le Comber에 의해 a-Si TFT(amorphous Silicon Thin Film Transistor) LCD의 연구가 시작되었고, 1983년 T.J. Scheffer, J. Nehring, G. Waters에 의해 STN(Super Twisted Nematic) LCD가 창안되었고, 1980년 N. Clark, S. Lagerwall 및 1983년 K.Yossino에 의해 Ferroelectric LCD가 등장하여 LCD의 정보 표시량 증대에 크게 기여하였다. Color화의 진전은 1972년 A.G. Ficher의 셀 외부에 RGB(Red, Green, Blue) filter를 부착하는 방안과, 1981년 T. Uchida 등에 의한 셀 내부에 RGB filter를 부착하는 방법에 의해 상품화가 되었다. 1985년에는 J.L. Fergason에 의해 Polymer Dispersed LCD가 발명되었고, 1980년대 중반에 이르러 동화상(動畵像) 표시가 가능한 a-Si TFT LCD의 시제품(試製品) 개발이 이루어지고 1990년부터는 본격적인 양산 시대에 접어들게 되었다. 1990년대 초에는 STN LCD의 Color화 및 대형화(大型化) 고(高)품위화에 힘입어 Note-Book PC에 LCD가 본격적으로 적용이 되었고, 1990년대 후반에는TFT LCD의 표시품질 대비 가격경쟁력 확보로 인하여 Note-Book PC 시장을 독점하기에 이르렀다. 이후로는 TFT LCD의 대형화가 중요한 쟁점으로 부각되고 있고, 1995년 삼성전자는 당시 세계최대 크기의 22' TFT LCD를 개발하였다. 또한 LCD의 고정세(高情細)화를 위해 Poly Si TFT LCD의 개발이 이루어졌고, 디지타이져 일체형 LCD의 상품화가 그 응용의 폭을 넓혔으며, LCD의 대형화를 위해 1994년 Canon에 의해 14.8', 21' 등의 FLCD가 개발되었다. 대형화 방안으로 Tiled LCD 기술이 개발되고 있으며, 1995년에 Sharp에 의해 21' 두장의 Panel을 이어 붙인 28' TFT LCD가 전시되었고 1996년에는 21' 4장의 Panel을 이어 붙인 40'급 까지의 개발이 시도 되었으며 현재는 LCD의 특성향상과 생산설비의 성능개선과 안정적인 공정관리기술을 바탕으로 삼성전자에서 단패널 40' TFT LCD가 최근에 개발되었다. Projection용 디스플레이로는 Poly-Si TFT LCD를 이용하여 $25'{\sim}100'$사이의 배면투사형과 전면투사형 까지 개발되어 대형 TV시장을 주도하고 있다. 21세기 디지털방송 시대를 맞아 플라즈마디스플레이패널(PDP) TV, 액정표시장치 (LCD)TV, 강유전성액정(FLCD) TV 등 2005년에 약 1500만대 규모의 거대 시장을 형성할 것으로 예상되는 이른바 '벽걸이TV'로 불리는 차세대 초박형 TV 시장을 선점하기 위하여 세계 가전업계들이 양산에 총력을 기울이고 있다. 벽걸이TV 시장이 본격적으로 형성되더라도 PDP TV와 LCD TV가 직접적으로 시장에서 경쟁을 벌이는 일은 별로 없을 것으로 보인다. 향후 디지털TV 시장이 본격적으로 열리면 40인치 이하의 중대형 시장은 LCD TV가 주도하고 40인치 이상 대화면 시장은 PDP TV가 주도할 것으로 보는 시각이 지배적이기 때문이다. 그러나 이러한 직시형 중대형(重大型)디스플레이는 그 가격이 너무 높아서 현재의 브라운관 TV를 대체(代替)하기에는 시일이 많이 소요될 것으로 추정되고 있다. 그 대안(代案)으로는 비교적 저가격(低價格)이면서도 고품질의 디지털 화상구현이 가능한 고해상도 프로젝션 TV가 유력시되고 있다. 이러한 고해상도 프로젝션 TV용으로 DMD(Digital Micro-mirror Display), Poly-Si TFT LCD와 LCOS(Liquid Crystals on Silicon) 등의 상품화가 진행되고 있다. 인터넷과 정보통신 기술의 발달로 휴대형 디스플레이의 시장이 예상 외로 급성장하고 있으며, 요구되는 디스플레이의 품질도 단순한 문자표시에서 그치지 않고 고해상도의 그래픽 동화상 표시와 칼라 표시 및 3차원 화상표시까지 점차로 그 영역이 넓어지고 있다. <표 1>에서 보여주는 바와 같이 LCD의 시장규모는 적용분야 별로 지속적인 성장이 예상되며, 새로운 응용분야의 시장도 성장성을 어느 정도 예측할 수 있다. 따라서 LCD기술의 연구개발 방향은 크게 두가지로 분류할 수 있으며 첫째로는, 현재 양산되고 있는 LCD 상품의 경쟁력강화를 위하여 원가(原價) 절감(節減)과 표시품질을 향상시키는 것이며 둘째로는, 새로운 타입의 LCD를 개발하여 기존 상품을 대체하거나 새로운 시장을 창출하는 분야로 나눌 수 있다. 이와 같은 관점에서 현재 진행되고 있는 LCD기술개발은 다음과 같이 분류할 수 있다. 1) 원가 절감 2) 특성 향상 3) New Type LCD 개발.

  • PDF

스퍼터링된 비정질 실리콘의 전자빔 조사를 통한 태양전지용 흡수층 제조공정 연구 (Preparation of poly-crystalline Si absorber layer by electron beam treatment of RF sputtered amorphous silicon thin films)

  • 정채환;나현식;남대천;최연조
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 춘계학술대회 초록집
    • /
    • pp.81-81
    • /
    • 2010
  • 유리기판위에 큰 결정입자를 갖는 실리콘 (폴리 실리콘) 박막을 제조하는 것은 가격저가화 및 대면적화 측면 같은 산업화의 높은 잠재성을 가지고 있기 때문에 그동안 많은 관심을 가지고 연구되어 오고 있다. 다양한 방법을 이용하여 다결정 실리콘 박막을 만들기 위해 노력해 오고 있으며, 태양전지에 응용하기 위하여 연속적이면서 10um이상의 큰 입자를 갖는 다결정 실리콘 씨앗층이 필요하며, 고속증착을 위해서는 (100)의 결정성장방향 등 다양한 조건이 제시될 수 있다. 다결정 실리콘 흡수층의 품질은 고품질의 다결정 실리콘 씨앗층에서 얻어질 수 있다. 이러한 다결정 실리콘의 에피막 성장을 위해서는 유리기판의 연화점이 저압 화학기상증착법 및 아크 플라즈마 등과 같은 고온기반의 공정 적용의 어려움이 있기 때문에 제약 사항으로 항상 문제가 제기되고 있다. 이러한 관점에서 볼때 유리기판위에 에피막을 성장시키는 방법으로 많지 않은 방법들이 사용될 수 있는데 전자 공명 화학기상증착법(ECR-CVD), 이온빔 증착법(IBAD), 레이저 결정화법(LC) 및 펄스 자석 스퍼터링법 등이 에피 실리콘 성장을 위해 제안되는 대표적인 방법으로 볼 수 있다. 이중에서 효율적인 관점에서 볼때 IBAD는 산업화측면에서 좀더 많은 이점을 가지고 있으나, 박막을 형성하는 과정에서 큰 에너지 및 이온크기의 빔 사이즈 등으로 인한 표면으로의 damages가 일어날 수 있어 쉽지 않는 방법이 될 수 있다. 여기에서는 이러한 damage를 획기적으로 줄이면서 저온에서 결정화 시킬 수 있는 cold annealing법을 소개하고자 한다. 이온빔에 비해서 전자빔의 에너지와 크기는 그리드 형태의 렌즈를 통해 전체면적에 조사하는 것을 쉽게 제어할 수 있으며 이러한 전자빔의 생성은 금속 필라멘트의 열전자가 아닌 Ar플라즈마에서 전자의 분리를 통해 발생된다. 유리기판위에 흡수층 제조연구를 위해 DC 및 RF 스퍼터링법을 이용한 비정질실리콘의 박막에 대하여 두께별에 따른 밴드갭, 캐리어농도 등의 변화에 대하여 조사한다. 최적의 조건에서 비정질 실리콘을 2um이하로 증착을 한 후, 전자빔 조사를 위해 1.4~3.2keV의 다양한 에너지세기 및 조사시간을 변수로 하여 실험진행을 한 후 단면의 이미지 및 결정화 정도에 대한 관찰을 위해 SEM과 TEM을 이용하고, 라만, XRD를 이용하여 결정화 정도를 조사한다. 또한 Hall효과 측정시스템을 이용하여 캐리어농도, 이동도 등을 각 변수별로 전기적 특성변화에 대하여 분석한다. 또한, 태양전지용 흡수층으로 응용을 위하여 dark전도도 및 photo전도도를 측정하여 광감도에 대한 결과가 포함된다.

  • PDF

Pulling rate, rotation speed 및 melt charge level 최적화에 의한 쵸크랄스키 공정 실리콘 단결정의 O2 불순물 최소화 설계 (A Czochralski Process Design for Si-single Crystal O2 Impurity Minimization with Pulling Rate, Rotation Speed and Melt Charge Level Optimization)

  • 전혜준;박주홍;블라디미르 아르테미예프;황선희;송수진;김나영;정재학
    • Korean Chemical Engineering Research
    • /
    • 제58권3호
    • /
    • pp.369-380
    • /
    • 2020
  • 대부분의 단결정 실리콘 잉곳은 초크랄스키(Czochralski(Cz)) 공정으로 제조된다. 그러나 단결정 실리콘 잉곳을 제품화 및 태양 전지 기판으로 가공하였을 때 산소 불순물이 있는 경우 낮은 효율성을 나타내는 경향이 있다. 단결정 Si-잉곳의 생산을 위해서는 용융 Si를 녹인 다음 단결정 Si의 시드(Seed)로 결정화하는 초크랄스키(Cz) 공정을 도입한다. 용융된 다결정 Si-덩어리를 단결정 Si-잉곳으로 결정성장 될 때, 열 전달은 Cz-공정의 구조에서 중요한 역할을 한다. 본 연구에서 고품질 단결정 실리콘 잉곳을 얻기 위해 Cz-공정의 최적화된 설계를 구성하였다. 결정 성장 시뮬레이션로부터 결정성장을 위한 Pulling rate 및 Rotation speed에 최적의 변수값을 형성하기 위해 사용되었으며, 변형된 Cz-공정에 대한 연구 및 해당 결과가 논의되며 결정 성장 시뮬레이션을 사용하여 Cz-공정의 Pulling rate, Rotation speed 및 Melt charge level의 최적화된 설계로 인한 결정성장시 단결정 실리콘으로 유입되는 산소 농도 최소화를 설계하였다.

Characteristics of the Diamond Thin Film as the SOD Structure

  • Lee, You-Seong;Lee, Kwang-Man;Ko, Jeong-Dae;Baik, Young-Joon;Chi, Chi-Kyu
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.58-58
    • /
    • 1999
  • The diamond films which can be applied to SOD (silicon-on-diamond) structure were deposited on Si(100) substrate using CO/H2 CH4/H2 source gases by microwave plasma chemical vapor deposition(MPCVD), and SOD structure have been fabricated by poly-silicon film deposited on the diamond/Si(100) structure y low pressure chemical vapor deposition(LPCVD). The phase of the diamond film, surface morpholog, and diamond/Si(100) interface were confirmed by X-ray diffraction(XRD), scanning electron microscopy(SEM), atomic force microscopy(AFM), and Raman spectroscopy. The dielectric constant, leakage current and resistivity as a function of temperature in films are investigated by C-V and I-V characteristics and four-point probe method. The high quality diamond films without amorphous carbon and non-diamond elements were formed on a Si(100), which could be obtained by CO/H2 and CH4/H2 concentration ratio of 15.3% and 1.5%, respectively. The (111) plane of diamond films was preferentially grown on the Si(100) substrate. The grain size of the films deposited by CO/H2 are gradually increased from 26nm to 36 nm as deposition times increased. The well developed cubo-octahedron 100 structure nd triangle shape 111 are mixed together and make smooth and even film surface. The surface roughness of the diamond films deposited by under the condition of CO/H2 and CH4/H2 concentration ratio of 15.3% and 1.5% were 1.86nm and 3.7 nm, respectively, and the diamond/Si(100) interface was uniform resistivity of the films deposited by CO/H2 concentration ratio of 15.3% are obtained 5.3, 1$\times$10-9 A/cm, 1 MV/cm2, and 7.2$\times$106 $\Omega$cm, respectively. In the case of the films deposited by CH4/H2 resistivity are 5.8, 1$\times$10-9 A/cm, 1 MV/cm, and 8.5$\times$106 $\Omega$cm, respectively. In this study, it is known that the diamond films deposited by using CO/H2 gas mixture as a carbon source are better thane these of CH4/H2 one.

  • PDF

Nanoindenter를 이용한 MEMS 제품의 기계적 특성 측정 (Nanoindentation Experiments on MEMS Device)

  • 한준희;박준협;김광석;이상율
    • 한국세라믹학회지
    • /
    • 제40권7호
    • /
    • pp.657-661
    • /
    • 2003
  • 잉크젯 프린터 헤드용 기능성 막으로 많이 활용하고 있는 다층박막(SiO$_2$/poly-Si/SiN/SiO$_2$, 두께, 2.77 $\mu\textrm{m}$)과 다이아몬드 박막(두께, 1.6 $\mu\textrm{m}$)을 미소 외팔보($\mu$-CLB) 형태로 가공한 후 nanoindenter를 이용한 굽힘 시험 방법으로 탄성계수와 굽힘 강도를 측정하였으며 다층막을 이루는 박막 중 SiO$_2$ 박막(두께, 1 $\mu\textrm{m}$)과 SiN 박막(두께, 0.43 $\mu\textrm{m}$)의 탄성계수를 미소 외 팔보 굽힘 시험 방법과 nanoindentation 방법으로 측정한 후 그 결과를 비교하였다. 미소 외팔보 굽힘 시험방법으로 측정한 다층막의 탄성계수와 파괴강도는 외팔보의 폭이 18.5 $\mu\textrm{m}$에서 58.5 $\mu\textrm{m}$로 증가함에 따라 각각 68.08 ㎬과 2.495 ㎬에서 56.53 ㎬과 1.834 ㎬로 감소하였다. SiO$_2$ 박막의 탄성계수 측정값은 외팔보의 폭이 29.6$\mu\textrm{m}$ 와 59.5 $\mu\textrm{m}$ 범위에서 변하여도 영향을 받지 않고 68.16$\pm$0.942 ㎬이었으며, SiN 박막의 탄성계수는 215.45 ㎬이었다. Nanoindentation 방법으로 측정한 SiO$_2$ 박막과 SiN 박막의 탄성계수는 각각 98.78 ㎬, 219.38 ㎬이었다. 이 결과로부터 미소 외팔보 굽힘 시험방법으로 측정한 박막의 탄성계수가 nanoindentation 방법으로 측정한 탄성계수와 2% 미만의 차이를 보이며 일치함을 알 수 있었다.

나노급 다결정 실리콘 기판 위에 형성된 니켈실리사이드의 물성과 미세구조 (Property and Microstructure Evolution of Nickel Silicides on Nano-thick Polycrystalline Silicon Substrates)

  • 김종률;최용윤;송오성
    • 한국산학기술학회논문지
    • /
    • 제9권1호
    • /
    • pp.16-22
    • /
    • 2008
  • 10nm Ni/30 nm와 70nm poly Si/200nm $SiO_2/Si(100)$ 구조로부터 니켈실리사이드의 열적안정성을 연구하기 위해서 쾌속열처리기를 이용하여 실리사이드화 온도 $300{\sim}1100^{\circ}C$에서 40초간 열처리하여 실리사이드를 제조하였다. 준비된 실리사이드의 면저항값 변화, 미세구조, 상 분석, 표면조도 변화를 각각 사점면저항측정기, FE-SEM, TEM, HRXRD, SPM을 활용하여 확인하였다. 30 nm 다결정실리콘 기판 위에 형성된 실리사이드는 $900^{\circ}C$까지 열적안정성이 있었다. 반면에 70 nm 다결정실리콘 기판 위에 형성된 실리사이드는 기존연구결과와 동일한 $700^{\circ}C$ 이상에서 고저항상인 $NiSi_2$로 상변화 하였다. HRXRD로 확인한 결과, 30 nm 두께의 기판 위에 니켈실리사이드는 $900^{\circ}C$ 고온에서도 NiSi상이 유지되다가 $1000^{\circ}C$에서 $NiSi_2$로 상변화 하였다. FE-SEM 과 TEM 관찰결과, 30 nm 두께의 다결정실리콘 기판에서는 $700^{\circ}C$의 저온처리에는 잔류 다결정실리콘 없이 매우 균일하고 평탄한 40 nm의 NiSi가 형성되었고, $1000^{\circ}C$에는 선폭 $1.0{\mu}m$급의 미로형 응집상이 생성됨을 확인하였다. 70 nm 두께의 다결정실리콘 기판에서는 불균일한 실리 사이드 형성과 잔류 다결정실리콘이 존재하였다. SPM결과에서 전체 실험구간에서의 RMS 표면조도 값도 17nm 이하로 CMOS공정의 FUSI게이트 적용의 가능성을 보여주었다. 다결정실리콘 게이트의 높이를 감소시키면 니켈실리사이드는 상안정화가 용이하며 저저항구간을 넓힐 수 있는 장점이 있었다.

높은 SFDR을 갖는 2.5 V 10b 120 MSample/s CMOS 파이프라인 A/D 변환기 (A 2.5 V 10b 120 MSample/s CMOS Pipelined ADC with High SFDR)

  • 박종범;유상민;양희석;지용;이승훈
    • 전자공학회논문지SC
    • /
    • 제39권4호
    • /
    • pp.16-24
    • /
    • 2002
  • 본 논문에서는 높은 해상도와 고속 신호 샘플링을 위해 병합 캐패시터 스위칭(merged-capacitor switching:MCS) 기법을 적용한 10b 120 MSample/s CMOS 파이프라인 A/D 변환기(analog-to- digital converter:ADC) 회로를 제안한다. 제안하는 ADC의 전체 구조는 응용되는 시스템의 속도, 해상도 및 면적 등의 사양을 고려하여 다단 파이프라인 구조를 사용하였고, MDAC(multiplying digital-to- analog converter)의 캐패시터 수를 50 %로 줄임으로써 해상도와 동작 속도를 동시에 크게 향상시킬 수 있는 MCS 기법을 적용하였다. 제안하는 ADC는 0.25 um double-poly five-metal n-well CMOS 공정을 이용하여 설계 및 제작되었고, 시제품 ADC의 DNL(differential nonlinearity)과 INL(integral nonlinearity)은 각각 ${\pm}$0.40 LSB, ${\pm}$0.48 LSB 수준을 보여준다. 100 MHz와 120 MHz 샘플링 주파수에서 각각 58 dB와 53 dB의 SNDR(signal-to-noise-and-distortion ratio)을 얻을 수 있었고, 100 MHz 샘플링 주파수에서 입력 주파수가 나이퀴스트(Nyquist) 입력인 50 MHz까지 증가하는 동안 54 dB 이상의 SNDR과 68 dB 이상의 SFDR(spurious-free dynamic range)을 유지하였다. 입출력단의 패드를 제외한 칩 면적은 3.6 $mm^2$(= 1.8 mm ${\times}$ 2.0 mm)이며, 최대 동작 주파수인 120 MHz 클럭에서 측정된 전력 소모는 208 mW이다.

청각신경신호 검출 장치용 다중채널 아나로그 프론트엔드 (Multi-Channel Analog Front-End for Auditory Nerve Signal Detection)

  • 천지민;임승현;이동명;장은수;한건희
    • 대한전자공학회논문지SD
    • /
    • 제47권1호
    • /
    • pp.60-68
    • /
    • 2010
  • 청신경의 이상으로 발생하는 감각신경성 난청의 경우, 달팽이관이나 청각신경에 전극을 이식하여 전기자극을 가함으로써 청지각을 살릴 수 있다. 이를 위해 우선적으로, 각 청각신경들이 담당하여 인지할 수 있는 소리의 주파수 분포를 표시한 음계소지도를 파악해야 한다. 본 논문에서는 청각신경신호 검출 장치용 다중채널 아나로그 프론트엔드 회로를 제안한다. 제안된 아나로그 프론트엔드의 각 채널은 AC 커플링 회로, 저 전력 4차 Gm-C LPF와 단일 기울기 ADC로 이루어진다. AC 커플링 회로는 청각신호의 불확실한 DC 전압 레벨을 제거하고 AC 신호만 전달한다. Gm-C LPF는 청각신호의 대역폭을 고려하여 설계 되었으며, 플로팅-게이트 기법이 적용된 OTA를 사용하였다. 채널별 ADC를 구현하기 위해서, 최소의 면적으로 구현할 수 있는 단일 기울기 ADC 구조를 사용하였다. 측정 결과, AC 커플링 회로와 4차 Gm-C LPF는 100 Hz - 6.95 kHz의 대역폭을 가지며, 단일 기울기 ADC는 7.7 비트의 유효 해상도를 가진다. 그리고, 채널 당 $12\;{\mu}W$의 전력이 소모 되었다. 전원 전압은 3.0 V가 공급되었고, 코어는 $2.6\;mm\;{\times}\;3.7\;mm$의 실리콘 면적을 차지한다. 제안된 아나로그 프론트엔드는 1-poly 4-metal $0.35-{\mu}m$ CMOS 공정에서 제작 되었다.