• 제목/요약/키워드: offset 전압

검색결과 289건 처리시간 0.037초

옵셋 전압을 이용한 일정 스위칭 주파수의 Random PWM 기법 (A novel Random PWM technique with a constant switching frequency utilizing an offset voltage)

  • 김도겸;김상훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 추계학술대회 논문집
    • /
    • pp.212-213
    • /
    • 2016
  • 본 논문에서는 옵셋 전압을 이용한 Random PWM 기법을 제안한다. 제안된 Random PWM은 일정 스위칭 주파수 하에서 유효벡터를 랜덤하게 위치시켜 고조파 스펙트럼(Spectrum)을 확산한다. 제안된 기법과 일반적인 PWM 기법의 고조파 스펙트럼 분포, Harmonic Spread Factor(HSF), Total Harmonic Distortion(THD)를 통해 제안된 Random PWM의 유효성을 확인하였다. 3.7kW 유도 전동기에 대한 실험을 통해 제안된 기법의 타당성을 검증하였다.

  • PDF

정밀 계측 신호처리용 A/D 변환 구현 (An A/D Conversion of Signal Conditioning for Precision Instrumentation Use)

  • 박찬원;주용규
    • 산업기술연구
    • /
    • 제22권B호
    • /
    • pp.133-139
    • /
    • 2002
  • In precision instrumentation system, an A/D conversion of signal conditioning has been always suffered from some problems ; offset and drift voltage with environmental situation. This paper suggests a method of reducing the offset voltage and the drift error from the A/D conversion hardware using analog signal switching technique with specific operational amplifier circuits. Also, we have designed a hardware active filter and a software digital filter with Auto Zero Tracking algorithm for better dignal process of the our proposed weighing system. Software technique was performed to obtain the stable data from A/D converter. As a result of our experimental works, the proposed system is expected to be used in the industrial field where a high precision measurement is required.

  • PDF

T-type 3-레벨 인버터 제어를 위한 예측제어 방법 (Predictive control method for T-type 3-level inverter)

  • 김태훈;이우철
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.331-332
    • /
    • 2015
  • 본 논문은 3상 T-type 3-레벨 인버터에 적용할 수 있는 예측제어 방법에 관한 논문이다. 최근 인버터의 효율 향상 등의 장점으로 멀티레벨 인버터가 주목받고 있다. 그중 T-type 방식은 저전압, 중전압에서 강점이 있는 토폴로지이며, 예측제어 방식은 직관적이고 쉽게 이해가능한 스위치 제어방법이다. 3-레벨 인버터에서는 전압벡터의 개수가 많아 예측제어기법을 적용하기에는 계산시간이 오래걸리는 단점이 있다. 본 논문에서는 CB PWM 방식에 예측값으로 offset을 주는 방식으로 DC단 중성점 전압제어와 출력전압제어를 하였다.

  • PDF

스위치드 본드와이어 인덕터를 이용한 다중대역 CMOS 전압제어발진기 설계 (Design of a Multiband CMOS VCO using Switched Bondwire Inductor)

  • 류성한
    • 한국인터넷방송통신학회논문지
    • /
    • 제16권6호
    • /
    • pp.231-237
    • /
    • 2016
  • 본 논문에서는 스위치드 본드와이어 인덕터 뱅크를 사용하여, 넓은 주파수 튜닝범위를 갖는 다중대역 저잡음 CMOS 전압제어발진기가 제안되었다. 본드와이어 인덕터와 CMOS 스위치의 결합으로 주파수 튜닝범위는 증가하고, 위상잡음은 개선되었다. 제안된 다중대역 CMOS 전압제어발진기는 2.3GHz부터 6.3GHz까지의 주파수에 대해 동작하며, 위상잡음은 1MHz 오프셋 주파수에 대해, 각각 -136dBc/Hz와 -122dBc/Hz를 나타내었다. 스위치드 본드와이어 인덕터 뱅크는 각 주파수 대역에서 높은 Quality factor(Q)를 나타내어, 위상잡음과 전력소모량 사이의 trade-off를 더욱 원활하게 해 준다. 제안된 전압제어발진기는 TSMC 0.18um CMOS공정을 사용하여 설계되었고, 7.2mW의 전력을 사용하며, 6GHz 발진주파수에 대해 1MHz 오프셋 주파수에서 -189.3dBC/Hz의 성능지수(FOM)를 나타내었다.

저전압용 전압제어발진기의 설계 (Design of the Voltage Controlled Oscillator for Low Voltage)

  • 이종인;정동수;정학기;윤영남;이상영
    • 한국정보통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.2480-2486
    • /
    • 2012
  • 본 논문에서는 WCDMA(Wide Code Division Multiple Access) 시스템 사양을 만족시키는 주파수 합성기 블록 중 위상잡음 및 전력소모의 최적 설계가 필요한 저전압 LC-VCO (voltage controlled oscillator)의 설계를 제안 하였다. 최적 설계를 위해 LC-tank의 손실성분을 보상하는 MOS트랜지스터의 전달컨덕턴스와 인덕턴스 평면에 여유이득 라인과 튜닝 범위 라인을 그어 설계 가능한 영역 내에서 위상잡음이 최소가 되는 파라미터 값을 구하였다. 모의실험 결과 위상잡음 특성은 1MHz옵셋에서 -113dBc/Hz였다. 최적 설계된 LC-VCO는 0.25um CMOS 공정을 이용하여 제작되었다. 칩 측정결과 LC-VCO의 위상잡음 특성은 1MHz 옵셋에서 -116dBc/Hz였다. 전력소모는 15mW였으며, Kvco는 370MHz/V였다.

960MHz Quadrature LC VCO를 이용한 CMOS PLL 주파수 합성기 설계 (Design of a 960MHz CMOS PLL Frequency Synthesizer with Quadrature LC VCO)

  • 김신웅;김영식
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.61-67
    • /
    • 2009
  • 본 논문에서는 0.25-$\mu$m 디지털 CMOS공정으로 제작된 UHF대역 RFID를 위한 무선통신용 쿼드러처(Quadrature) 출력이 가능한 Integer-N방식의 PLL 주파수 합성기를 설계 및 제작하여 측정하였다. Integer-N 방식의 주파수 합성기의 주요 블록인 쿼드러처 전압제어 발진기(Voltage Controeld Oscillator, VCO)와 위상 주파수 검출기(Phase Frequency Detector, PFD), 차지 펌프(Charge Pump, CP)를 설계하고 제작하였다. 전압제어발진기는 우수한 위상노이즈 특성과 저전력 특성을 얻기 위해 LC 공진기를 사용하였으며 전압제어 가변 캐패시터는 P-channel MOSFET의 소스와 드레인 다이오드를 이용하여 설계되었으며 쿼드러처 출력을 위해 두 개의 전압제어발진기를 서로 90도 위상차를 가지도록 설계하였다. 주파수 분주기는 프리스케일러(Pre-scaler)와 아날로그 디바이스사의 칩 ADF4111을 사용하였으며 루프 필터는 3차 RC필터로 설계하여 측정하였다. 측정결과 주파수 합성기의 RF 출력 전력은 50옴 부하에서 -13dBm이고, 위상 잡음은 100KHz offset 주파수에서 -91.33dBc/Hz 이었으며, 동작 주파수영역은 최소 930MHz에서 최대 970MHz이고 고착시간은 약 600$\mu$s이다.

3V에 동작하는 PCS 단말기용 표면실장형 전압제어 발전기의 설계 및 제작 (Design and fabrication of the surface mountable VCO operating at 3V for PCS handset)

  • 염경환
    • 한국통신학회논문지
    • /
    • 제21권3호
    • /
    • pp.784-794
    • /
    • 1996
  • 본 논문에는 PCS(WACS/TDMA) 단말기 내의 국부발진기에 적용 가능한 표면실장형 전압제어발진기의 체계적인 설계방법을 기술했다. 능동소자로는 표면 실장형 package로 구성되고 $f_{gamma}$가 4GHz인 silicon bipolar transistior를 2개 사용했으며 이들의 발진 한계로 인해 분리형으로 설계했고 공진기는 4층의 multilayer PCB의 제 3층을 이용한 strip line 공진기를 사용했다. 설계된 전압제어 발진기는 $12{\times}10{\times}4mm$의 크기를 가지며 동작 전압 3V에서 22mA의 전류소모와 출력 0 dBm, 주파수 조정폭 50MHz이상, 위상잡음이 중심주파수에서 100kHz offset 시 -100dBc/Hz의 성능을 보이고 있다. 크기와 전류소모 면에서는 개선이 요구되며 크기 면에서 개선은 좀더 소형인 chip부품을 사용 가능할 것이며, 전류소모 면에서는 좀더 높은 $f_{gamma}$를 갖는 transistor를 사용 개선할 수 있을 것으로 사료된다.

  • PDF

50%듀티 싸이클 버퍼를 가진 산술 연산 구조의 이중 대역 CMOS 전압 제어 발진기 (A Dual band CMOS Voltage Controlled Oscillator of an arithmetic functionality with a 50% duty cycle buffer)

  • 한윤철;김광일;이상철;변기영;윤광섭
    • 대한전자공학회논문지TC
    • /
    • 제41권10호
    • /
    • pp.79-86
    • /
    • 2004
  • 본 논문은 0.35㎛ CMOS 공정을 이용하여 1.070GHz와 2.07GHz의 주파수를 생성해내는 이중 대역 전압 제어 발진기를 제안한다. 50% 듀티 싸이클 회로와 반가산기를 가진 제안된 전압 제어 발진기는 일반적인 전압 제어 발진기의 주파수보다 두 배 높은 주파수를 생성해낼 수 있다 제안된 전압 제어 발진기의 측정 결과는 전압 제어 발진기 이득과 전력 소모가 각각 561MHz/V, 14.6mW로 나타났다. 이중 대역 전압 제어 발진기의 위상 잡음은 각각 1.07GHz와 2.07GHz로부터 2MHz 옵셋 주파수에서 -102.55dBc/Hz와 -95.88dBc/Hz로 측정되었다.

위상고정 회로를 이용한 X-band DRO 설계 및 제작에 관한 연구 (A Study on the Design and Fabrication of X-band Dielectric Resonator Oscillator using Phase Looked Loop)

  • 성혁제;손병문;최근석
    • 한국전자파학회논문지
    • /
    • 제11권5호
    • /
    • pp.715-722
    • /
    • 2000
  • 본 논문에서는 X-band(8 GHz)용 위상고정 유전체 공진 발진기를 설계 및 제작하였다. 직렬 궤환형 구조로 높은 선택도(Q)를 가지고 유전체 공진기와 주파수 동조를 위하여 바랙터 다이오드, loop filter와 10GHz까지 동작하는 prescaler를 이용하여 구성하였으며, 전압제어 발진기의 신호와 수정 발진기의 신호를 위상 검출기에 넣어 두 신호의 위상을 검출.고정함으로써 높은 안정도의 신호원을 얻을 수 있도록 구현하였다. 측정 결과 본 논문의 위상고정 유전체 공진 발진기는 8GHz에서 2.5dBm의 출력과 -26dBc의 고조파 억압과 중심주파수에서 10KHz offset에서 -64.33dBc의 위상잡음을 얻었으며, 전압제어 유전체 공진 발진기에 비하여 높은 주파수 안정도를 가지는 것을 볼 수 있었다.

  • PDF

1.6GHz PCS 단말기용 초소형 VCO에 대한 연구 (A Study on Miniature VCO for 1.6GHz PCS Phone)

  • 권원현;김운용
    • 한국통신학회논문지
    • /
    • 제25권7A호
    • /
    • pp.935-942
    • /
    • 2000
  • 본 논문에서는 1.6GHz PCS 대역 초소형 전압제어발진기의 설계개발하였다. 다층 PCB 구조를 갖는 Colpitts 형의 LC 동조형 발진기를 설계하교 회로 시뮬레이터를 이용하여 회로특성을 최적화하였다. 최적화된 설계 데이터를 이용하여 6$\times$6$\times$1.8 ㎣(0.065cc) 크기의 소형 VCO를 제작한 후 시험하였다. 개발된 VCO는 52.3MHz 튜닝범위에서 -1.67dBm $\pm$0.5dBm 의 일정한 출력레벨을 갖었으며 10kHz offset 주파수에서 -99.33dBc/Hz 의 우수한 위상잡음 특성을 나타내었다.

  • PDF