• 제목/요약/키워드: offset 전압

검색결과 289건 처리시간 0.027초

3상 매트릭스 컨버터에 사용되는 옵셋전압 PWM방법과 $V_{max}-V_{mid}$ PWM 방법의 비교분석 (Comparative Analysis of Offset Voltage PWM and $V_{max}-V_{mid}$ PWM Method for 3 Phase Matrix Converter)

  • 차한주;김우중
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.932-933
    • /
    • 2008
  • 본 논문에서는 매트릭스 컨버터의 두가지 전압 변조 방법을 직관적이고 직접적인 그래픽적 접근을 통해 비교 분석한다. 전압 변조에 있어서 옵셋전압 PWM방법은 캐리어비교를 기본으로 하여 옵셋전압을 더함으로써 전압 변조를 하고, $V_{max}-V_{mid}$ PWM 방법은 샘플링 주기내에서 한상을 고정시키고 나머지 두 상을 온-오프 하는 방식으로 전압 변조를 한다. 이 과정에서 중요한 두가지 특징이 전류 리플과 스위칭 손실이고, 전류 리플과 관련해서 각변조 방법의 고조파 전압을 그래프로 그려 분석한다.먼저 출력지령전압 벡터와 각 스위칭 영역별 벡터간의 차에 의한 고조파 성분을 스위칭 한주기내에서 벡터도를 그리고, 그 다음으로 출력전압 위상각과 전압 변조율을 달리 하여 각각의 고조파 전압 그래프를 그려 비교 분석해 보았다.

  • PDF

FMCW 응용을 위한 우수한 성능의 W-band 도파관 전압조정발진기 (High Performance W-band VCO for FMCW Applications)

  • 류근관;이진구;김성찬
    • 한국통신학회논문지
    • /
    • 제37권4A호
    • /
    • pp.214-218
    • /
    • 2012
  • 본 논문에서는 FMCW(frequency modulation continuos wave) 응용에서 사용 가능한 우수한 성능의 W-band 도파관 전압조정발진기를 구현하였다. 중심주파수가 94 GHz인 도파관 전압조정발진기(VCO, voltage controlled oscillator)를 구현하기 위하여 GaAs 건 다이오드(Gunn diode) 및 버렉터 다이오드(varactor diode)와 저역통과필터(LPF, low pass filter)를 적용한 두 개의 바이어스 포스트(bias post)를 이용하였으며, 발진기의 동공(cavity)을 47 GHz에서 발진하도록 설계하여 2체배된 신호를 사용하였다. 제작된 전압조정발진기는 1.095 GHz의 대역폭, 1.69%의 오차율 특성을 갖는 590 MHz의 선형성 구간과 14.86~15.93 dBm의 출력전력 특성을 나타내었다. 위상잡음은 전 구간에서 -95 dBc/Hz(at 1 MHz offset) 이하의 우수한 특성을 얻었다.

LTCC 기법을 이용한 초소형 VCO 설계 및 구현 (Design and Implementation of Miniature VCO using LTCC Technique)

  • 김태현;권원현;이영훈
    • 한국전자파학회논문지
    • /
    • 제14권11호
    • /
    • pp.1176-1183
    • /
    • 2003
  • 본 논문에서는 1.6 ㎓ PCS 대역 초소형 전압제어발진기를 LTCC 기술을 이용하여 구현하였다. 상용부품들을 사용하여 VCO 회로를 설계하고, LTCC 기판 내부에 실장될 인덕터, 캐패시터들을 시뮬레이션을 통하여 최적으로 설계하였다. 설계된 수동소자들은 시뮬레이션을 위하여 등가회로로 모델링한 후 회로 파라메타를 추출하였다. 모델링된 내장형 부품과 21층 구조의 LTCC 기 판을 이용하여 전압제어 발진기를 설계하였으며, 4.0${\times}$4.0${\times}$1.6 ㎣ 크기의 VCO를 제작하였다. 제작된 전압제어 발진기의 동작전압은 2.7 V, 소모전류는 최대 8.5 ㎃ 이하이었으며, 동작주파수는 1,620∼l,650 MHz이다. 또한 동작주파수 내에서의 위상잡음특성은 100 KHz offset에서 -ll2.67 ㏈c/Hz의 우수한 특성을 지녔으며, -30 ㏈ 이상의 고조파억압특성을 보였다.

Spiral 공진기를 이용한 저위상 잡음 전압 제어 발진기 (Low Phase Noise VCO Using Spiral Resonator)

  • 좌동우;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제45권7호
    • /
    • pp.77-80
    • /
    • 2008
  • 본 논문에서는 위상잡음 특성을 개선하기 위하여 spiral 공진기를 이용한 전압제어 발진기를 제안하였다. Spiral 공진기는 작은 면적, 저지대역에서 날카로운 스커트 특성과 낮은 삽입손실, 큰 결합 계수 값을 가지고 있고, 이로 인해 높은 Q 값을 가지며 전압 제어 발진기의 위상 잡음을 감소시킨다. 공진기의 Q 값이 높아짐에 따라 좁아지는 주파수 조절 범위를 높이기 위하여 버랙터 다이오드를 조절 가능한 부성저항에 연결하였다. 전압 제어발진기는 $5.686{\sim}5.841GHz$에서 발진이 일어났고, 출력은 11.83 dBm, 하모닉 특성은 -29.83 dBc, 위상 잡음 특성은 100 KHz offset에서 $-115.16{\sim}115.17dBc/Hz$이다.

우수한 성능의 94 GHz 도파관 전압조정발진기의 개발 (Development of the High Performance 94 GHz Waveguide VCO)

  • 류근관;김성찬
    • 한국정보통신학회논문지
    • /
    • 제16권5호
    • /
    • pp.1035-1039
    • /
    • 2012
  • 본 논문에서는 GaAs 기반의 건 다이오드(Gunn diode)와 버렉터 다이오드(varactor diode)를 사용하여 중심 주파수가 94 GHz인 도파관(waveguide) 전압조정발진기(VCO, voltage controlled oscillator)를 구현하였다. 94 GHz 신호는 동공(cavity)을 47 GHz에서 발진하도록 설계하여 2체배된 신호를 사용하였으며, 다이오드의 바이어스(bias) 포스트(post)가 저역통과필터(LPF, low pass filter) 및 공진기(resonator) 기능을 동시에 수행하도록 설계하였다. 제작된 도파관 전압조정발진기는 760 MHz의 대역폭과 12.61~15.26 dBm의 출력전력 특성을 나타내었다. 위상잡음은 -101.13dBc/Hz(at 1MHz offset)의 우수한 특성을 얻었다.

계통 전압 센싱 옵셋으로 인한 3상 인버터 PLL 오차 보상 기법 (3-phase Inverter PLL Error Compensation due to Grid Voltage Sensing Offset)

  • 장주영;이정흠;양승철;문상호
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 전력전자학술대회 논문집
    • /
    • pp.445-446
    • /
    • 2014
  • 계통 연계형 3상 인버터는 계통과 연계 운전을 위해 전력 계통과 동기화시키는 PLL 알고리즘을 사용하게 된다. 본 논문에서는 정상분 전압을 추출하는 PLL 사용을 전제로 계통 전압의 센싱 옵셋이 발생한 경우 PLL 알고리즘을 안정적으로 동작시키기 위한 PLL 보상 방법을 제안한다.

  • PDF

인버터의 전류측정 오차에 기인하는 교류전동기의 토크리플 저감 (Reduction of Torque Ripple due to Current-Sensing Errors in Inverter-Fed AC Motor Systems)

  • 윤덕용;홍순찬
    • 전력전자학회논문지
    • /
    • 제3권4호
    • /
    • pp.280-286
    • /
    • 1998
  • 본 논문에서는 벡터제어방식의 인버터에 의하여 구동되는 교류전동기 제어 시스템에서 전류특정회로에서의 측정오차에 기인하는 전동기의 토크리플을 저감하는 방법을 제안한다. 2상의 전류를 측정하는 회로에서의 오프셋 전압과 전압증폭률이 서로 다를 때 전동기 출력토크에 발생되는 리플을 각각 정량적으로 분석하고, 이로부터 온라인 상태에서 실시간으로 토크리플을 제거할 수 있는 알고리즘을 제시하였다. 제안된 방식의 유용성을 확인하기 위하여 이를 영구자석형 동기전동기에 적용하였을 경우에 대하여 출력토크의 리플을 계산하고 이를 제거하는 알고리즘을 컴퓨터로 시뮬레이션하였다.

  • PDF

IEEE 802.15.4g MR-OFDM SUN 표준을 지원하는 0.18-μm CMOS 기저대역 회로 설계에 관한 연구 (A 0.18-μm CMOS Baseband Circuits for the IEEE 802.15.4g MR-OFDM SUN Standard)

  • 배준우;김창완
    • 한국정보통신학회논문지
    • /
    • 제17권3호
    • /
    • pp.685-690
    • /
    • 2013
  • 본 논문에서는 IEEE 802.15.4g MR-OFDM SUN 시스템에 적용 가능한 4개의 멀티채널 대역폭 및 최대 84 dB 전압이득을 제공할 수 있는 기저대역 수신기를 제안한다. 제안하는 기저대역 수신기는 연산증폭기를 이용한 저항 부궤환 구조의 가변 이득 증폭기 2개와 한 개의 Active-RC 5차 Chebyshev필터, 그리고 한 개의 DC-offset 제거회로로 구성된다. 제안하는 기저대역 수신기는 100 kHz, 200 kHz, 400 kHz, 그리고 600 kHz의 1 dB 다중 채널 차단 주파수를 지원하며, +7 dB에서 +84 dB까지 1 dB 단계로 전압 이득을 제공한다. 또한 제안하는 기저대역 수신기는 DC-offset 제거 회로를 사용함으로써 직접 변환 수신기 구조에서 발생되는 DC-offset 문제를 회피하였다. 모의실험 결과 제안하는 수신기는 최대 차동 신호 $1.5V_{pp}$의 입력 신호를 받아들일 수 있으며, 5 kHz와 500 kHz에서 42 dB, 37.6 dB 노이즈 지수를 각각 제공한다. 제안하는 I/Q기저대역 수신기는 $0.18-{\mu}m$ CMOS 공정으로 설계되었으며, 1.8 V의 전압으로 부터 총 17 mW 전력을 소모한다.

오프셋 전압을 이용한 CMOS 연산 증폭기의 새로운 테스팅 기법 (Novel Testing Method of CMOS Operation Amplifier using Offset Voltage)

  • 한석붕;윤원효
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.507-510
    • /
    • 1998
  • In this paper, a novel test method is proposed to detect hard and soft fault in CMOS operational amplifiers. Proposed test method mark use of the offset character, which is one of the op-amps characteristics. During the test mode, CUT is implemented to unit gain op-amps with feedback loop. When the input is grounded, a good circuit has a small offset voltage, but a faulty circuit has a large offset voltage exceeding predefined range of tolerance. Using the proposed method, no test vector is required to be applied. Therefore the test vector generation problem is eliminated and the test time is reduced. The accuracy and effectiveness of the method is verified through HSPICE simulation.

  • PDF

Chip소자를 이용한 PLVCO의 설계 및 제작 (The Design Fabrication PLVCO Using Chip Element)

  • 하성재;이용덕;이근태;안창돈;홍의석
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.268-272
    • /
    • 2001
  • 본 논문에서는 24.42 GHz 전압제어 Hair-Pin 공진 발진기, 주파수 분주기, 완충 증폭기,-l0 dB 방향성 결합기, 위상 비교기를 이용하여 B-WLL용 PLVCO LO회로를 설계 및 제작하였다. 위상 고정된 발진기는 24.42GHz에서 16.5dBm의 출력을 나타내었으며 위상잡음은 중심주파수 24.42 GHz의 100kHz offset된 지점에서 -76.3 dBc/Hz, 10 kHz offset에서 -72.8 dBc/Hz를 얻었다.

  • PDF