• 제목/요약/키워드: modular device

검색결과 91건 처리시간 0.028초

공리적 접근을 이용한 모듈러 모바일 폰의 개념 설계 (Concept Design of Modular Mobile Phone using Axiomatic Approach)

  • 차성운;이경수;김민수
    • 한국정밀공학회지
    • /
    • 제23권5호
    • /
    • pp.119-127
    • /
    • 2006
  • Design structure of a mobile phone has been changed to a converged style, which has so many functions. However, the converged mobile phone could not satisfy the users who want to use only specific functions, so with Axiomatic Design, we have studied for making a proposal to set up the new concept. The goal of this study is to derive a general solution with Axiomatic Design to verify the Independence. By enhancing the existing design model and differentiating the function of mobile phone, user will be able to choose desirable products, which have only specific functions and/or specific parts. First of all, we checked the Independence about the existing design model. Then, we developed the new design model with the idea that base mobile phone should have basic functions and additional functions can be separated, surely be connected when users want.

Discontinuous PWM Scheme for Switching Losses Reduction in Modular Multilevel Converters

  • Jeong, Min-Gyo;Kim, Seok-Min;Lee, June-Seok;Lee, Kyo-Beum
    • Journal of Power Electronics
    • /
    • 제17권6호
    • /
    • pp.1490-1499
    • /
    • 2017
  • The modular multilevel converter (MMC) is generally considered to be a promising topology for medium-voltage and high-voltage applications. However, in order to apply it to high-power applications, a huge number of switching devices is essential. The numerous switching devices lead to considerable switching losses, high cost and a larger heat sink for each of the switching device. In order to reduce the switching losses of a MMC, this paper analyzes the performance of the conventional discontinuous pulse-width modulation (DPWM) method and its efficiency. In addition, it proposes a modified novel DPWM method for advanced switching losses reduction. The novel DPWM scheme includes an additional rotation method for voltage-balancing and power distribution among sub modules (SMs). Simulation and experimental results verify the effectiveness and performance of the proposed modulation method in terms of its switching losses reduction capability.

6자유도 측정 장치를 이용한 병렬 기구의 캘리브레이션 실험 결과 (Experimental Results on Kinematic Calibration of Parallel Manipulator using 6 DOF Measurement Device)

  • 압둘 라우프;아슬람 퍼베즈;김현호;류제하
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2005년도 추계학술대회 논문집
    • /
    • pp.197-203
    • /
    • 2005
  • This paper presents kinematic calibration of parallel manipulators with partial pose measurements using a device that measures a rotation of the end-effector along with its position. The device contains an LVDT, a biaxial inclinometer, and a rotary sensor and facilitates automation of the measurement procedure. The device is designed in a modular fashion and links of different lengths can be used. The additional kinematic parameters required for the measurement device are discussed, kinematic relations are derived, and cost function is established to perform calibration with the proposed device. The study is performed for a six degree-of-freedom(DOF) fully parallel HexaSlide Mechanism(HSM). Experimental results show significant improvement in the accuracy of the HSM.

  • PDF

32-비트 몽고메리 모듈러 곱셈기 기반의 2,048 비트 RSA 공개키 암호 프로세서 (2,048 bits RSA public-key cryptography processor based on 32-bit Montgomery modular multiplier)

  • 조욱래;신경욱
    • 한국정보통신학회논문지
    • /
    • 제21권8호
    • /
    • pp.1471-1479
    • /
    • 2017
  • 2,048 비트의 키 길이를 지원하는 RSA 공개키 암호 프로세서를 설계하였다. RSA 암호의 핵심 연산인 모듈러 곱셈기를 워드 기반의 몽고메리 곱셈 알고리듬을 이용하여 설계하였으며, 모듈러 지수승 연산은 Left-to-Right(LR) 이진 멱승 알고리듬을 이용하여 구현하였다. 모듈러 곱셈에 8,448 클록 사이클이 소요되며, RSA 암호화와 복호화에 각각 185,724 클록 사이클과 25,561,076 클록 사이클이 소요된다. 설계된 RSA 암호 프로세서를 Virtex 5 FPGA로 구현하여 하드웨어 동작을 검증하였다. $0.18{\mu}m$ CMOS 표준셀을 사용하여 100 MHz의 동작 주파수로 합성한 결과, RSA 암호 프로세서는 12,540 GE로 구현되었고, 12 kbit의 메모리가 사용되었다. 동작 가능한 최대 주파수는 165 MHz로 평가되었으며, RSA 암호화, 복호화 연산에 각각 1.12 ms, 154.91 ms가 소요되는 것으로 예측되었다.

User Customization이 가능한 Handheld device의 Modular interface 설계 (Modular UI research as a user customization method on handheld devices)

  • 송상곤;박보은;장현국;김영선;김나영;박현철
    • 한국HCI학회:학술대회논문집
    • /
    • 한국HCI학회 2007년도 학술대회 2부
    • /
    • pp.153-158
    • /
    • 2007
  • 기존의 모바일 기기들은 일반화된 고정 인터페이스 상태의 제품으로, 사용자가 단순 학습을 통해 반복된 인터렉션과 구성만을 이용하는 수준이었으나 최근과 같이 기기가 지능적이고 다양화되면서 개인의 요구와 특성을 반영한 인터페이스 방법들을 요구하기 시작하였다. 이에 따라 일반적 성향에 맞추어진 Universal UI와 개인의 특성에 맞춰진 Customizing UI의 양립적 이슈는 지속적으로 대치되어 왔다. 그러므로 이를 서로 적절한 수준에서 상호 보완하여 디자인하는 것은 그 형태나 속성을 떠나 최신 UI의 기본적인 필요충분조건이 되었다. Universal UI는 인식과 행동패턴을 달리하는 사람들의 공통분모를 찾아냄으로써 표준화의 Solution을 찾아낼 수 있었지만 Customizing에 대한 해답은 사용자 심리, 문화, 역사까지 고려해야 한다. 우리는 이 두 부분을 모두 만족하는 다방면의 멘탈모델 수립과 UT검증을 통해 모바일 기기에서 최적의 인터페이스 개발을 진행하게 되었다. 이러한 Customizing에 대한 연구는 기기 사용자의 지역과, 문화적 특성에 따라 최적화된 인터페이스를 제공할 수 있기에 기기 제조사는 Future work을 위해서라도 이러한 부분에의 충분한 연구 의의가 있다고 할 수 있다. 우리는 본 논문에서와 같은 Personalization과, 선호 기능을 좀 더 쉽게 적응하고 사용할 수 있도록 하는 Customization 을 통해 사용자의 성향을 적극 반영할 수 있는 모바일 인터페이스 제품 개발로 한 단계 발전시켰다고 본다.

  • PDF

PRB 지진격리장치의 성능 검증을 위한 해석 및 실험적 연구 (Study on the Performance Verification of PRB Isolation Device using Simulation and Experiment)

  • 김성조;김세윤;지용수;김봉식;한동석
    • 한국전산구조공학회논문집
    • /
    • 제33권5호
    • /
    • pp.311-318
    • /
    • 2020
  • 본 논문에서는 모듈화(Module)된 부품을 활용한 탄성받침 성능개선기법에 대하여 소개하였다. 각각의 모듈화된 장치들이 지진 강도 및 이동 변위에 따른 단계별 거동을 함으로써 받침의 성능을 개선하게 된다. 모듈화된 장치들은 초기전단저항 블럭, 완충장치, 변위수용가이드, 낙교방지블럭이 있으며, 탄성받침에 추가적으로 적용되었다. 이 장치는 지진의 규모에 따라 4단계로 거동하며, 1차로 설계변위를 수용하고, 2차, 3차에서는 대규모 지진을 수용하며, 4차로는 대규모의 지진에 대해서 낙교방지가 가능하도록 설계되어 탄성받침의 용량 제한을 증가시킨다. 본 논문에서는, 개발기술인 PRB 지진격리장치를 유한요소해석을 통해 해석하여 격리장치의 이론적인 거동이 구현되는지와, 대규모 지진에 해당하는 하중을 견딜 수 있는지 확인하였다. 그리고 이를 바탕으로 실험을 통해 성능평가를 진행하여 두 결과의 비교 분석을 통해 PRB 지진격리장치가 탄성받침의 성능을 개선할 수 있는지 검증하였다.

모듈러 역원 연산의 확장 가능형 하드웨어 구현 (A Scalable Hardware Implementation of Modular Inverse)

  • 최준백;신경욱
    • 전기전자학회논문지
    • /
    • 제24권3호
    • /
    • pp.901-908
    • /
    • 2020
  • 몽고메리 모듈러 역원 연산을 확장 가능형 하드웨어로 구현하기 위한 방법에 대해 기술한다. 제안되는 확장 가능형 구조는 워드 (32-비트) 단위로 연산을 수행하는 처리요소의 1차원 배열 구조를 가지며, 사용되는 처리요소의 개수에 따라 성능과 하드웨어 크기를 조절할 수 있다. 설계된 확장 가능형 몽고메리 모듈러 역원기를 Spartan-6 FPGA 소자에 구현하여 하드웨어 동작을 검증하였다. 설계된 역원기를 180-nm CMOS 표준 셀로 합성한 결과, 사용되는 처리요소의 개수 1~10에 따라 동작 주파수는 167~131 MHz, 게이트 수는 60,000~91,000 GEs (gate equivalents)로 평가되었다. 256 비트 모듈러 역원 연산의 경우, 처리요소의 개수 1~10에 따라 평균 18.7~118.2 Mbps의 연산성능을 갖는 것으로 예측되었다. 제안된 확장 가능형 모듈러 역원 연산기는 사용되는 처리요소의 개수에 따라 연산성능과 게이트 수 사이에 교환조건이 성립하며, 따라서 응용분야에서 요구되는 연산성능과 하드웨어 요구량에 최적화된 모듈러 역원 연산회로를 구현할 수 있다.

u-헬스케어 서비스 제공을 위한 사용자 맞춤형 모듈러 디바이스 설계 (User-Specific Reconfiguable Modular Device for u-Healthcare Services)

  • 김지호;송오영
    • 전기학회논문지
    • /
    • 제61권11호
    • /
    • pp.1689-1694
    • /
    • 2012
  • In this paper, we present a reconfigurable mobile platform (RMP) for user-specific applications. The RMP consists of a basic module and more than one extended module that offers specified functions to a portable platform based on the circumstances and purposes of the users. The extend module for specified purposes is connected to the basic module using a common interface that offers interoperability to the traditional interfaces. This paper gives the results of a survey to determine specifications of a reconfigurable mobile platform. Utilizing the results of the survey, we propose a prototype of the reconfigurable mobile platform to enable specialized functions. The design objective is to provide specialized functions required for user specific needs related to their age and physical condition. In addition, it can be used for mobile healthcare applications that are efficient in improving the user's health conditions by executing medical analysis and prescriptions.

모듈라 곱셈의 충돌 입력에 기반한 부채널 공격 및 대응책 (Side-Channel Analysis Based on Input Collisions in Modular Multiplications and its Countermeasure)

  • 최용제;최두호;하재철
    • 정보보호학회논문지
    • /
    • 제24권6호
    • /
    • pp.1091-1102
    • /
    • 2014
  • 전력 분석 공격은 물리적 장치에 내장된 암호 알고리듬을 수행할 때 발생하는 부채널 전력 정보를 이용하여 사용자의 비밀 키를 찾아내는 공격 기법이다. 특히, RSA와 같은 공개 키 암호 시스템에 사용되는 멱승은 수백 번의 모듈라 곱셈으로 이루어져 있는데 이 연산이 전력 분석 공격의 목표가 되어 왔다. 최근에는 동일한 입력을 가지는 두 개의 모듈라 곱셈에서 발생한 전력의 상관 분석을 통해 비밀 키를 추출하는 공격이 제안되었다. 본 논문에서는 모듈라 곱셈의 입력충돌에 기반한 부채널 공격의 원리를 살펴보고 정규화 특성을 갖는 멱승 알고리듬에 대한 취약성을 분석하였다. 또한, 충돌 입력쌍을 이용한 상관 전력 분석 공격을 포함한 기존 부채널 공격에 대응할 수 있는 효율적인 멱승 방법을 제안하고 안전성을 비교 분석하였다.

CIOS 몽고메리 모듈러 곱셈 알고리즘 기반 Scalable RSA 공개키 암호 프로세서 (Scalable RSA public-key cryptography processor based on CIOS Montgomery modular multiplication Algorithm)

  • 조욱래;신경욱
    • 한국정보통신학회논문지
    • /
    • 제22권1호
    • /
    • pp.100-108
    • /
    • 2018
  • 512/1,024/2,048/3,072 비트의 4가지 키 길이를 지원하는 scalable RSA 공개키 암호 프로세서를 설계하였다. RSA 암호의 핵심 연산블록인 모듈러 곱셈기를 CIOS (Coarsely Integrated Operand Scanning) 몽고메리 모듈러 곱셈 알고리듬을 이용하여 32 비트 데이터 패스로 설계하였으며, 모듈러 지수승 연산은 Left-to-Right (L-R) 이진 멱승 알고리듬을 적용하여 구현하였다. 설계된 RSA 암호 프로세서를 Virtex-5 FPGA로 구현하여 하드웨어 동작을 검증하였으며, 512/1,024/2,048/3,072 비트의 키 길이에 대해 각각 456,051/3,496,347/26,011,947/88,112,770 클록 사이클이 소요된다. $0.18{\mu}m$ CMOS 표준셀 라이브러리를 사용하여 100 MHz 동작 주파수로 합성한 결과, 10,672 GE와 $6{\times}3,072$ 비트의 메모리로 구현되었다. 설계된 RSA 공개키 암호 프로세서는 최대 동작 주파수는 147 MHz로 예측되었으며, 키 길이에 따라 RSA 복호 연산에 3.1/23.8/177/599.4 ms 가 소요되는 것으로 평가되었다.