• 제목/요약/키워드: matrix delay line

검색결과 21건 처리시간 0.022초

64-위상 출력 클럭을 가지는 125 MHz CMOS 지연 고정 루프 (A 125 MHz CMOS Delay-Locked Loop with 64-phase Output Clock)

  • 이필호;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.259-262
    • /
    • 2012
  • 본 논문에서는 125 MHz 동작 주파수에서 64개 위상의 클럭을 출력하는 지연 고정 루프 (DLL: delay-locked loop)을 제안한다. 제안된 다중 지연 고정 루프는 delay line의 선형성을 개선하기 위해 $4{\times}8$ matrix 구조의 delay line을 사용한다. CMOS multiplexer와 inverter-based interpolator를 이용하여 $4{\times}8$ matrix 기반의 delay line에서 출력된 32개 위상의 클럭으로부터 64개 위상의 클럭을 생성한다. 또한 DLL에서 harmonic lock을 방지하기 위해 클럭의 duty cycle ratio에 무관한 initial phase locking을 위한 회로가 제안된다. 제안된 지연 고정 루프는 1.8 V의 공급전압을 이용하는 $0.18-{\mu}m$ CMOS 공정에서 설계된다. 시뮬레이션된 DLL은 40 MHz에서 200 MHz의 동작 주파수 범위를 가진다. 125 MHz 동작 주파수에서 최악의 위상 오차와 jitter는 각각 +11/-12 ps와 6.58 ps이다.

  • PDF

40MHz ~ 280MHz의 동작 주파수와 32개의 위상을 가지는 CMOS 0.11-${\mu}m$ 지연 고정 루프 (A 40 MHz to 280 MHz 32-phase CMOS 0.11-${\mu}m$ Delay-Locked Loop)

  • 이광훈;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 춘계학술대회
    • /
    • pp.95-98
    • /
    • 2012
  • 본 논문은 40 MHz에서 280 MHz 동작 주파수에서 32-phase clock을 출력하는 multiphase delay-locked loop (DLL)을 제안한다. 제안된 multiphase DLL은 고해상도의 1-bit delay를 위하여 matrix구조의 delay line을 사용한다. Delay line의 선형성을 향상시키기 위하여 matrix 입력단의 비선형성을 보정할 수 있는 기법이 사용된다. 설계된 multiphase DLL은 1.2 V supply를 이용하는 0.11-${\mu}m$ CMOS 공정에서 제작되었다. 125 MHz 동작 주파수에서 multiphase DLL의 DNL은 +0.51/-0.12 LSB 이하로 측정되었으며, input clock의 jitter가 peak-to-peak jitter가 12.9ps일 때 출력clock의 peak-to-peak jitter는 30 ps이다. 면적과 전력 소모는 각각 $480{\times}550{\mu}m^2$과 1.2 V 공급전압에서 9.6 mW이다.

  • PDF

32 위상의 출력 클럭을 가지는 125 MHz CMOS 지연 고정 루프 (A 125 MHz CMOS Delay-Locked Loop with 32-phase Output Clock)

  • 이광훈;장영찬
    • 한국정보통신학회논문지
    • /
    • 제17권1호
    • /
    • pp.137-144
    • /
    • 2013
  • 125 MHz 동작 주파수에서 32개의 다중 위상의 클럭을 출력하는 지연 고정 루프(DLL: delay-locked loop)를 제안한다. 제안된 다중 위상 지연 고정루프는 delay line의 differential non-linearity (DNL)를 개선하기 위해 $4{\times}8$ matrix 구조의 delay line을 사용한다. 또한, $4{\times}8$ matrix delay line 입력 단의 네 지점에 공급되는 클럭의 위상을 보정함으로써 제안하는 지연 고정 루프의 integral non-linearity (INL)을 개선한다. 제안된 지연 고정 루프는 1.2 V의 공급전압을 이용하는 $0.11-{\mu}m$ CMOS 공정에서 제작하였다. 제작된 지연 고정 루프는 40 MHz에서 280 MHz의 동작 주파수 범위를 가지며, 125 MHz 동작 주파수에서 측정된 DNL과 INL은 각각 +0.14/-0.496 LSB, +0.46/-0.404 LSB이다. 입력 클럭의 peak-to-peak jitter가 12.9 ps일 때 출력 클럭의 측정된 peak-to-peak jitter는 30 ps이다. 제작된 고정 지연 루프의 면적과 전력 소모는 각각 $480{\times}550{\mu}m^2$과 9.6 mW이다.

X-밴드 위상 배열 안테나를 위한 WDM 광 실시간 지연선로 (WDM Optical True Time-Delay for X-Band Phased Array Antennas)

  • 정병민;신종덕;김부균
    • 한국광학회지
    • /
    • 제18권2호
    • /
    • pp.162-166
    • /
    • 2007
  • 본 논문에서는 여러 개의 DFB LD로 구성된 다파장 광원을 이용하여 선형 위상 배열 안테나(Phased Array Antenna; PAA)를 위한 WDM 광 실시간 지연선로(Optical True Time-Delay; OTTD) 빔 성형기를 제안하였다. X-밴드용 3-비트 선형 PAA 구동을 위해, 4개의 DFB LD로 이루어진 다파장 광원과 단위 시간 지연이 12 ps인 광섬유 지연선로 행렬로 구성된 WDM-OTTD를 구현하여 모든 방사각에서 시간 지연을 측정하였다. 최대 시간지연 오차는 인접 안테나 소자간 시간지연이 36 ps인 경우에 -1.74 ps와 +1.14 ps로 나타나, 방사각 오차는 주 빔의 방향이 $46.05^{\circ}$일 때 $-2.87^{\circ}\sim+1.88^{\circ}$이내가 될 것으로 예상된다. 5-GHz부터 10-GHz까지 6개의 서로 다른 RF 주파수에 대하여 시간지연 특성을 조사한 결과, 모든 주파수에서 동일한 시간 지연이 발생되는 것을 확인하였다.

다단 광 지연 버퍼의 손실률과 크기에 관한 연구 (A Study on the Loss Probability and Dimensioning of Multi-Stage Fiber Delay Line Buffer)

  • 김홍경;이성창
    • 대한전자공학회논문지TC
    • /
    • 제40권10호
    • /
    • pp.95-102
    • /
    • 2003
  • 광 전송 네트워크의 스위칭 기술에서 자원 충돌 문제를 해결하기 위한 방법으로 버퍼링은 중요한 문제중 하나이다. 본 논문은 가변길이 광 패킷 스위칭에 있어서 Fiber Delay Line(FDL)을 사용한 광 버퍼의 dimensioning과 패킷의 손실률에 대하여 연구하였다. 우선 단단(single-stage) FDL 버퍼에서의 granularity와 버퍼 손실에 대한 관계를 고찰하고 간단한 구조의 다단(multi-stage) FDL 버퍼 구조를 제안하였다. 다단 FDL 버퍼는 구현 기술이나 경제성의 측면에서 현 시점에서는 실용성이 높지 않지만 본 논문에서는 미래에 실용화가 가능할 것이라는 가정 하에 다단 FDL 버퍼 구조들을 제안한다. 제안한 FDL 버퍼 구조에서 각 스테이지에 사용되는 지연 및 패스 라인의 소요량을 시뮬레이션을 통해 고찰하고 그 사용율에 근거하여 multi-stage FDL 버퍼를 dimensioning하였다. 또한 보다 실질적인 구조의 다단(multi-stage) FDL 버퍼를 제안하고 그 적합성을 버퍼 크기와 패킷 손실율의 관계를 통하여 연구하였다.

시간지연이 있는 대규모 이산시간 시스템의 상태궤환 최적제어 (State feedback optimal control of large-scale discrete-time systems with time-delays)

  • 김경연;전기준
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1988년도 한국자동제어학술회의논문집(국내학술편); 한국전력공사연수원, 서울; 21-22 Oct. 1988
    • /
    • pp.219-224
    • /
    • 1988
  • A decentralised computational procedure is proposed for the optimal feedback gain matrix of large-scale discrete-time systems with time-delays. The constant feedback gain matrix is computed from the optimal state and input trajectries obtained hierarchically by the interaction prediction method. All the calculation in this approach are done off-line. The resulting gains are optimal for all the initial conditions. The interaction prediction method is applied to time-delay large-scale systems with general structures by extending the dimensions of coupling matices. A numerical exampie illustrates the algorithm.

  • PDF

광 실시간 지연선로 행렬을 이용하는 마이크로웨이브 포토닉 필터 (Microwave Photonic Filter Using Optical True-Time-Delay Line Matrix)

  • 정병민
    • 한국전자파학회논문지
    • /
    • 제26권2호
    • /
    • pp.213-217
    • /
    • 2015
  • 본 논문에서는 밴드 패스 필터 및 노치 필터로의 용도 변환이 가능하고, 대역폭 변화가 용이한 새로운 구조의 MWP 필터를 제안하였다. 인접 채널의 단위 시간지연 차이가 50 ps인 $4{\times}2$ 광섬유 지연선로 행렬로 구성된 MWP 필터를 제작하였고, 각 채널의 시간 지연 및 MWP 필터의 주파수 응답 등의 특성을 측정하였다. RF 변조 광 신호의 시간 지연 차이와 계수를 변화시킴으로써 20 GHz와 6.67 GHz의 FSR 변화 특성을 확인하였다.

PQR 전력이론을 이용한 Matrix Converter 구동 시스템의 비선형특성 보상 (A Non-Linearity Compensation Method for Matrix Converter Drives Using PQR Power Theory)

  • 이교범
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제53권12호
    • /
    • pp.751-758
    • /
    • 2004
  • This paper presents a new method to compensate the non-linearity for matrix converter drives using PQR instantaneous Power theory. The non-linearity of matrix converter drives such as commutation delay, turn-on and turn-off time of switching device, and on-state switching device voltage drop is modelled by PQR power theory and compensated using a reference current control scheme. The proposed method does not need any additional hardware and off-line experimental measurements. The proposed compensation method is applied for high performance induction motor drives using a 3 kW matrix converter system without a speed sensor. Simulation and experimental results show the proposed method using PQR power theory Provides good compensating characteristic.

FBG 프리즘과 광섬유 지연선로 행렬을 이용한 평면 위상 배열 안테나용 광 실시간 지연선로 (Optical True Time-Delay for Planar Phased Array Antennas Composed of a FBG Prism and a Fiber Delay Lines Matrix)

  • 정병민;신종덕;김부군
    • 한국광학회지
    • /
    • 제17권1호
    • /
    • pp.7-17
    • /
    • 2006
  • 본 논문에서는 FBG 프리즘을 이용한 파장 의존형 광 실시간 지연선로(wavelength-dependent optical true time-delay; WDOTTD) 와 2${\times}$2 광 스위치의 크로스 포트에 각기 다른 길이의 광섬유 지연선로를 연결한 광섬유 지연선로 행렬인 파장 비의존형 광 실시간 지연선로(wavelength-independent optical true time-delay; WIOTTD)로 구성된 평면 위상 배열 안테나용 OTTD 구조를 제안하였다. 최대 시간 지연 차이가 810 ps인 WDOTTD와 $\pm$50 ps인 WIOTTD를 직렬 연결하여 10-GHz, 2비트${\times}$4비트 2차원 OTTD를 제작하였고, 모든 주사각에 대해서 시간지연과 삽입손실을 측정하였다. 광섬유 지연선로 행렬을 이용한 4-비트 WIOTTD의 시간 지연 측정오차는 $\pm$1 ps이하로 나타났다. 또한, 제안된 광 TTD의 성능을 분석하기 위하여, 8${\times}$8 마이크로스트립 안테나 소자들로 구성된 10-GHz 평면 PAA의 방사 패턴을 시뮬레이션으로 측정하고 분석하였다.

가변적인 통신지연시간을 갖는 원격 작업 환경을 위한 실시간 햅틱 렌더링 (Real-Time Haptic Rendering for Tele-operation with Varying Communication Time Delay)

  • 이경노;정성엽
    • 동력기계공학회지
    • /
    • 제13권2호
    • /
    • pp.71-82
    • /
    • 2009
  • This paper presents a real-time haptic rendering method for a realistic force feedback in a remote environment with varying communication time-delay. The remote environment is assumed as a virtual environment based on a computer graphics, for example, on-line shopping mall, internet game and cyber-education. The properties of a virtual object such as stiffness and viscosity are assumed to be unknown because they are changed according to the contact position and/or a penetrated depth into the object. The DARMAX model based output estimator is proposed to trace the correct impedance of the virtual object in real-time. The output estimator is developed on the input-output relationship. It can trace the varying impedance in real-time by virtue of P-matrix resetting algorithm. And the estimator can trace the correct impedance by using a white noise that prevents the biased input-output information. Realistic output forces are generated in real-time, by using the inputs and the estimated impedance, even though the communication time delay and the impedance of the virtual object are unknown and changed. The generated forces trace the analytical forces computed from the virtual model of the remote environment. Performance is demonstrated by experiments with a 1-dof haptic device and a spring-damper-based virtual model.

  • PDF