• 제목/요약/키워드: high power amplifier

검색결과 910건 처리시간 0.023초

도플러 전방향 표지시설(DVOR) 가상 모니터링 시스템 설계 및 구현에 관한 연구 (A Study on the Design and Realization of the Doppler VHF Omnidirectional Radio Virtual Monitoring System)

  • 김경태;윤준철;장해동;강석엽;박효달
    • 한국정보통신학회논문지
    • /
    • 제15권2호
    • /
    • pp.265-272
    • /
    • 2011
  • 본 논문에서는 협소한 공간에서 예비용 도플러 전방향표지시설(DVOR)의 모니터링 시스템이 실제 운영 상태와 유사하게 동작할 수 있게 하기 위한 DVOR 가상 신호 발생기를 설계 및 제작하여 "DVOR 가상 모니터링 시스템"에 관하여 연구하였다. 설계, 제작된 DVOR 가상 신호 발생기는 현재 운용중인 장비에서 발생되는 신호의 사양에 적합하도록 하였고, 파라미터의 가변으로 장비의 운영 조건을 맞추는 것이 가능하도록 하였으며, 회로구성은 크게 동기 입력부, 변조부, 고이득 증폭부 및 전원부로 하였다. 본 연구에서 설계·구현된 가상 신호 발생기를 이용한 "DVOR 가상 모니터링 시스템"은 측대파 발생 안테나와 같이 실제 시스템을 사용하지 않고도 좁은 공간에서 실제 상황과 같은 운용 상태를 구성 할 수 있어 저비용의 실전 교육용으로 사용하기에 매우 적합하다고 사료된다.

밀리미터파(W대역) 안테나 측정을 위한 원-전계 측정 시스템 설계 및 검증 (Design and Verification of Far-field measurement system for W-band Millimeter-wave Antenna)

  • 백종균;황인준;조치현;주정명;주지한;박종국;김재식;김소수
    • 한국인터넷방송통신학회논문지
    • /
    • 제22권2호
    • /
    • pp.43-50
    • /
    • 2022
  • 본 논문에서는 밀리미터파 W대역에서 동작하는 안테나 성능 측정을 위한 원-전계 측정 시스템을 설계하고 검증하였다. 안테나 성능 시험은 안테나의 종류, 측정 항목, 측정 환경 및 기간 등에 따라 측정 시스템을 선택해야 한다. 근접 전계 측정은 안테나가 다중 채널을 가지거나 다양한 빔을 가지고 있을 경우, 측정 항목이 증가하기 때문에 많은 시간이 소요된다. 이러한 안테나는 원-전계 측정을 통해 측정 시간을 단축 할 수 있고 필요한 측정 항목만 측정이 가능하다. 따라서 본 연구는 원-전계 측정 시스템을 고출력 레이저를 이용하여 정밀한 정렬을 확보하고 이중 증폭기 시스템을 적용하여 측정 정확도를 향상하였다. 설계된 시스템은 무반향 챔버 내 구축하였으며 검증된 근접 전계 측정 시스템과 비교하여 검증하였다.

DFT 확산 방식의 OFDM 통신 시스템에서 위상잡음과 직교 불균형 보상 (Compensation of Phase Noise and IQ Imbalance in the OFDM Communication System of DFT Spreading Method)

  • 유상범;유흥균
    • 한국전자파학회논문지
    • /
    • 제20권1호
    • /
    • pp.21-28
    • /
    • 2009
  • DFT(Discrete Fourier Transform) 확산 방식의 OFDM(Orthogonal Frequency Division Multiplexing) 통신 시스템은 PAPR(Peak-to-Average Power Ratio) 저감에 매우 효과적인 시스템이며, 3GPP LTE($3^{rd}$ Generation Partnership Project Long Term Evolution)의 상향 링크에 SC-FDMA(Single Carrier-Frequency Division Multiple Access)에 사용된다. SC-FDMA는 일반적으로 OFDM 시스템보다 위상잡음과 직교 불균형으로 인한 ICI(Inter-Carrier Interference)에서 더 성능 열화가 발생하며, 등화기에 심각한 영향을 미친다. 그러므로 본 논문에서는 상향 링크에서 신호 전송 시 발생하는 위상잡음과 직교 불균형(IQ Imbalance: In-phase/Quadrature Imbalance), 그리고 전력 증폭기(HPA: High Power Amplifier)의 백-오프 특성에 따른 영향을 분석하고, ICI 성분을 제거할 수 있는 효과적인 등화 알고리듬을 제시한다. 제안된 등화기는 FDE(Frequency Domain Equalizer) 방식을 기반으로 설계하였으며, 기존의 PNS(Phase Noise Suppression) 알고리듬을 FDE에 사용될 수 있도록 수정하고 개선하여 위상 잡음과 직교 불균형으로 인한 ICI를 보상한다. 시뮬레이션 결과를 통하여 back-off 5.5 dB 상태에서 위상 잡음 $0.06\;rad^2$, 위상 에러 5도, 진폭 에러 0.005인 경우, 위상 잡음과 직교 불균형을 보상하여 SNR=14 dB 정도에서 $BER=10^{-4}$의 성능을 만족할 수 있다.

OFDM통신시스템의 비선형 왜곡 보상을 위한 NLMS 알고리즘 방식의 디지털 적응 전치 왜곡기 (Adaptive Digital Predistorter Using the NLMS Algorithm for the Nonlinear Compensation of the OFDM Communication System)

  • 김상우;;강병무;유흥근
    • 한국전자파학회논문지
    • /
    • 제16권4호
    • /
    • pp.389-396
    • /
    • 2005
  • 본 논문에서는 OFDM 통신 시스템에서 발생하는 높은 PAPR(Peak to Average Power Ratio) 문제를 해결하기 위해 NLMS(Normalized Least Mean Square) 알고리즘을 이용한 전치왜곡 기법을 제안한다. 제안된 기법은 기본적으로, HPA(High Power Amplifier)치 비선형 왜곡 특성을 추정하고, HPA에 그와 반대되는 특성으로 신호를 변환하여 입력함으로써 비선형 왜곡에 대한 보상이 이루어진다. 뿐만 아니라, NLMS 알고리즘을 통하여 전치 왜곡기의 특성이 자동적으로 갱신되므로 HPA의 비선형 왜곡 특성의 변화에도 그에 맞는 정확한 보상이 이루어질 수 있다. 성능분석 결과, 제안된 NLMS 전치 왜곡기는 IBO(Input Back Off)가 $0\;\cal{dB}$일 경우, 기존의 적응성이 없는 수식적인 전치 왜곡기보다 약 $0.5\;\cal{dB}$의 SNR 손실을 보인다. 하지만 IBO가 $3\;\cal{dB}$ 이상에서 이들의 성능의 거의 같아지며, 제안된 전치 왜곡기는 HPA의 특성 변화에 적응성을 가지므로 실제 시스템에서 기존의 수식적인 전치 왜곡기보다 매우 효과적이라 할 수 있다.

ASE 주입형 R-SOA 기반 기가급 WDM-PON 연구 (Giga WDM-PON based on ASE Injection R-SOA)

  • 신홍석;현유정;이경우;박성범;신동재;정대광;김승우;윤인국;이정석;오윤제;박진우
    • 대한전자공학회논문지TC
    • /
    • 제43권5호
    • /
    • pp.35-44
    • /
    • 2006
  • 낮은 구동 전류에서 이득 포화 현상을 일으키며 높은 변조 속도를 지원하기 위해 충분한 전광 응답 속도가 제공되는 반사형 반도체 광 증폭기(R-SOA)를 TO-can package 형태로 개발하고 기가급 파장분할다중방식 수동형 광가입자망(WDM-PON)에서 적용 가능성을 시험해 보았다. R-SOA의 제작에 Double trench 구조와 개선된 전류 차단층이 도입되어 고속 변조가 가능해졌다. 자기 방출광(ASE) 주입 방식 R-SOA를 기반으로 하는 기가급 WDM-PON에서 전송 가능하기 위해 필요한 주입 광세기 요구 조건과 사용 가능한 온도 범위를 측정하였다. 주입광의 스펙트럼에 따른 R-SOA의 전송 성능의 변화를 초과이득잡음, Q, 에러오율 측정을 통해 분석하였다. 제안된 파형이 기 조성된 ASE 공급 방법을 사용하여 출력 스펙트럼 감소에 의한 전송 신호의 품질 저하를 보완할 수 있음을 확인하였다.

중성자 핵반응을 이용한 원소 검출기술 - 즉발감마선 중성자 방사화분석법을 이용한 검출기술 - (Elemental Analysis by Neutron Induced Nuclear Reaction - Prompt Gamma Neutron Activation Analysis for Chemical Measurement -)

  • 송병철;박용준;지광용
    • 분석과학
    • /
    • 제16권5호
    • /
    • pp.1041-1051
    • /
    • 2003
  • 즉발감마선 중성자방사화법 (PGAA)은 시료내 미량 및 주원소를 빠르게 비파괴적으로 분석하는 방법으로 주로 광물, 금속, 석탄, 시멘트, 석유, 코팅, 제지 등 다양한 산업체에서 실시간 분석법으로 매우 유용하다. 이 방법은 제약과 관련된 산업체 또는 연구업무에도 활용되며, 마약 또는 폭발물과 같은 위험물질의 탐지에도 이용되고 있다. 본 총설은 즉발감마선 중성자 방사화법의 현재의 기술현황과 앞으로 연구추진 경향에 대하여 서술하였다. PGAA 시스템은 중성자 선원, 증성자 핵반응으로부터 발생하는 즉발감마선을 측정하기위한 다중채널분석기와 A/D 변환기 등의 전자모듈과 고분해능 HPGe 검출기로 구성된다. 속중성자의 콤프턴 산란에 의한 높은 바탕값은 감마-감마 동시계수장치의 도입으로 개선될 수 있다. 현재 $^{252}Cf$를 사용한 즉발감마선 중성자 방사화 장치는 수용액중에 존재하는 원소들의 실시간분석을 위해 한국원자력연구소에서 개발중에 있다. 이 장치는 다양한 마약 및 폭발물 또는 화학무기의 탐지에도 응용될 수 있다.

1.5비트 비교기를 이용한 인버터 기반 3차 델타-시그마 변조기 (Design of a Inverter-Based 3rd Order ΔΣ Modulator Using 1.5bit Comparators)

  • 최정훈;성재현;윤광섭
    • 전자공학회논문지
    • /
    • 제53권7호
    • /
    • pp.39-46
    • /
    • 2016
  • 본 논문에서는 음성 신호의 디지털 데이타 변환을 위한 인버터와 1.5비트 비교기를 이용한 CMOS 3차 델타-시그마 변조기를 설계하였다. 제안하는 3차 델타-시그마 변환기는 연산증폭기 대신에 1.5비트 비교기를 이용한 멀티비트 구조로 낮은 OSR에서 단일비트 4차 델타-시그마 변조기 대비 높은 신호대 잡음비를 확보하고 인버터 기반 적분기를 사용하여 소모 전력을 최소화 시키며 인버터 기반 적분기 회로를 아날로그 덧셈기로 이용함으로써 전력소모를 감소시키고 회로구조를 단순화 시켰다. 제안한 델타-시그마 변조기는 0.18um CMOS 표준 공정을 통해 제작되었으며, 전체 칩면적은 $0.36mm^2$으로 설계되었다. 제작된 칩의 측정 결과 아날로그 회로는 공급전압 0.8V에서 $28.8{\mu}W$, 디지털 회로는 공급전압 1.8V에서 $66.6{\mu}W$로 총 $95.4{\mu}W$의 전력소모가 측정되었다. 델타-시그마 변조기의 동작주파수 2.56MHz, OSR 64배의 조건에서 2.5kHz의 입력 정현파 신호를 인가하였을 때 SNDR은 80.7 dB, 유효비트수는 13.1 비트, 동적범위는 86.1 dB로 측정되었다. 측정결과로부터 FOM(Walden)은 269 fJ/step, FOM(Schreier)는 169.3 dB로 계산되었다.

휴대전화 플래시를 위한 PWM 전류모드 DC-DC converter 설계 (Design of a PWM DC-DC Boost Converter IC for Mobile Phone Flash)

  • 정진우;허윤석;박용수;김남태;송한정
    • 한국산학기술학회논문지
    • /
    • 제12권6호
    • /
    • pp.2747-2753
    • /
    • 2011
  • 본 논문에서는, 휴대폰 플래시용 전원을 위한 PWM 전류모드 DC-DC 부스트 컨버터를 제안 하였다. 제안하는 DC-DC 부스터 컨버터는 5 Mhz의 스위칭 주파수로 구동되며, 인덕터와 커패시터의 실장면적을 줄여 휴대전화 소형화에 적합하도록 하였다. 전류모드 DC-DC 부스트 컨버터는 인덕터, 출력 커패시터, MOS 트랜지스터, 귀환저항 등으로 이루어지는 파워단 부분과 펄스폭 변조기, 오실레이터, 에러증폭기 등으로 이루어지는 제어부 블록으로 구성된다. 제안하는 회로는 $0.5\;{\mu}m$ 1-poly 2-metal CMOS 공정으로 설계 및 검증 하였다. 설계된 회로는 모의실험결과 듀티비가 0.15일 때 3.7 V 입력 전압 조건에서 출력 전압이 4.26 V가 나타났고, 출력 전류는 100 mA로 기존의 25 ~ 50 mA 보다 큰 출력을 얻었다. 본 논문의 DC-DC 컨버터는 휴대폰의 카메라 플래시를 고효율로 구동시키며 휴대전화의 소형화에도 기여 할 수 있을 것으로 사료된다.

차세대 이동통신 시스템에 PAPR 감소기법을 적용한 다항식 사전왜곡 기법에 관한 연구 (A Study on Polynomial Pre-Distortion Technique Using PAPR Reduction Method in the Next Generation Mobile Communication System)

  • 김완태;박기식;조성준
    • 한국항행학회논문지
    • /
    • 제14권5호
    • /
    • pp.684-690
    • /
    • 2010
  • 차세대 이동통신 시스템은 다양한 서비스의 융합과 멀티모드를 지원하기 위한 구조로 연구되고 있다. 또한 다양한 서비스를 제공받기 위한 사용자의 요구는 점차 증가되고 있으며, 서비스 지원을 위한 대용량 데이터 전송을 위한 많은 통신방식들이 출현하고 있다. 그 중 대표적인 시스템으로 OFDM(Orthogonal Frequency Division Multiplexing) 방식을 이용하는 WiBro(Wireless Broadband), WLAN(Wireless Local Area Network) 등이 있다. 하지만 차세대 이동통신 시스템에서는 하나의 단말로 OFDM 방식을 이용한 통신방식 이외 CDMA(Code Division Multiple Access), WCDMA(Wideband CDMA) 방식을 동시에 지원 받고자한다. 통합된 시스템은 SoC(System on Chip) 기술 적용으로 빠른 발전을 이루고 있지만, 무선통신 시스템에서 필수적으로 요구되는 요소 중 전력 증폭기의 비선형 특성으로 인한 신호의 왜곡을 유발시켜 인접채널 간섭을 성화 시키고 시스템의 효율을 떨어뜨리는 문제를 해결해야 한다. 전력증폭기의 문제점을 해결하기 위해 많은 선형화 기법들이 제시되었으며, 다항식 사전왜곡 기법은 증폭기로 입력되는 신호가 증폭기의 역 특성을 갖도록 하는 기법으로 다항식을 통하여 증폭기를 모델링하기 때문에 수렴 속도가 빠르고 다른 기법들과 비교하여 우수한 성능을 보인다. 본 논문에서는 차세대 이동통신 서비스를 위한 모뎀 구조를 제시하고 OFDM 방식 사용에 있어 발생 되는 PAPR(Peak-to-Average Power Ratio) 감소 기법을 적용한 후 다항식 사전왜곡 기법을 적용하여 차세대 이동통신 시스템을 분석하였다.

차세대 밀리미터파 대역 WPAN용 60 GHz CMOS SoC (60 GHz CMOS SoC for Millimeter Wave WPAN Applications)

  • 이재진;정동윤;오인열;박철순
    • 한국전자파학회논문지
    • /
    • 제21권6호
    • /
    • pp.670-680
    • /
    • 2010
  • 본 논문에서는 0.13 ${\mu}m$ CMOS 공정을 사용하여, 이동단말기 탑재에 적합한 저 전력, 저 잡음 구조 개별 소자 (LNA, Mixer, VCO, frequency doubler, signal generator, down converter)들을 제안하고, 나아가 이를 하나의 칩으로 집적화 시킨 60 GHz 단일 칩 수신기 구조를 제안한다. 저전력화를 위해 current re-use 구조를 적용시킨 LNA의 경우, 11.6 mW 의 전력 소모 시, 56 GHz부터 60 GHz까지 측정된 잡음지수(NF)는 4 dB 이하이다. 저전력화를 위한 resistive mixer의 경우, Cgs의 보상 회로를 통하여 낮은 LO 신호 크기에서도 동작 가능하도록 하였다. -9.4dB의 변환 이득을 보여주며, 20 dB의 LO-RF isolation 특성을 가진다. Ka-band VCO는 4.99 mW 전력 소모 시측정된 출력 신호 크기는 27.4 GHz에서 -3 dBm이 되며, 26.89 GHz에서부터 1 MHz offset 기준으로 -113 dBc/Hz의 phase noise 특성을 보인다. 49.2 dB의 원신호 억제 효과를 보이는 Frequency Doubler는 총 전력 소모가 9.08 mW일 경우, -4 dBm의 27.1 GHz 입력 신호 인가 시 -53.2 dBm의 fundamental 신호(27.1 GHz)와 -4.45dBm의 V-band second harmonic 신호(54.2 GHz)를 얻을 수 있었으며, 이는 -0.45 dB의 변환 이득을 나타낸다. 60 GHz CMOS 수신기는 LNA, resistive mixer, VCO, frequency doubler, 그리고 drive amplifier로 구성되어 있으며, 전체 전력 소모는 21.9 mW이다. WLAN과의 호환 가능성을 위하여, IF(Intermediate Frequency) bandwidth가 5.25GHz(4.75~10 GHz)이며, RF 3 dB bandwidth는 58 GHz를 중심으로 6.2 GHz이다. 이때의 변환 손실은 -9.5 dB이며, 7 dB의 NF와 -12.5 dBm의 높은 입력 P1 dB를 보여주고 있다. 이는 60 GHz RF 회로의 저전력화, 저가격화, 그리고 소형화를 통한 WPAN용 이동단말기의 적용 가능성을 입증한다.