• 제목/요약/키워드: high power amplifier

검색결과 910건 처리시간 0.024초

휴대기기용 LED 백라이트를 위한 감압형 DC-DC 변환기 설계 (Design of a DC-DC Step-Down Converter for LED Backlight of Mobile Devices)

  • 손현식;이민지;박원경;송한정
    • 한국산학기술학회논문지
    • /
    • 제15권3호
    • /
    • pp.1700-1706
    • /
    • 2014
  • 본 논문에서는 휴대기기용 LED 백라이트를 위한 감압형 DC-DC 변환기를 제안한다. 제안하는 변환기는 4 MHz의 높은 주파수에서 동작하며, 이것은 파워 스테이지와 컨트롤 블록의 수동소자의 면적 감소효과를 가진다. 파워스테이지는 인덕터와 출력 커패시터, 파워트랜지스터, 피드백 저항으로 이루어지며, 컨트롤 블록은 펄스폭 변조기, 오차증폭기, 오실레이터 등으로 이루어진다. 회로는 $0.35{\mu}m$ 1-poly 4-metal BCD 공정을 사용하여 설계 검증 및 레이아웃 하였다. SPICE 모의 실험 결과 시비율이 0.4 이고, 입력전압이 3.7 V 일 때, 1.8 V의 출력 전압을 가지며, 출력전류는 100 mA를 가진다. 제안하는 회로는 기존의 25~50 mA보다 큰 출력을 나타내어 고휘도의 LED 센서 구동이 가능할 것으로 보이며, 4 MHz의 스위칭 주파수를 사용하여, 변환기의 실장 면적이 종래에 비하여 30 % 정도의 감소가능할 것으로 보인다.

DC/DC 컨버터용 OP-Amp.의 TID 및 SEL 실험 (TID and SEL Testing on OP-Amp. of DC/DC Power Converter)

  • 노영환
    • 한국방사선학회논문지
    • /
    • 제11권3호
    • /
    • pp.101-108
    • /
    • 2017
  • DC/DC 컨버터는 임의의 직류전원을 부하가 요구하는 형태의 직류전원으로 변환시키는 효율이 높은 전력변환기이다. 고급형 DC/DC 컨버터는 MOSFET(산화물-반도체 전계 효과 트랜지스터)를 제어하기 위해 OP-Amp.(연산 증폭기)를 실장한 PWM-IC(펄스폭 변조 집적회로)를 사용한다. OP-Amp.는 증폭기 기능을 수행하는데 방사선 영향으로 전기적 특성이 변화하는데 본 논문에서는 코발트 60 (60Co) 저준위 감마발생기를 이용한 TID실험과 5종류의 중이온 입자를 이용하여 SEL 실험을 수행하는데 바이어스(bias) 전류가 순간적으로 과전류가 흘러 SEL이 발생된다. OP-Amp.의 TID 실험은 조사율은 5 rad/sec.로 전체 조사량을 30 krad 까지 수행하였으며, SEL 실험은 제어보드를 구현한 후 LET($MeV/mg/cm^2$)별 cross section($cm^2$)을 이용하여 성능평가를 하는데 있다.

13 GHz CMOS 주파수 합성기와 체배기를 이용한 77 GHz 레이더 송신기 설계 (Design of 77 GHz Radar Transmitter Using 13 GHz CMOS Frequency Synthesizer and Multiplier)

  • 송의종;강현상;최규진;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제23권11호
    • /
    • pp.1297-1306
    • /
    • 2012
  • 본 논문에서는 77 GHz 차량용 레이더 시스템에 필요한 레이더 송신기를 설계하였다. 130 nm RF CMOS 공정을 이용하여 설계한 13 GHz 주파수 합성기로 6 체배기를 내장한 상용의 화합물 전력 증폭기를 구동하여 77 GHz 송신 신호를 발생시켰다. 13 GHz 주파수 합성기는 6 체배용 전력 증폭기를 구동하기 위해 4 dBm 출력을 내는 주입 잠금 버퍼를 내장하고 있다. 제작한 77 GHz 레이더 송신기 모듈은 주파수 조정 범위 내에서 출력 전력이 최소 13.99 dBm이고, 중심 주파수 대비 기준 스퍼의 크기는 -36.45 dBc이다. 또한, 76.5 GHz 중심 주파수의 1 MHz 오프셋에서 -81 dBc/Hz의 위상 잡음 특성을 보인다.

전력 증폭기의 복소 포락선 전달특성을 이용한 Postdistortion 방식의 선형화기의 설계 (Design of Postdistortion Linearizer using Complex Envelope Transfer Characteristics of Power Amplifier)

  • 한재희;이덕희;남상욱;남상욱;임종식
    • 한국전자파학회논문지
    • /
    • 제12권7호
    • /
    • pp.1086-1093
    • /
    • 2001
  • 본 논문에서는 n차 오차신호발생기(error signal generator)를 이용한 postdistortion 방식의 RF 전력증폭기의 선형화 기법을 제안하였다. n차 ESG(error signal generator)는 전력증폭기의 기저대역 등가 복소 전달함수를 바탕으로 오차신호를 발생시켜, 이를 전력증폭기의 출력 단에서 n차 이하의 비선형성만을 제거한다. 따라서, 출력 단의 n차 이상의 혼변조 왜곡(intermodulation distortion) 성분에 영향을 미치지 않으며, 개루프(open-loop) 형태이므로 시스템의 안정성을 보장할 수 있다. 또한, 전력증폭기의 입력 신호를 이용하여 오차신호를 발생시키므로 feedforward 방식에서와 같이 오차신호 발생에 따른 주신호 경로(main signal path)의 시간지연 회로가 불필요하다. 실험 결과로 7차 ESG를 이용한 postdistorter를 최대 출력이 5 W인 셀룰러 대역 A급 증폭기에 적용한 경우의 혼변조 왜곡 개선도와 3-carrier CDMA 신호를 이용한 측정 결과를 제시하여 본 방법의 타당성을 검증하였다.

  • PDF

신경자극반응 측정 센서를 이용한 마취 시 잔여근이완 감지 플랫폼 구현 (Residual Neuromuscular Sensing Platform Development using Sensor of Nerve Stimulation Response Measurement during Anesthesia)

  • 신효섭;김영길
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.459-462
    • /
    • 2010
  • 본 논문은 근육의 기능을 조절하는 신경말단에 전기적인 자극을 가하여 신경의 반응 정도를 측정하는 플랫폼 구현에 관한 연구로써, 전기 자극에 대한 신경반응이 가해지는 전류량, 가해지는 전류지속시간, 전극위치에 따른 반응을 측정하였다. 신격자극의 전극 위치는 표면말달 운동신경이면 어느 신경이든지 가능하고, 신격자극 양식에는 단순연축자극(Single Twitch Stimulation), 사연속자극(Train-of-four, TOF), 두 집단 발사자극(Double Burst Stimulation, DBS)이 있다. 임베디드 시스템기반으로 가기위한 저전력 MCU를 선정하고, 기본적인 신경자극반응 측정 센서의 민감도를 알아보기 위해 센서 인터페이스를 구성하여 반응정도를 측정해야 한다. 그리고 측정된 Data의 정확도를 높이기 위해 고성능의 AD Convertor 선정하여 플랫폼을 구현하였다. 또한 본 논문의 플랫폼은 의료기기용으로 개발되었기 때문에 시스템 이용자의 안전을 고려하여 전원회로 구성 시 전원 Isolation를 고려하여 설계하였다.

  • PDF

고화질 영상 시스템 응용을 위한 12비트 130MS/s 108mW $1.8mm^2$ 0.18um CMOS A/D 변환기 (A 12b 130MS/s 108mW $1.8mm^2$ 0.18um CMOS ADC for High-Quality Video Systems)

  • 한재열;김영주;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제45권3호
    • /
    • pp.77-85
    • /
    • 2008
  • 본 논문에서는 TFT-LCD 디스플레이 및 디지털 TV 시스템 응용과 같이 고속으로 동작하며 고해상도, 저전력 및 소면적을 동시에 요구하는 고화질 영상시스템 응용을 위한 12비트 130MS/s 108mW $1.8mm^2$ 0.18um CMOS ADC를 제안한다. 제안하는 ADC는 3단 파이프라인 구조를 사용하여 고해상도와 높은 신호처리 속도에서 전력 소모 및 면적을 최적화하였다. 입력단 SHA 회로에는 Nyquist 입력에서도 12비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 12비트에 필요한 높은 DC 전압 이득과 충분한 위상 여유를 갖도록 하였으며, MDAC의 커패시터 열에는 높은 소자 매칭을 얻기 위하여 각각의 커패시터 주위를 공정에서 제공하는 모든 금속선으로 둘러싸는 3차원 완전 대칭 구조를 갖는 레이아웃 기법을 적용하였다. 한편, 제안하는 ADC에는 전원 전압 및 온도에 덜 민감한 저전력 기준 전류 및 전압 발생기를 온-칩으로 집적하여 잡음을 최소화하면서 시스템 응용에 따라 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.18um n-well 1P6M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 12비트 해상도에서 각각 최대 0.69LSB, 2.12LSB의 수준을 보이며, 동적 성능으로는 120MS/s와 130MS/s의 동작 속도에서 각각 최대 53dB, 51dB의 SNDR과 68dB, 66dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $1.8mm^2$이며 전력 소모는 1.8V 전원 전압과 130MS/s에서 108mW이다.

HDTV 응용을 위한 3V 10b 33MHz 저전력 CMOS A/D 변환기 (A3V 10b 33 MHz Low Power CMOS A/D Converter for HDTV Applications)

  • 이강진;이승훈
    • 전기전자학회논문지
    • /
    • 제2권2호
    • /
    • pp.278-284
    • /
    • 1998
  • 본 논문에서는 HDTV 응용을 위한 10b 저전력 CMOS A/D 변환기 (analog-to-digital converter : ADC) 회로를 제안한다. 제안된 ADC의 전체 구조는 응용되는 시스템의 속도와 해상도 등의 사양을 고려하여 다단 파이프라인 구조가 적용되었다. 본 시스템이 갖는 회로적 특성은 다음과 같이 요약할 수 있다. 첫째, 전원전압의 변화에도 일정한 시스템 성능을 얻을 수 있는 바이어스 회로의 선택적 채널길이 조정기법을 제안한다. 둘째, 고속 2단 증폭기의 전력소모를 줄이기 위하여 증폭기가 사용되지 않는 동안 동작 전류 공급을 줄이는 전력소모 최적화 기법을 사용한다. 넷째, 다단 파이프라인 구조에서 최종단으로 갈수록 정확도 및 잡음 특성 등에서 여유를 얻을 수 있는 점을 고려한 캐패시터 스케일링 기법의 적용으로 면적 및 전력소모를 감소시킨다. 제안된 ADC는 0.8 um double-poly double-metal n-well CMOS 공정 변수를 사용하여 설계 및 제작되었고, 시제품 ADC의 성능 측정 결과는 Differential Nonlinearity (DNL) ${\pm}0.6LSB$, Integral Nonlinearity (INL) ${\pm}2.0LSB$ 수준이며, 전력소모는 3 V 및 40 MHz 동작시에는 119 mW, 5 V 및 50 MHz 동작시에는 320 mW로 측정되었다.

  • PDF

저잡음ㆍ저소비전력 특성을 가지는 위성방송 수신용 초소형 다운컨버터 MMIC (Miniaturized DBS Downconverter MMIC Showing a Low Noise and Low Power Dissipation Characteristic)

  • 윤영
    • 한국항해항만학회지
    • /
    • 제27권4호
    • /
    • pp.443-447
    • /
    • 2003
  • 본 논문에서는 $0.2\mu\textrm{m}$ GaAs MODFET(modulation doped FET)를 이용하여 제작한 위성방송수신용 고성능 다운컨버터 MMIC에 관해서 보고한다. GaAs 화합물 반도체 기판상에 제작된 본 논문의 고집적 다운컨버터 MMIC는 싱글 밸런스 믹서, IF증폭기, 액티브형 버룬, 그리고 국부 발진기 주파수(LO) 신호의 누설전력 억제용 필터까지 한 칩에 내장하고 있다. 저잡음특성을 실현하기 위해서, 믹서의 소스부에 소스인덕터가 접속된 소스인덕터 피드백 회로형태의 믹서를 이용하였으며, 그 결과 잡음지수 4.8 dB의 초저잡음 다운컨버터 MMIC가 실현되었다. 이는 종래의 위성방송 수신용 다운컨버터 MMIC의 잡음지수보다 3 dB정도 낮은 수치이다. 그리고, 소비전력을 줄이기 위해 믹서에 대해서 저 LO입력 전력 설계를 수행하였고, 그 결과 믹서의 LO신호 입력부에 위치하는 LO 증폭기가 불필요하게 되었다. 이로인해 본 논문의 다운컨버터 MMIC에 대해서 175 mW(동작전압:5V, 소비전류:35mA)의 저소비전력 특성을 얻을 수 있었으며, 이는 종래의 위성방송 수신용 다운컨버터 MMIC의 소비전력의 70%에 해당한다. 더욱이, IF신호 출력단에서의 LO신호 누설전력을 억제하기 위해서, 스파이럴 인덕터 필터가 본 논문의 MMIC에 내장되었다. 그리고, 다운컨버터 MMIC 칩의 면적을 줄이기 위해, 믹서의 입력부의 X밴드 입력정합회로로서 MMIC 패키지 내부의 본딩 와이어를 이용하였다. 그 결과, $0.84{\times}0.9\textrm{mm}^2$의 초소형 MMIC가 제작되었다. 본 논문의 MMIC 칩 면적은 종래의 위성방송 수신용 MMIC의 50%이하이다.

수중통신에서 비선형 왜곡과 전력효율을 위한 DFT-spread OFDM 통신 시스템 (DFT-spread OFDM Communication System for the Power Efficiency and Nonlinear Distortion in Underwater Communication)

  • 이우민;유흥균
    • 한국통신학회논문지
    • /
    • 제35권8A호
    • /
    • pp.777-784
    • /
    • 2010
  • 최근 수중 통신에 대한 관심이 급증하고 있으며, 수중 통신을 통한 음성 및 고해상도 영상 데이터와 같은 다양한 데이터 전송의 요구가 증가하고 있다. 수중 음향 통신 시스템의 성능은 수중 채널의 특성에 의해 크게 영향을 받으며, 특히 수중 채널 환경은 다중경로(Multi-path)에 따른 지연확산(delay spread)으로 인하여 데이터 전송 시 인접 심볼 간의 간섭(Inter Symbol interference: ISI)이 발생하여 통신의 성능을 저하시킨다. 본 논문에서는 지연 확산에 강한 성능을 나타내는 OFDM(Orthogonal Frequency Division Multiplexing) 기법을 수중 통신 시스템에 적용하고, OFDM의 CP(Cyclic Prefix)를 이용하여 수중 채널 환경의 다중경로로 인한 지연 확산을 보상한다. 하지만 수중 통신 시스템에 OFDM을 적용할 때, OFDM 시스템이 갖는 고유한 문제인 높은 PAPR(Peak-to-Average Power Ratio)이 발생한다. 그러므로 본 논문에서는 높은 PAPR로 인한 신호의 비선형 왜곡을 피하고 증폭기의 효율을 위하여 DFT-spread OFDM 기법을 적용한다. DFT-spread OFDM 방식은 IFFT 수행 이전에 DFT(discrete Fourier transform) 확산을 수행하여 각각의 병렬 데이터를 모든 부반송파들에 실어 줌으로써 좋은 PAPR 저감 효과를 얻는다. 그러므로 본 논문에서는 OFDM 시스템을 통해 수중 채널에서 지연 확산에 대한 성능 이득을 보이고, 일반적인 OFDM 시스템보다 DFT-spread OFDM이 수중 통신 환경에서 더 적합한 통신 방식임을 시뮬레이션을 통하여 보였다. 그리고 DFT-spread OFDM의 두 가지 자원 분배 방식(Interleaved, Localized)에 따른 성능을 분석하고 수중 통신 환경에서 자원 분배 방식에 따른 성능의 적응성에 대하여 논의하였다. 시뮬레이션 결과를 통해 CP 삽입을 통한 보상후의 BER 성능은 DFT-spread OFDM 방식이 일반 OFDM에 비하여 $10^{-4}$에서 약 5~6dB 정도 좋은 것을 보였으며, 자원 분배 방식에 따른 BER 성능을 비교하였을 때, Interleaved 방식은 Localized 방식에 비하여 $10^{-4}$에서 약 3.5dB 정도 좋은 것을 보였다.

16M-Color LTPS TFT-LCD 디스플레이 응용을 위한 1:12 MUX 기반의 1280-RGB $\times$ 800-Dot 드라이버 (A 1280-RGB $\times$ 800-Dot Driver based on 1:12 MUX for 16M-Color LTPS TFT-LCD Displays)

  • 김차동;한재열;김용우;송남진;하민우;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.98-106
    • /
    • 2009
  • 본 논문에서는 ultra mobile PC (UMPC) 및 휴대용 기기 시스템 같이 고속으로 동작하며 고해상도 저전력 및 소면적을 동시에 요구하는 16M-color low temperature Poly silicon (LTPS) thin film transistor liquid crystal display (TFT-LCD) 응용을 위한 1:12 MUX 기반의 1280-RGB $\times$ 800-Dot 70.78mW 0.13um CMOS LCD driver IC (LDI) 를 제안한다. 제안하는 LDI는 저항 열 구조를 사용하여 고해상도에서 전력 소모 및 면적을 최적화하였으며 column driver는 LDI 전체 면적을 최소화하기 위해 하나의 column driver가 12개의 채널을 구동하는 1:12 MUX 구조로 설계하였다. 또한 신호전압이 rail-to-rail로 동작하는 조건에서 높은 전압 이득과 낮은 소비전력을 얻기 위해 class-AB 증폭기 구조를 사용하였으며 고화질을 구현하기 위해 오프 셋과 출력편차의 영향을 최소화하였다 한편, 최소한의 MOS 트랜지스터 소자로 구현된 온도 및 전원전압에 독립적인 기준 전류 발생기를 제안하였으며, 저전력 설계를 위하여 차세대 시제품 칩의 source driver에 적용 가능한 새로운 구조의 slew enhancement기법을 추가적으로 제안하였다. 제안하는 시제품 LDI는 0.13um CMOS 공정으로 제작되었으며, 측정된 source driver 출력 정착 시간은 high에서 low 및 low에서 high 각각 1.016us, 1.072us의 수준을 보이며, source driver출력 전압 편차는 최대 11mV를 보인다. 시제품 LDI의 칩 면적은 $12,203um{\times}1500um$이며 전력 소모는 1.5V/5.5V 전원 저압에서 70.78mW이다.