• 제목/요약/키워드: frequency settling time

검색결과 64건 처리시간 0.022초

DDS 불요파 제거 알고리즘을 이용한 X 대역 주파수 도약 합성기 설계 (A Design of X band Frequency Hopping Synthesizer using DDS Spurious Reduction Method)

  • 권건섭
    • 한국군사과학기술학회지
    • /
    • 제13권5호
    • /
    • pp.775-784
    • /
    • 2010
  • In this paper we propose a design method of X band frequency hopping synthesizer in terms of phase noise and settling time with DDS driven PLL architecture, which has the advantages of high frequency resolution, fast settling time and small size. In addition, a noble method is proposed to remove the synthesizer output spurious signals due to superposition effect of DDS. The spurious signal which depend on its normalized frequency of DDS, can be dominant if they occur within the PLL loop bandwidth. We verify that the sources of that spurious signals are quasi-amplitude modulation and superposition effect, and suggest that such signals can be eliminated by intentionally creating frequency errors in the developed synthesizer.

DDS를 이용한 광대역 고속 주파수 합성기 (A Wideband High-Speed Frequency Synthesizer Using DDS)

  • 박범준;박동철
    • 한국전자파학회논문지
    • /
    • 제25권12호
    • /
    • pp.1251-1257
    • /
    • 2014
  • 본 논문에서는 6~13 GHz 주파수 범위에서 30 kHz 이하의 주파수 분해능과 500 ns 이하의 동조 속도를 갖는 광대역 고속 주파수 합성기 구조를 제안하였다. 광대역에서 빠른 동조 속도와 우수한 위상잡음 특성, 고해상도 주파수 특성을 얻기 위해 DDS(Direct Digital Synthesizer)와 아날로그 직접 주파수 합성기술을 적용하여 주파수 합성기의 출력을 합성하였다. 그리고 광대역 주파수 합성기의 위상잡음 특성을 중첩의 원리를 이용하여 예측하였고 측정 결과와 비교하였다. 제작된 주파수 합성기의 주파수 동조 속도는 500 ns 이하, 위상잡음은 최고 주파수에서 -106 dBc @ 10 kHz 이하, 주파수 정확도는 ${\pm}2kHz$ 이하로 측정 되었다.

주파수도약 대역 확산 FSK 수신기의 고속 정합여파기 동기회로 (High speed matched filter synchronization circuit applied in frequency hopping FSK Transceiver)

  • 김성철
    • 한국정보통신학회논문지
    • /
    • 제13권8호
    • /
    • pp.1543-1548
    • /
    • 2009
  • 본 논문에서는 주파수 도약 대역 확산시스템에서 빠른 주파수 도약 패턴을 발생시키며 이에 따른 수신기 동기회로에 관한 연구이다. 고속의 PN 초기동기를 달성하기 위한 정합필터 방식에서 기존의 동기회로 구조로부터 상관기의 개수를 2개로 줄이고 초기동기를 위한 짧은 도약패턴(hoping prefix)을 몇 개의 부 패턴(sub prefix)으로 나눈다. 각기 상이한 주파수 도약패턴에 의하여 PN코드 시작시각에 대한 정보를 보내 이 정보를 이용하여 빠른 동기 획득을 이루게 하며 검출의 신뢰도를 높일 수 있는 고속의 초기동기 회로를 제안하였다. 또한 디지털 주파수 합성기를 사용하여 빠른 주파수 도약을 위한 PLL 구현이 가능함을 분석하였다. 즉, 주파수 스텝(${\Delta}f$)이 1.5MHz이상이면 settling 시간이 $30{\mu}s$정도가 되므로 빠른 주파수 도약을 위한 PLL의 구현이 가능함을 보였다. 결국 동기시간 단축에 있어서 가장 큰 영향을 미치는 것은 주파수 합성기의 빠른 주파수 획득시간과 동기회로의 초기동기 획득시간임을 알 수 있었다.

새로운 구조의 프로그램어블 주파수 분주기를 사용한 주파수 합성기 설계 (Design of Frequency Synthesizer using Novel Architecture Programmable frequency Divider)

  • 김태엽;박수양;손상희
    • 한국통신학회논문지
    • /
    • 제27권6C호
    • /
    • pp.619-624
    • /
    • 2002
  • 본 논문에서는 50%의 duty cycle 출력을 가지며, 디지털 방식으로 분주수를 제어할 수 있는 새로운 분주기 구조를 제안하였다. 그리고 0.25$\mu\textrm{m}$ 2-poly, 5-metal CMOS 공정 파라미터를 이용한 HSPICE 모의실험을 통해서 제안한 주파수 분주기를 이용한 900MHz 주파수 합성기를 설계하였다. 제안한 주파수 분주기의 동작은 0.657m 2-poly, 2-metal CMOS 공정을 사용하여 제작한 칩을 측정하여 확인하였다. 설계한 전압제어발진기(VCO)는 2.5V 전원전압 하에서 900Mh의 충간주파수, $\pm$10%의 동작 범위, 154MHz/V의 이득을 가진다. 또한 모의실험 결과 주파수 합성기의 settling time은 약 $1.5\mu\textrm{m}$이고 짝수와 홀수 분주시 50%의 duty cycle과 820MHz~1GHz의 동작 주파수 범위를 갖으며, 전력소모는 대략 70mW 임을 확인하였다.

새로운 구조의 프로그램어블 주파수 분주기를 사용한 주파수 합성기 설계 (Design of Frequency Synthesizer using Novel Architecture Programmable Frequency Divider)

  • 김태엽;박수양;손상희
    • 한국통신학회논문지
    • /
    • 제27권5C호
    • /
    • pp.500-505
    • /
    • 2002
  • 본 논문에서는 50%의 duty cycle 출력을 가지며, 디지털 방식으로 분주수를 제어할 수 있는 새로운 분주기 구조를 제안하였다. 그리고 0.25$\mu\textrm{m}$ 2-poly, 5-metal CMOS 공정 파라미터를 이용한 HSPICE 모의실험을 통해서 제안한 주파수 분주기를 이용한 900MHz 주파수 합성기를 설계하였다. 제안한 주파수 분주기의 동작은 0.65$\mu\textrm{m}$ 2-poly, 2-metal CMOS 공정을 사용하여 제작한 칩을 측정하여 확인하였다. 설계한 전압제어발진기(VCO)는 2.5V 전원전압 하에서 900MHz의 중간주파수, $\pm$10%의 동작 범위, 154MHz/V의 이득을 가진다. 또한 모의실험 결과 주파수 합성기의 settling time은 약 $1.5\mu\textrm{s}$이고, 짝수와 홀수 분주시 50%의 duty cycle과 820MHz~1GHz의 동작 주파수 범위를 갖으며, 전력소모는 대략 70mW임을 확인하였다.

Soft-Switching Auxiliary Current Control for Improving Load Transient Response of Buck Converter

  • Kim, Doogwook;Shin, Joonho;Shin, Jong-Won
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2020년도 전력전자학술대회
    • /
    • pp.160-162
    • /
    • 2020
  • A control technique for the auxiliary buck/boost converter is proposed herein to improve the load transient response of the buck converter. The proposed technique improves the system efficiency by enabling the soft switching operation of the auxiliary converter. The design guidelines for achieving capacitor charge balance for the output capacitor during the transient are also presented herein. The experimental results revealed that the output voltage undershoot and settling time during the load step-up transient were 40 mV and 14 ㎲, respectively, and the output voltage overshoot and settling time during the load step-down transient were 35 mV and 21 ㎲, respectively. The performance and effectiveness of the proposed technique were experimentally verified using a prototype buck converter with a 15-V input, 3.3-V output, and 200-kHz switching frequency.

  • PDF

유사공진형 SMPS의 보상기 설계에 관한 연구 (A study on the compensator design of the quasi-resonant SMPS)

  • 임일선;허욱열
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1991년도 하계학술대회 논문집
    • /
    • pp.720-725
    • /
    • 1991
  • In this thesis, the lead-lag compensator is designed to improve output characteristics of flyback zero voltage switching quasi-resonant converters. The switch and the diode are assumed ideally. And the SMPS is modelled by state equations with four operation modes. And the model for controller design is also achived by using a state space averaging method, which is continuous time average of state variables every period. The lag, the lead and the lead-lag compensator is designed the SMPS respectively. The time domain analysis and the frequency domain analysis are done for each compensated circuit. It is possible increasing the phase margin and improving the transient response by the compensators. The phase lag compensator has small overshoot comparatively. But the bandwidth is narrower than the others, so it has longest settling time. For the phase lead compensator, the response come to steady-state within short period. But the overshoot is the largest due to its large peak gain. Finally, the phase lead-lag compensator has medium characteristics in the overshoot and the settling time.

  • PDF

모델 불확실성을 고려한 변형된 IMC-PID 제어기 설계 (A Modified IMC-PID Controller Design Considering Model Uncertainty)

  • 김창현;임동균;서병설
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.128-130
    • /
    • 2005
  • This paper proposes a modified IMC-PID controller that introduces controlling factor of the system identification to the standard IMC-PID controller in order to meet the design specifications such as gain, phase margin and maximum magnitude of sensitivity function in the frequency domain as well as the design specifications in time domain, settling, rising time and overshoot, and so on.

  • PDF

모션프로파일의 주파수분석을 통한 웨이퍼 이송로봇의 진동성능 향상 (Improvement of Vibration Performance for Wafer Transfer Robot using Frequency Analysis of Motion Profile)

  • 신동원;윤장규
    • 한국정밀공학회지
    • /
    • 제31권8호
    • /
    • pp.697-703
    • /
    • 2014
  • This paper is study of solving vibration problem occurred in moving hand of wafer transfer robot in semiconductor manufacturing line. Long settling time for decreasing vibration makes low production rate, and moreover the excessive vibration of hand sometimes breaks the wafer in a cassette. The ways of reducing the moving speed and changing the type of motion profile did not help for lessening vibration. Therefore, we analyzed the mechanical property of the hand such as natural frequency, and frequency component of the motion profile currently used in the manufacturing line. In several conditions of motion profile, we found the best condition of which the frequency component in near of natural frequency of the hand is minimal and this induced small vibration in moving hand. The results were verified theoretically and experimentally using frequency analysis.

새로운 구조의 주파수 분주기를 이용한 주파수 합성기 설계 (A Design of Frequency Synthesizer using Programmable Frequency Divider with Novel Architecture)

  • 김태엽;경영자;이광희;손상희
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.208-211
    • /
    • 2000
  • This paper describes the design of a CMOS frequency synthesizer using programmable frequency divider with novel architecture. A novel architecture of programmable divider can be producted all of integer-N and fabricated by 0.65$\mu\textrm{m}$ 2-poly, 2-metal CMOS technology. Frequency synthesizer is simulated by 0.25$\mu\textrm{m}$ 2-poly, 5-metal CMOS technology. This circuit has settling time of 1.5${\mu}\textrm{s}$ and power consumption of 70㎽. Operating frequency of the frequency synthesizer is 820MHz∼l㎓ with a 2.5V supply voltage.

  • PDF