• Title/Summary/Keyword: frequency constraints

검색결과 382건 처리시간 0.027초

전산 해석을 이용한 다중연돌의 유체유발진동 (Evaluation of Wind-Induced Vibration for Multiple Stacks Using Numerical Analysis)

  • 양광혁;박재관;김현준;백송열;박순태
    • 플랜트 저널
    • /
    • 제12권3호
    • /
    • pp.24-31
    • /
    • 2016
  • 풍진동(Wind-induced vibration)은 바람에 의해 구조물에 진동이 발생하는 현상으로써 세장비가 큰 열기기 Stack 설계시 고려해야 할 중요한 사항이다. 따라서, 국제 규격에는 풍진동에 대한 설계 인자와 각 범위에 대해 필요한 고려 사항을 정의하고 있다. 규격에 의한 설계 검증은 몇몇 인자를 이용하여 간단하게 확인이 가능하다는 장점이 있는 반면, 실제 풍진동에 의한 영향을 정량적으로 평가하지 않기 때문에 실제 필요한 것보다 과도한 설계를 요구할 수 있다는 단점이 있다. 또한 여러 제약조건으로 Code 상의 요구조건을 만족하지 못하는 경우 실제 시스템의 거동을 예측할 수 없다는 단점이 있다. 이러한 점을 보완하기 위해 CFD 와 FEM 등의 수치적 해석 방법을 통해 풍진동이 실제 Stack에 미치는 영향을 해석하여 설계 적정성을 검증하여 Code 상의 요구 조건과 비교하였다.

  • PDF

마이크로 스피커 진동판에 대한 분할진동 모드와 열전달의 관계 분석 (Relationship Analysis of Break-up Mode and Heat Transfer of Micro-Speaker Diaphragm)

  • 김현갑;김희식
    • 대한기계학회논문집A
    • /
    • 제41권4호
    • /
    • pp.333-336
    • /
    • 2017
  • 스피커 진동판은 고유 특성에 의해 분할진동을 발생 시킨다. 이 분할진동은 진동판의 형상 변화를 가져올 정도로 뚜렷한 영향을 주는데, 본 논문에서는 IT 분야의 첨병인 스마트 폰을 포함한 초박형 멀티미디어 기기에서 많이 사용되는 마이크로 스피커를 그 대상으로 삼는다. 마이크로 스피커는 일반적인 스피커와 다른 평판형의 구조적인 형태와 공간적인 제약이 존재한다. 특히 구동 공간이 밀폐형으로 설계되어 무빙 코일에서 발생하는 열의 냉각이 열악하고 보조적인 서스펜션 구조를 갖추기 어렵다. 본 연구에서는 진동판의 열전달과 분할진동 모드의 연관성을 연구한다. 이를 위해 진동판의 레이저 스캔을 통한 분할진동 측정과 열화상 카메라 촬영을 통한 열변화 측정의 두 단계로 나누어 실험을 진행한다. 이를 통해 특정 주파수 범위에서 분할진동 모드와 열전달 형태를 비교함으로써, 열화상 카메라를 통한 촬영 결과로 진동판 분할진동 모드의 경향성을 빠르게 예상할 수 있어, 마이크로 스피커의 최적 설계에 도움이 되는 지표를 제공할 수 있을 것으로 기대한다.

Determination of stay cable force based on effective vibration length accurately estimated from multiple measurements

  • Chen, Chien-Chou;Wu, Wen-Hwa;Huang, Chin-Hui;Lai, Gwolong
    • Smart Structures and Systems
    • /
    • 제11권4호
    • /
    • pp.411-433
    • /
    • 2013
  • Due to its easy operation and wide applicability, the ambient vibration method is commonly adopted to determine the cable force by first identifying the cable frequencies from the vibration signals. With given vibration length and flexural rigidity, an analytical or empirical formula is then used with these cable frequencies to calculate the cable force. It is, however, usually difficult to decide the two required parameters, especially the vibration length due to uncertain boundary constraints. To tackle this problem, a new concept of combining the modal frequencies and mode shape ratios is fully explored in this study for developing an accurate method merely based on ambient vibration measurements. A simply supported beam model with an axial tension is adopted and the effective vibration length of cable is then independently determined based on the mode shape ratios identified from the synchronized measurements. With the effective vibration length obtained and the identified modal frequencies, the cable force and flexural rigidity can then be solved using simple linear regression techniques. The feasibility and accuracy of the proposed method is extensively verified with demonstrative numerical examples and actual applications to different cable-stayed bridges. Furthermore, several important issues in engineering practice such as the number of sensors and selection of modes are also thoroughly investigated.

다중 홉 무선 인지 시스템에서 효과적인 무선 자원 할당 (Efficient Radio Resource Allocation for Cognitive Radio Based Multi-hop Systems)

  • 신정채;민승화;조호신;장윤선
    • 한국통신학회논문지
    • /
    • 제37권5A호
    • /
    • pp.325-338
    • /
    • 2012
  • 본 논문에서는 무선 인지(Cognitive Radio, CR) 기반의 다중 홉 릴레이 전송 환경에서 링크별 가용 주파수 자원을 할당하는 문제를 다룬다. 경로 탐색, 채널 센싱 및 판단, 자원 할당의 3단계 시나리오를 제시하고 컬러 다중 그래프 모델과 시분할 된 프레임 구조를 토대로 서비스 받는 사용자의 수를 최대화하는 최적화 문제로 수학적 모델링을 한다. 이에 대한 해법으로 단말 선택, 릴레이 및 경로 선택 그리고 각 홉별 주파수 자원 선택의 3단계로 구성되는 부 최적화된 종합적 자원관리 방안을 제시한다. 모의실험에서는 홉-별 시분할 된 프레임 구조를 가지는 셀룰러 기반 2차 시스템을 고려하였으며, 다중 홉 통신과 단일 홉 통신 간의 성능을 비교를 통해 무선인지 시스템에서 다중 홉 통신의 필요성을 보였다. 또한 다중 홉 통신 가운데 가장 우수한 홉 수와 그 환경에 대해 살펴보았다.

OFDMA 시스템에서 실시간 트래픽 전송을 위한 효율적 스케쥴링 기법 (An Efficient Packet Scheduling Scheme to support Real-Time Traffic in OFDMA Systems)

  • 박정식;조호신
    • 한국통신학회논문지
    • /
    • 제32권1A호
    • /
    • pp.13-23
    • /
    • 2007
  • 본 논문에서는 OFDMA(Orthogonal Frequency Division Multiple Access) 시스템에서 실시간 트래픽 전송을 위한 효율적 패킷 스케줄링 기법을 제안한다. 본 방식은 패킷의 시간 지연 구속을 우선 만족시키면서 데이터 전송률도 향상시키는 기법으로 TEDC(Throughput Enhancement Under Delay-Constraint)라 불리운다. 사용자별 트래픽 특성에 따른 허용 지연 시간(Tolerable Delay Time TDT)을 정의하여 다양한 시간 지연 요구 조건을 차별화 하여 관리함으로써 무선 자원의 사용 효율을 향상시킨다. 논문에서 제안하는 TEDC 방식은 두 단계로 이루어진다. 첫 번째 단계에서는, 실시간 서비스를 위해 요구되는 시간 지연 구속을 만족하기 위해 잔여 허용 시간이 남지 않은 긴급한 사용자들에게 우선적으로 무선자원을 할당한다. 두 번째 단계에서는 첫 번째 단계에서 할당하고 남은 잉여 무선 자원에 대해서 자원의 활용도를 최대화하여 전체 데이터 전송률(Throughput)을 향상시킨다. 제안된 TEDC 방식의 성능은 기존의 자원할당 방식인 Round robin, M-LWDF, EXP 방식과 패킷 손실률, 데이터 전송률, 채널 활용도 측면에서 비교, 분석된다. 시뮬레이션 결과, TEDC 방식이 패킷 손실률, 데이터 전송률, 채널 활용도 측면에서 다른 자원 할당 방식보다 모두 우수한 성능을 보였다.

좌굴, 진동, 강도를 고려한 천장크레인의 경량화에 관한 연구 (A Study on the Reduction of Over Head Crane′s Weight Considering Buckling, Vibration and Strength)

  • 홍도관;안찬우
    • 한국항해항만학회지
    • /
    • 제26권3호
    • /
    • pp.317-322
    • /
    • 2002
  • 본 논문은 마그네트 천장크레인 거더에 대한 경량화를 위한 구조최적설계를 수행하였다. 최적화는 ANSYS 소프트웨어를 사용하여 거더의 중량에 대하여 수행되어졌으며, 특히 거더의 상판, 하판, 옆판 그리고 보강판의 두께인 치수에 초점을 맞추었다. 마그네트 크레인의 중량은 처짐, 응력, 고유진동수와 좌굴강도의 제한을 만족하며 약 15%까지 감량되었으며 또한, 구조적인 안전성이 거더의 판넬구조물의 좌굴해석에 의해 입증되었다. 구조최적화로 중량감소에 대해 예로부터 경험적으로 설계된 구조물을 설계하는 것에 매우 유용할 것으로 생각된다. 또한, 본 논문에서는 설계변수들이 목적함수와 상태변수에 미치는 민감도를 평가하였다.

능동형 기울기 가중치 제약에 기반한 환경소리 인식시스템용 DTW 알고리듬 (Active Slope Weighted-Constraints Based DTW Algorithm for Environmental Sound Recognition System)

  • 정영진;이윤정;김필운;김명남
    • 한국멀티미디어학회논문지
    • /
    • 제11권4호
    • /
    • pp.471-480
    • /
    • 2008
  • 농자들은 청각장애를 가지고 있기 때문에 알람, 도어 벨, 싸이렌, 경적, 전화 벨 등과 같은 유용한 소리정보를 인식할 수 없다. 이러한 문제를 해결하기 위해서는 주요한 환경소리 인식방법을 탑재한 휴대형 청각보조 장구가 요구되어진다. 본 논문에서는 환경소리 인식시스템에 적용할 수 있는 능동형 기울기 가중치제약 방식의 새로운 동적 시간정합 알고리듬을 제안하였다. 환경소리 인식방법은 크게 세 단계로 구성된다. 첫 번째 단계에서는 소리의 주파수 성분과 크기를 이용하여 시작점과 끝점을 추출한다. 두 번째 단계에서는 추출된 구간에 대하여 특징을 추출하며 세 번째 단계에서는 추출된 특징들을 분류한다. 실험 결과 제안한 방법의 인식률이 거의 90%가 되었다. 그리고 기존의 동적 시간정합 알고리듬과 비교하였을 때 인식율에 있어서 약 20%정도의 개선이 있었다. 따라서 제안된 방법을 사용하여 농자가 환경소리를 인식할 수 있는 휴대형 청각 보조 장구가 개발된다면 그들의 생활에 편리함을 줄 수 있을 것으로 판단된다.

  • PDF

이동 컴퓨터 환경에서 파일 이주를 이용한 접근 지연 감소 기법 (A Scheme for Reducing File Access Latency with File Migration in Mobile Computing Environments)

  • 한문석;박상윤;엄영익
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제28권11호
    • /
    • pp.581-591
    • /
    • 2001
  • 본 논문은 이동 컴퓨팅 환경에서 다중 이동 클라이언트를 위한 원격 파일 접근 문제를 다루었다. 이러한 환경에서 사용자의 이동성은 파일 접근에 영향을 미치며 이동 호스트는 제한된 용량의 비휘발성 저장 장치를 가진다는 점에서 자원에 대한 심각한 제약이 따른다. 따라서, 통신 및 연산 부하가 파일접근 지연을 야기할 수 있다. 본 논문은 이러한 문제를 해결하기 위하여 파일 이주 기법을 이용하여 접근 지연을 줄일 수 있는 기법을 제안한다. 이 기법의 목표는 모든 이동 호스트들에게 가능하면 신속하게 요청한 파일을 전달하여 접근지연을 최소화하는데 있다. 우리는 이동 호스트의 파일 요청이 있을 때 서버가 파일 이주를 결정하는 주문형 기법을 개발하였다. 시뮬레이션을 통하여 파일 접근 빈도, 파일 크기, 이동성 등이 파일시스템 접근 지연에 미치는 영향을 실험하였다. 시뮬레이션 결과에서 제안된 이주 기법은 파일 접근 빈도가 높고 이동성이 작은 이동 호스트가 요청한 파일에 대한 접근 지연을 줄이는데 효율적이라는 것을 보였다.

  • PDF

다중 표준용 파라미터화된 비터비 복호기 IP 설계 (A Design of Parameterized Viterbi Decoder for Multi-standard Applications)

  • 박상덕;전흥우;신경욱
    • 한국정보통신학회논문지
    • /
    • 제12권6호
    • /
    • pp.1056-1063
    • /
    • 2008
  • 부호화율과 구속장을 선택적으로 지정할 수 있는 다중 표준용 파라미터화된 비터비 복호기의 효율적인 설계에 대해 기술한다. 설계된 비터비 복호기는 부호화율 1/2과 1/3, 구속장 7과 9를 지원하여 4가지 모드로 동작하도록 파라미터화된 구조로 설계되었으며, 각 동작모드에서 공통으로 사용되는 블록들의 공유가 극대화되는 회로구조를 적용하여 면적과 전력소모가 최소화되도록 하였다. 또한, one-point 역추적 알고리듬에 최적화된 ACCS (Accumulate-Subtract) 회로를 적용하였으며, 이를 통해 완전 병렬구조에 비해 ACCS 회로의 면적을 약 35% 감소시켰다. 설계된 비터비 복호기 코어는 0.35-um CMOS 셀 라이브러리로 합성하여 79,818 게이트와 25,600비트의 메모리로 구현되었으며, 70 MHz 클록으로 동작하여 105 Mbps의 성능을 갖는다. 설계된 비터비 복호기의 BER (Bit Error Rate) 성능에 대한 시뮬레이션 결과, 부호화율 1/3과 구속장 7로 동작하는 경우에 3.6 dB의 $E_b/N_o$에서 $10^{-4}$의 비트 오류율을 나타냈다.

BTB를 이용한 프로세서 기반 멀티미디어 응용 SoC 설계 (A Design of Multimedia Application SoC based with Processor using BTB)

  • 정윤진;이병엽;류광기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 추계학술대회
    • /
    • pp.397-400
    • /
    • 2009
  • 본 논문에서는 멀티미디어 어플리케이션을 위한 BTB(Branch Target Buffer)를 이용한 RISC 프로세서 기반 SoC 플랫폼의 ASIC 설계에 대해 기술한다. 제안된 SoC 플랫폼은 성능 개선을 위해 BTB를 포함하며 분기 명령어 패치 시 분기할 타깃 주소를 BTB에 저장함으로써 예측 주소의 명령어를 미리 패치, 파이프라인의 지연을 최소화하였다. 또한, 다양한 멀티미디어 어플리케이션을 위해 VGA 제어기, AC97 제어기, UART 제어기, SRAM 인터페이스, 디버그 인터페이스를 포함한다. 구현된 플랫폼은 다양한 테스트 프로그램을 사용하여 시뮬레이션을 수행하였으며, Xilinx VIRTEX-4 XC4VLX80 FPGA를 이용해 기능 및 타이밍 검증을 수행하였다. 최종적으로 Chartered 0.18um 공정을 이용하여 단일 ASIC 칩으로 구현되었으며 100MHz에서 정상 동작함을 확인하였고, 이전 OpenRISC 마이크로프로세서를 사용한 플랫폼과의 비교를 위해 산술연산 및 AC97 테스트 프로그램을 이용한 시뮬레이션 결과 5~9%의 성능향상을 확인하였다.

  • PDF