• 제목/요약/키워드: digital-circuit

검색결과 1,433건 처리시간 0.032초

NaI(Tl) 섬광결정과 위치민감형 광전자증배관을 이용한 소형 감마카메라의 신호 특성 고찰 (Investigation of the Signal Characteristics of a Small Gamma Camera System Using NaI(Tl)-Position Sensitive Photomultiplier Tube)

  • 최용;김종호;김준영;임기천;김상은;최연성;이경한;주관식;김병태
    • 대한핵의학회지
    • /
    • 제34권1호
    • /
    • pp.82-93
    • /
    • 2000
  • 목적: 이 논문에서는 본 연구진이 개발한 소형 감마카메라 시스템에서 사용한 NaI(Tl)섬광결정-위치민감형 광전자증배관 검출기와 각 전자회로에서의 입 출력 신호특성을 조사하고, 시스템 개발을 위해 각 전자회로에서 결정한 변수들에 대하여 고찰하고자 한다. 대상 및 방법: 크기가 $60{\times}60{\times}6mm^3$인 NaI(Tl) 섬광결정을 위치민감형 광전자증배관에 접합하고, 저항 회로와 전치증폭기, 여러 가지 전자회로, 아날로그-디지털 변환기 그리고 개인용 컴퓨터를 이용하여 소형 감마카메라 시스템을 개발하였다. 섬광결정에서 검출된 신호들을 위치민감형 광전자증배관을 통하여 증폭한 후, 전하분할방법으로 34개의 교차된 양극채널 신호를 4개($X^+,\;X^-,\;Y^+,\;Y^-$) 위치신호로 출력시켰다. 출력된 신호를 전치증폭기와 층폭기를 사용하여 증폭 정형하였으며, 핵기기 모듈(nuclear instrument modules, NIMs)을 이용하여 위치신호와 트리거 신호를 처리하였고, 각 단계에서 신호특성을 분석 고찰하였다. 이 신호들을 아날로그-디지털 변환기와 앵거로직을 사용하여 처리한 후, 일반 개인용 컴퓨터에서 그래픽 프로그램을 이용하여 감마카메라 영상을 구현하였다. 결과: 연구에서 분석 고찰한 신호특성을 그림을 통하여 나타내었으며, 이러한 신호처리를 이용하여 개발한 감마카메라는 약 $8{\times}10^3$ counts/sec/${\mu}Ci$의 계수율을 보였다. 140 keV에 대하여 18% FWHM의 에너지 분해능과 X, Y 방향으로 각각 2.2, 2.3 mm FWHM의 내인성 위치 분해능을 나타내었다. 또한 평행구멍형 조준기를 장착한 상태에서 유방모형에 위치한 $2{\sim}7mm$ 직경의 방사능 분포를 정확하게 영상화할 수 있었다. 결론: 이 연구에서 개발한 소형 감마카메라 시스템을 구성하고 있는 각 전자회로에서 결정한 매개변수와 신호특성 고찰결과를 나타내었다. 이 신호처리 시스템 분석을 통하여 감마선 검출을 이용한 영상표현 기술을 확보할 수 있었으며, 소형 감마카메라 개발을 위한 간단한 신호처리 방법을 고안하여 제시하였다.

  • PDF

순서적 역방향 상태천이 제어에 의한 역추적 비터비 디코더 (Trace-Back Viterbi Decoder with Sequential State Transition Control)

  • 정차근
    • 대한전자공학회논문지TC
    • /
    • 제40권11호
    • /
    • pp.51-62
    • /
    • 2003
  • 본 논문에서는 역추적 비터비 디코더의 순서적 역방향 상태천이 제어에 의한 새로운 생존 메모리 제어와 복호기법을 제안한다. 비터비 알고리즘은 채널오류의 검출과 정정을 위한 부호기의 상태를 추정해서 복호하는 최우추정 복호기법이다. 이 알고리즘은 심볼간 간섭의 제거나 채널등화 등 디지털 통신의 광범위한 분야에 응용되고 있다. 반복연산의 과정을 내포하고 있는 비터비 디코더에서 처리속도의 향상과 함께 VLSI 칩 설계시 점유면적의 삭감을 통한 칩 사이즈의 축소 및 소비전력의 저감 등을 달성하기 위해서는 새로운 구조의 ACS 및 생존 메모리 제어에 관한 연구가 요구되고 있다. 이를 해결하기 위한 하나의 방안으로, 본 논문에서는 역추적 기법에 의한 복호과정에서 역방향 상태천이의 연속적인 제어에 의한 자동 복호 알고리즘을 제안한다. 제안방식은 기존의 방법에 비해 전체 메모리 사용량이 적을 뿐만 아니라 구조가 간단하다. 또한, 메모리 억세스 제어를 위한 주변 회로구성이 필요 없고, 메모리 억세스를 위한 대역폭을 줄일 수 있어 칩 설계시 area-efficiency가 높고 소비전력이 적어지는 특성이 있다 시스톨릭 어레이 구조 형태를 갖는 병렬처리 구성과, 채널잡음을 포함한 수신 데이터로부터의 복호와 구체적인 응용 시스템에 적용한 결과를 제시한다.

1.5비트 비교기를 이용한 인버터 기반 3차 델타-시그마 변조기 (Design of a Inverter-Based 3rd Order ΔΣ Modulator Using 1.5bit Comparators)

  • 최정훈;성재현;윤광섭
    • 전자공학회논문지
    • /
    • 제53권7호
    • /
    • pp.39-46
    • /
    • 2016
  • 본 논문에서는 음성 신호의 디지털 데이타 변환을 위한 인버터와 1.5비트 비교기를 이용한 CMOS 3차 델타-시그마 변조기를 설계하였다. 제안하는 3차 델타-시그마 변환기는 연산증폭기 대신에 1.5비트 비교기를 이용한 멀티비트 구조로 낮은 OSR에서 단일비트 4차 델타-시그마 변조기 대비 높은 신호대 잡음비를 확보하고 인버터 기반 적분기를 사용하여 소모 전력을 최소화 시키며 인버터 기반 적분기 회로를 아날로그 덧셈기로 이용함으로써 전력소모를 감소시키고 회로구조를 단순화 시켰다. 제안한 델타-시그마 변조기는 0.18um CMOS 표준 공정을 통해 제작되었으며, 전체 칩면적은 $0.36mm^2$으로 설계되었다. 제작된 칩의 측정 결과 아날로그 회로는 공급전압 0.8V에서 $28.8{\mu}W$, 디지털 회로는 공급전압 1.8V에서 $66.6{\mu}W$로 총 $95.4{\mu}W$의 전력소모가 측정되었다. 델타-시그마 변조기의 동작주파수 2.56MHz, OSR 64배의 조건에서 2.5kHz의 입력 정현파 신호를 인가하였을 때 SNDR은 80.7 dB, 유효비트수는 13.1 비트, 동적범위는 86.1 dB로 측정되었다. 측정결과로부터 FOM(Walden)은 269 fJ/step, FOM(Schreier)는 169.3 dB로 계산되었다.

Folding-Interpolation 기법을 이용한 1.8V 6-bit 1GS/s 60mW 0.27$mm^2$ CMOS A/D 변환기의 설계 (Design of an 1.8V 6-bit 1GS/s 60mW CMOS A/D Converter Using Folding-Interpolation Technique)

  • 정민호;문준호;황상훈;송민규
    • 대한전자공학회논문지SD
    • /
    • 제44권11호
    • /
    • pp.74-81
    • /
    • 2007
  • 본 논문에서는, 1.8V 6-bit 1GSPS CMOS A/D 변환기를 제안한다. 제안하는 A/D 변환기는 저 전력소모를 위해 폴딩 구조의 A/D 변환기로 구현되었으며, 특히 전압구동 인터폴레이션 기법을 사용하여 전력소모를 최소화 하였다. 또한 전체 A/D 변환기의 전력소모 감소를 위해 새로운 폴더 감소회로를 제안하여 기존의 폴딩 A/D 변환기에 비해 폴더 및 프리앰프 수를 절반으로 줄였고, 새로운 프리앰프 평균화 기법과 폴딩에 적합한 레이아웃 기법을 제안하여 전체 A/D 변환기의 성능을 향상시켰다. 설계된 A/D 변환기는 1GSPS의 변환속도에서 500MHz의 ERBW를 가지며, 이때의 전력소모는 60mW이였다. 측정결과 INL은 $\pm$0.5 LSB, DNL은 $\pm$0.7 LSB 이내의 정적 특성을 보였으며 Fin=100MHz의 샘플링 300MHz에서 SNR=34.1dB의 동적 특성을 나타내었다. 제안하는 A/D 변환기는 0.18um CMOS공정으로 제작되었으며 ADC 코어의 유효 칩 면적은 $0.27mm^2$ 이다.

0.18 um CMOS 공정을 이용한 승압형 DC-DC 컨버터 설계 (Design of a step-up DC-DC Converter using a 0.18 um CMOS Process)

  • 이자경;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권6호
    • /
    • pp.715-720
    • /
    • 2016
  • 본 논문에서는, 휴대기기를 위한 PWM(Pulse Width Modulation), 전압모드 DC-DC 승압형 컨버터를 제안한다. 제안하는 컨버터는 현재 소형화 되어가고 있는 휴대기기 시장에 적합하도록 1 MHz의 스위칭 주파수를 사용하여 칩 면적을 줄였다. 제안하는 DC-DC 컨버터는 전력단과 제어단으로 이루어지며 전력단은 인덕터, 출력 커패시터, MOS 트랜지스터 등으로 구성되며 제어단은 연산증폭기, 밴드갭 회로, 소프트 스타트 블록, 히스테리시스 비교기와 비겹침 드라이버로 구성된다. 설계된 회로는 히스테리시스 비교기와 논오버랩 드라이버를 사용하여 낮은 전압에서 구동되는 휴대기기의 잡음의 영향을 줄이고 출력전압 리플을 감소시켰다. 제안하는 회로는 1-poly 6-metal CMOS 매그나칩/하이닉스 $0.18{\mu}m$ 공정을 사용하여 레이아웃을 진행하였다. 설계된 컨버터는 입력 전압 3.3 V, 출력전압 5 V, 출력전류 100 mA 출력전압 대비 1%의 출력 전압 리플과 1 MHz의 스위칭 주파수의 특성을 갖는다. 본 논문에서 제안하는 승압형 DC-DC 컨버터는 PDA, 휴대폰, 노트북 등 휴대용 전자기기 시장에 맞는 고효율, 소형화 컨버터로서 유용하게 사용 될 것으로 사료된다.

스마트기기를 위한 12 V 승압형 PWM DC-DC 변환기 설계 및 특성해석 (Design and Analysis of a 12 V PWM Boost DC-DC Converter for Smart Device Applications)

  • 나재훈;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권6호
    • /
    • pp.239-245
    • /
    • 2016
  • 본 논문에서는 스마트기기의 배터리를 전원으로 갖는 12 V 승압형 PWM 변환기를 설계하고 컨버터를 구성하는 각 소자들의 손실을 계산하여 가장 안정적인 동작을 하는 설계 값을 도출하였다. 12 V 승압형 PWM 변환기는 저항, 커패시터 및 인덕터 등의 여러 수동소자를 비롯하여, 다이오드, 전력 스위치용 파워 MOS 트랜지스터와 PWM 신호제어를 위한 IC를 사용하여 구현하였다. 컨버터를 구성하는 주요 소자들의 이론적인 계산 값과 회로설계 해석프로그램인 PSPICE를 사용한 시뮬레이션 결과를 비교하고 각 소자 값들을 변화시키며 결과 파형을 분석한다. 분석한 컨버터를 실제 PCB 보드에 구성하고 디지털 오실로스코프와 DMM 멀티미터를 사용하여 측정하였고, SPICE 시뮬레이션을 통해 얻은 결과 값과 비교하였다. 설계한 컨버터에서 사용한 제어용 IC 칩은 TI(텍사스 인스트루먼트) 사의 LM3481을 사용하여 설계를 구현하였고, 5V 입력, 12V의 출력 값을 가지는 것을 확인하였다. 모의실험과 동일한 조건에서 출력전압, 리플전압 및 부하, 입력전압 변도율 등의 특성에 대한 측정결과는 SPICE 시뮬레이션 결과와 일치하는 것을 확인하였다.

다중 모드 다중 대역(MMMB) 통신 환경을 위한 매크로-마이크로 주파수 재구성 안테나 (Macro-Micro Reconfigurable Antenna for Multi Mode & Multi Band(MMMB) Communication Systems)

  • 염인수;최정환;정영배;김동호;정창원
    • 한국전자파학회논문지
    • /
    • 제20권10호
    • /
    • pp.1031-1041
    • /
    • 2009
  • 본 논문에서는 다중 대역에서 매크로-마이크로 주파수 튜닝이 가능한 소형의 패치 모노폴 안테나를 소개하였다. 제안된 재구성 안테나는 PCB 기판(FR-4: $\varepsilon_r=4.4$ and tan $\delta=0.02$) 위에 미앤더(meander) 형태의 안테나로 설계하였고, Wibro(2.3~2.4 GHz)와 WLAN a/b(2.4~2.5 GHz/5.15~5.35 GHz)대역에서 일정한 이득을 유지하면서 각각의 서비스 대역에서 동작한다. 두 개의 다이오드, 핀 다이오드와 버렉터 다이오드가 주파수 튜닝을 위해 안테나 상에 내장되었으며, 핀 다이오드는 2 GHz와 5 GHz의 대역을 스위칭(매크로 튜닝)하기 위해 사용되었으며, 버렉터 다이오드는 2.3~2.5 GHz와 5.15~5.35 GHz의 서비스 대역 내 미세 주파수 튜닝(마이크로 튜닝)을 위하여 사용되었다. 또한, 두 주파수 대역(2 GHz와 5 GHz) 사이에서의 불요 공진(spurious resonance)은 미앤더(meander) 사이의 갭을 조정하여 제거되었다. 안테나는 각각의 서비스 대역에서 2 dBi 이상의 일정한 이득을 보인다. 제안된 안테나의 측정 결과는 매크로-마이크로 주파수 튜닝 기술이 재구성 가능한 다중 대역 다중 모드(Multi-Mode Multi-Band: MMMB) 무선 통신 시스템에서 유용하게 사용될 수 있음을 보여준다.

슈도-세그멘테이션 기법을 이용한 저 전력 12비트 80MHz CMOS D/A 변환기 설계 (Design of Low Power 12Bit 80MHz CMOS D/A Converter using Pseudo-Segmentation Method)

  • 주찬양;김수재;이상민;강진구;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권4호
    • /
    • pp.13-20
    • /
    • 2008
  • 본 논문에서는 무선 통신 응용 시스템에 적합하도록 슈도-세그멘테이션 기법을 이용하여 저 전력 12비트 80MHz D/A 변환기를 CMOS 0.18um n-well 1-Poly/6-Metal 공정으로 설계하였다. 슈도-세그멘테이션 기법은 간단한 병렬 버퍼로 구성된 이진 디코더를 사용함으로써 구조적으로 간단해지며 저 전력으로 구현이 가능하다. 또한, 스위칭 코어 회로에 글리치 억제 회로와 입력신호의 스윙을 감소시키는 구동 회로를 설계함으로써 추가적인 스위칭 잡음을 줄일 수 있었다. 측정 결과 제안한 저 전력 12bit 80MHz CMOS D/A 변환기는 샘플링 주파수 80MHz일 때, 입력 주파수 1MHz에서 SFDR은 66.01dBc, 유효비트수는 10.67비트를 보여주었다. INL/DNL은 ${\pm}1.6LSB/{\pm}1.2LSB$로 측정되었으며, 글리치 에너지는 $49pV{\cdot}s$로 나타났다. 전력 소모는 1.8V 전원 전압에서 최대 속도인 80MHz일 때 46.8mW로 측정되었다.

하나의 원형 편파 안테나와 PLL을 이용하여 소형이면서도 개선된 잡음 성능을 갖는 2.4 GHz 바이오 레이더 시스템 (A 2.4 GHz Bio-Radar System with Small Size and Improved Noise Performance Using Single Circular-Polarized Antenna and PLL)

  • 장병준;박재형;육종관;문준호;이경중
    • 한국전자파학회논문지
    • /
    • 제20권12호
    • /
    • pp.1325-1332
    • /
    • 2009
  • 본 논문에서는 인체의 호흡 및 심박수 측정을 위해 2.4 GHz에서 동작하는 바이오 레이더 시스템의 소형화 및 성능 개선 방안으로서 하나의 원형 편파 안테나와 PLL 회로를 갖는 시스템을 설계하고 그 측정 결과를 제시 하였다. 제작된 바이오 레이더는 $90^{\circ}$ 하이브리드를 이용하여 원형 편파 특성과 송수신 격리 특성을 갖는 마이크 로스트립 안테나, 저잡음 증폭기, 전력 증폭기, 위상 고정 루프를 갖는 전압 제어 발진기, 직교 복조기 및 아날로그 회로로 구성된다. 특히, 단일 원형 편파 안테나를 소형화하기 위하여 annular-ring 형태의 마이크로스트립 안 테나를 송수신 회로와 적층함으로써, $40\times40mm^2$의 크기로 소형화할 수 있었다. 또한, 누설 송신 신호에 인한 수신부의 위상 잡음의 영향을 최소화하기 위하여 PLL 회로를 채용함으로써, 개선된 신호대 잡음비 성능을 갖도록 하였다. 설계된 바이오 레이더 시스템은 특별한 신호 처리 없이 50 cm 떨어진 사람의 호흡 및 심박수를 측정할 수 있음을 확인하였다.

CC1020을 이용한 RFID Tag 데이터 통신 시스템 구현 (The Realization of RFID Tag Data Communication System Using CC1020)

  • 조형국
    • 한국정보통신학회논문지
    • /
    • 제15권4호
    • /
    • pp.833-838
    • /
    • 2011
  • 제조 산업현장에서 RFID 시스템은 제조 물품의 데이터를 수집, 분류 그리고 처리를 위하여 사용되어진다. 큰 공장에서 RFID시스템을 설치하려면 RS232통신을 위한 많은 양의 유선 데이터 통신망이 필요하다. 만약 공장에서 RFID 시스템의 설치장소가 변경이 되거나 혹은 증설되는 경우 이미 설치된 유선 데이터 망은 다시 재 설치되어야 한다. 이러한 재설치를 위해서 많은 시간적 그리고 금전적인 재투자가 필요하다. 그러나 무선 데이터 통신망을 이용하면 초기 설치 혹은 재설치가 매우 간단하다. 본 논문에서는 무선통신시스템과 RFID 시스템을 구현하였다. 무선통신시스템을 위해서 CC1020칩을 사용하였고 RFID 시스템을 위해서 EM4095칩을 사용하였다. CC1020칩은 고 신뢰 데이터 통신이 가능하며 간단한 상태 레지스터를 설정함으로서 송신과 수신 상태전환 그리고 400 MHz 혹은 900 MHz의 원하는 주파수를 선택할 수 있다. 또한 통신거리는 외장안테나를 사용하면 약 50m이다. RFID 시스템을 위한 EM4095는 125 KHz 반송주파수를 사용하며 적은 수의 부품을 연결함으로써 리더 시스템을 구현할 수 있다. 그리고 Tag은 읽기 전용인 EM4100을 사용되어졌다. 무선통신 시스템과 RFID 시스템을 제어하기 위해 Atmega128을 사용되어졌다. 구현된 시스템으로 Tag의 데이터가 50 m 거리에서는 에러 없이 통신이 되는 것을 확인하였다. 논문에서 CC1020을 위한 회로도와 동작 프로그램, 그리고 RFID 시스템의 회로도와 동작 프로그램을 보였다. 그리고 실험에 사용된 시스템을 사진으로 보이고, CC1020의 데이터 동작 파형을 그림으로 보였으며. 각 전송방법에 대한 성능을 보였다.