• 제목/요약/키워드: bus interface

검색결과 246건 처리시간 0.031초

$Excalibur^{TM}$ 상에서의 DMAC 구현 (DMAC implementation On $Excalibur^{TM}$)

  • 황인기
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.959-961
    • /
    • 2003
  • In this paper, we describe implemented DMAC (Direct Memory Access Controller) architecture on Altera's $Excalibur^{TM}$ that includes industry-standard $ARM922T^{TM}$ 32-bit RISC processor core operating at 200 MHz. We implemented DMAC based on AMBA (Advanced Micro-controller Bus Architecture) AHB (Advanced Micro-performance Bus) interface. Implemented DMAC has 8-channel and can extend supportable channel count according to user application. We used round-robin method for priority selection. Implemented DMAC supports data transfer between Memory-to-Memory, Memory-to-Peripheral and Peripheral-to-Memory. The max transfer count is 1024 per a time and it can support byte, half-word and word transfer according to AHB protocol (HSIZE signals). We implemented with VHDL and functional verification using $ModelSim^{TM}$. Then, we synthesized using $LeonardoSpectrum^{TM}$ with Altera $Excalibur^{TM}$ library. We did FPGA P&R and targeting using $Quartus^{TM}$. We can use implemented DMAC module at any system that needs high speed and broad bandwidth data transfers.

  • PDF

The Development of Rugged Embedded Measurement System by Using PXI Bus

  • Yu, Jae-Taeg;Kim, Dae-Won;Goo, Sang-Haw;Lee, Jang-Myung
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.53.1-53
    • /
    • 2001
  • We have used many Instrumentations to acquire the performance data of vehicles for many years. but these could not satisfied with environment specifications (vibration, shock, temperature) and data processing speed to applicate the performance test for armored military vehicles because of having developed as a common vehicles/fixed installation equipments. So new rugged embedded measurement system required to do large data acquisition and high processing speed (Maximum sample rate : 1.25MHz/ch) with rugged environment specifications. We have developed embedded measurement system by using PXI(PCI eXtension for Instrumentation)bus interface which were composed of stand alone controller and versatile data acquisition boards(analog, digital, vision ...

  • PDF

DMA 인터페이스를 갖는 블루투스 기저대역 모듈의 설계 및 구현 (Design and Implementation of a Bluetooth Baseband Module with DMA Interface)

  • 천익재;오종환;임지숙;김보관;박인철
    • 대한전자공학회논문지SD
    • /
    • 제39권3호
    • /
    • pp.98-109
    • /
    • 2002
  • 블루투스 무선 기술은 음성 및 데이터 전송을 위한 단거리 일대다중 무선 주파수 통신을 위해 제안된 범용적으로 사용 가능한 무선통신 기술이다. 블루투스는 2.4㎓ ISM 밴드에서 동작하며 약 l0m 범위의 다양한 이동 장치와 휴대용 장치를 위한 저가격의 기저대역 무선 접속을 제공한다 본 논문은 DMA 방식의 블루투스 기저대역 모듈을 개발하고 그 구조와 테스트 결과를 보인다. 개발된 모듈은 링크 컨트롤러, UART 그리고 오디오 코덱의 세가지 블록으로 구성되며 메인 프로세서 사이의 정보 전달 및 DMA지원을 위한 버스 인터페이스와 RF모듈과의 데이터 송수신을 위한 RF 인터페이스를 지원한다. DMA의 사용은 FIFO를 이용한 데이터의 송수신 방법을 사용하는 기저대역 모듈에 비하여 모듈의 구현 크기 및 데이터의 처리 속도에 있어서도 많은 차이점을 갖는다. 각 블록을 DMA를 지원하도록 설계함으로써 작은 크기의 모듈을 설계할 수 있다. 이러한 작은 크기의 모듈은 생산비용의 절감과 함께 다양한 응용분야에 사용될 수 있는 범용성을 제공한다. 또한 본 모듈은 UART를 이용한 펌웨어 업그레이드 방식을 지원하고 소프트 IP로 설계되었으며 FPGA와 ASIC으로 구현하여 개인용 컴퓨터 사이의 파일 전송과 비트-스트림 전송을 통해 테스트 되었다.

MPEG-2 비디오 부호화기의 프레임 메모리 인터페이스 개선에 관한 연구 (A Study on the Improvement of Frame Memory Interface of MPEG-2 Video Encoder)

  • 이인섭;임순자;김환용
    • 한국컴퓨터산업학회논문지
    • /
    • 제2권2호
    • /
    • pp.211-218
    • /
    • 2001
  • 본 논문에서는 동영상 부호화기에서 프레임 메모리 인터페이스의 하드웨어 구현을 위해 기존의 DRAM이 아닌 SDRAM을 사용하여 효율적인 메모리 맵의 구조를 제안한다. 동일한 버스에서도 효과적인 메모리 맵과 내부 버퍼 크기를 줄여 하드웨어 복잡도을 개선하고 내부 로직을 간략화하여 면적을 최소화하였다. 기존의 시스템은 매크로 블록 단위로 메모리에 저장하고 다시 출력을 위해서 랜덤하게 저장되어 있는 데이터를 액세스하여 많은 시간을 소비한다. 따라서 데이터를 라인 단위로 저장 및 처리하므로 메모리의 엑세스 시간을 효과적으로 줄일 수 있는 방법을 제시하였다.

  • PDF

Study of Bidirectional DC-DC Converter Interfacing Energy Storage for Vehicle Power Management Using Real Time Digital Simulator (RTDS)

  • Deng, Yuhang;Foo, Simon Y.;Li, Hui
    • Journal of Power Electronics
    • /
    • 제11권4호
    • /
    • pp.479-489
    • /
    • 2011
  • The bidirectional dc-dc converter, being the interface between Energy Storage Element (ESE) and DC bus, is an essential component of the power management system for vehicle applications including electric vehicle (EV), hybrid electric vehicle (HEV), and fuel cell vehicle (FCV). In this paper, a novel multiphase bidirectional dc-dc converter interfacing with battery to supply and absorb the electric energy in the FCV system was studied with the help of real time digital simulator (RTDS). The mathematical models of fuel cell, battery and dc-dc converter were derived. A power management strategy was developed and first simulated in RTDS. A Power Hardware-In-the-Loop (PHIL) simulation using RTDS is then presented. The main challenge of this PHIL is the requirement for a highly dynamic bidirectional Simulation-Stimulation (Sim-Stim) interface. This paper describes three different interface algorithms. The closed-loop stability of the resulting PHIL system is analyzed in terms of time delay and sampling rate. A prototype bidirectional Sim-Stim interface is designed to implement the PHIL simulation.

개선된 GUI기반의 전력조류분석용 소프트웨어개발에 관한 연구 (A Study on the Development of Improved Visualization Software of GUI based for Load Flow of Power System)

  • 이희영
    • 한국컴퓨터산업학회논문지
    • /
    • 제4권10호
    • /
    • pp.611-620
    • /
    • 2003
  • 본 논문에서는 상정사고를 감안한 개선된 GUI기반의 전력계통의 조류해석 도구를 제시하였다. 제시한 툴은 전력계통의 조류계산의 교수 및 학습을 돕는 효과적인 도구이다. 이 소프트웨어는 Asymetrix사의 ToolBookII로 개발하였으며 명칭을 PFGUI(Power Flow GUI)로 정하였다. PFGUI는 입력매개변수와 그 결과간의 관계성을 테이블 형태가 아닌 시각적인 그림으로 보여 주기 때문에 전력계통운용및 제어의 연구에 더욱 친화적이다 PFGUI는 선로탈락시의 조류계산 출력을 계통구성도상에 같이 나타내도록 하였다. 사용자들은 계동도강에서 조류계산의 시스템 데이터를 입력하고 손쉽게 모선의 전압과 전력, 선로조류에 대한 결과도를 확인 할 수 있다. 또한 선로전압조정기, 콘덴서, 부하레벨, 선로탈락 등의 다양한 형태의 영향을 파악할 수 있다. 제안된 PFGUI는 Ward-Hale 6-Bus 계통을 연구대상으로 하였다.

  • PDF

XSNP: 고성능 SoC 버스를 위한 확장된 SoC 네트워크 프로토콜 (XSNP: An Extended SaC Network Protocol for High Performance SoC Bus Architecture)

  • 이찬호;이상헌;김응섭;이혁재
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제33권8호
    • /
    • pp.554-561
    • /
    • 2006
  • 최근, SoC 설계연구가 활발히 진행되고 있으며, 하나의 시스템에 보다 많은 수의 IP가 포함되고 있다. 많은 IP 간의 효율적인 통신과 재사용율을 높이기 위해 다양한 프로토콜과 버스 구조들이 연구되고 있다. 기존의 공유 버스 구조의 문제점을 해결하기 위해 제안된 SNP(SoC Network Protocol) 와 SNA(SoC Network Architecture)는 각각 peer-to-peer 방식의 프로토콜과 버스 구조이다. 한편 AMBA AHB 는 대규모 SoC 시스템에 다소 부적절한 구조를 가짐에도 불구하고 산업 표준으로 자리매김 해왔다. 따라서 기존의 많은 IP들이 AMBA 인터페이스를 가지고 있으나 SNP 와는 프로토콜과 완벽하게 호환되지 않는 문제점을 가지고 있다. 기존의 IP 들의 인터페이스를 SNP 로 바꾸기 전까지는 새로 제안된 버스 구조에서도 AMBA AHB 와의 호환성을 완전히 배제할 수가 없다. 본 논문에서는 기존의 SNP 가 확장된 XSNP(extended SNP) 스펙과 SNA 기반 시스템에서 이를 지원하는 SNA 컴포넌트를 제안한다. AMBA AHB 와 SNP 사이의 프로토콜 변환을 지원하기 위해서 기존 SNP 의 페이즈를 1 비트 확장하여 새로운 8 개의 페이즈를 추가하였다. 따라서 AMBA 호환 가능한 IP 는 SNP 를 통해 성능 감쇠 없이 AHB-to-XSNP 변환기를 통해 통신할 수 있다. 또한 이러한 확장 방법은 AMBA AHB 뿐 아니라 SNP 와 다른 버스 프로토콜 사이의 신호 변환에도 이용하여 SNP 의 유연성과 성능을 향상시킬 수 있다. 제안된 구조의 검증 / 평가를 위해 다양한 시뮬레이션을 수행하였으며, AMBA AHB 와의 호환성에 있어 문제가 없다는 것을 검증하였다.

AC Motor 제어용 PWM ASIC 설계 및 개발 (PWM ASIC Development for AC Servo and Spindle motor control)

  • 최종률
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2000년도 전력전자학술대회 논문집
    • /
    • pp.605-609
    • /
    • 2000
  • This paper presents a development of the Pulse Width Modulation ASIC for control of the AC servo or spindle motor in machine tools. The ASIC is designed two PWM functions for simultaneous control of a converter and an inverter. Also the device includes additionally two UART functions for interfacing the RS232C with PC or other devices. The device is connected to the microprocessor of Intel or Motorola by bus interface. The required output voltage and frequency for the motor control is programmed to the PWM block and the corresponding switching signals are calculated and generated with regard to the programmed value.

  • PDF

IEEE 1149.1 기반의 WDM/SCM 다채널 모니터링 기능 설계 (Implementation of WDM/SCM multi channel monitoring function based on IEEE 1149.1)

  • 정의석;이철수;장승현;김병휘
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.472-474
    • /
    • 2005
  • In WDM/SCM-PON system more than thousand signals must be gathered to monitor for operation. We have implemented IEEE STD 1149.1 JTAG serial interface bus to gather and monitor analog signals. Required area is just $5{\times}5mm^2$. Gathering time per one signal is $1.75{\mu}$ second. Performance to gather is better than that defined in SFF-8472.

  • PDF

32 비트 저전력 스마트카드 IC 설계 (Design of 32 bits tow Power Smart Card IC)

  • 김승철;김원종;조한진;정교일
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.349-352
    • /
    • 2002
  • In this Paper, we introduced 32 bit SOC implementation for multi-application Smart Card and described the methodology for reducing power consumption. It consists of ARMTTDMI micro-processor, 192 KBytes EEPROM, 16 KB SRAM, crypto processors and card reader interface based on AMBA bus system. We used Synopsys Power Compiler to estimate and optimize power consumption. Experimental results show that we can reduce Power consumption up to 62 % without increasing the chip area.

  • PDF