• 제목/요약/키워드: U-Gate

검색결과 147건 처리시간 0.035초

공정압력에 따른 TaInZnO 박막 트랜지스터의 전기적 특성

  • 박현우;김부경;박진성;정권범
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.165-165
    • /
    • 2012
  • 비정질의 Tantalum-indium-zinc oxide (TIZO) 박막 트랜지스터는 RF-sputtering 방법으로 증착되었으며 소결된 단일 타겟을 사용하였다. 증착당시 반응 가스는 알곤과 산소를 95 : 5로 섞어 반응성 스퍼터링을 진행하였으며, 1 mtorr에서 5 mtorr까지 다양한 공정압력에서 증착한 이 후 Furnace system을 통하여 $350^{\circ}C$의 온도로 1시간 동안 후열처리 공정을 진행하였다. 비정질 TIZO 박막을 활성 층으로 사용하여 제작한 박막 트랜지스터는 공정압력이 낮아짐에 따라 높은 이동도와 낮은 subthrehsold gate swing 보였다. 이러한 현상의 원인을 규명하고자 물리적, 전기적, 광학적 분석을 통하여 공정압력의 변화가 박막 트랜지스터 구동에 미치는 영향을 해석하였다. 우선 공정압력에 따른 TIZO 박막의 Ta, In, Zn, O 각각의 조성을 분석하기 위하여 Rutherford back scattering (RBS) 분석을 실시하였다. 또한 X-선 회절(X-ray diffraction)분석을 통해 열처리된 TIZO 박막은 공정압력에 따라 물리적 구조의 변화를 일으키지 않으며 모든 박막은 비정질상을 보이는 것을 확인하였다. 3.3eV의 광학적 밴드 갭은 기존에 보고되었던 비정질 산화물 반도체(InGaZnO, HfInZnO 등)와도 유사한 밴드갭을 가지고 있음을 확인하였다. 또한, spectroscopic ellipsometry (SE)분석을 통하여 전도대 이하 밴드 갭 내에 존재하는 결함상태 및 전도대에서 결함상태까지의 에너지 준위 그리고 공정압력에 따라 결함의 양과 발생되는 에너지 준위가 변화하는 현상을 관측하였다. 박막을 제조 할 때의 공정압력은 박막 내의 결함의 양 및 발생되는 에너지 준위의 변화를 야기하고 변화된 결함의 양과 발생된 에너지 준위에 따라 박막트랜지스터의 전기적 특성을 변화시킨다는 결과를 도출하였다.

  • PDF

TFT 소자에 응용하기 위한 ALD에 의해 성장된 ZnO channeal layer의 두께에 대한 영향

  • 안철현;우창호;황수연;이정용;조형균
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 추계학술대회 논문집
    • /
    • pp.41-41
    • /
    • 2009
  • We utilized atomic layer deposition (ALD) for the growth of the ZnO channel layers in the oxide thin-film-transistors (TFTs) with a bottom-gate structure using a $SiO_2/p-Si$ substrate. For fundamental study, the effect of the channel thickness and thermal treatment on the TFT performance was investigated. The growth modes for the ALD grown ZnO layer changed from island growth to layer-by-layer growth at thicknesses of > 7.5 nm with highly resistive properties. A channel thickness of 17 nm resulted in the good TFT behavior with an onloff current ratio of > $10^6$ and a field effect mobility of 2.9 without the need for thermal annealing. However, further increases in the channel thickness resulted in a deterioration of the TFT performance or no saturation. The ALD grown ZnO layers showed reduced electrical resistivity and carrier density after thermal treatment in oxygen.

  • PDF

IGBT를 이용한 다기능 무정전전원 공급장치 (UPS)개발 (DEVELOPMENT OF MULTI-FUNCTIONAL UNINTERRUPTIBLE POWER SUPPLY USING INSULATED GATE BIPOLAR TRANSISTORS)

  • 김동욱;신현주;김연풍;백병산;류승표;민병권;최상덕
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1994년도 하계학술대회 논문집 A
    • /
    • pp.573-575
    • /
    • 1994
  • Resent research activities and technical trends for UPS(UNINTERRUPTIBLE POWER SUPPLY) are reviewed. There are increasing demands for UPS to get mote useful performance. This needs are high-efficiency, high-confidency, high-quality, low-cost. self-diagnosis. maintenance-free, and a wide variety of options. These can be satisfied with high-technology and optimal system coordination. In this paper. according to these demands. a newly developed UPS and a wide variety of options are introduced. Also. the data related are presented.

  • PDF

천공장치를 이용한 배수설비 연결관 시공 기술에 관한 연구 (A Study for Drainage Pipe Construction Method using a Boring Machine)

  • 장재구;강선홍;김동은;정태호
    • 상하수도학회지
    • /
    • 제25권6호
    • /
    • pp.869-875
    • /
    • 2011
  • Ministry of Environment has been promoting BTL business of the sewer rehabilitation which continues from 2005 up to now. Sewer rehabilitation is classified into three parts : wastewater pipe rehabilitation, rainwater pipe rehabilitation and drainage equipment rehabilitation. Drainage equipment rehabilitation is that drainage pipe connects wastewater pipe directly without water-purifier. In the drainage equipment construction, it is inevitable to have the damage of ground structures(wall, gate and U drain, etc) when an open excavation method is used. Therefore it is necessary to develop non-excavation method to connect drainage pipe and wastewater pipe like jacking method to avoid the damage of ground structure. This paper has conducted an analysis of the non-excavation method using a boring machine attached to backhoe, which is issued the verification certificate of environmental technology according to the Development of and Support for Environmental Technology Act, article.7. The index set in this analysis was sectionalized to the condition of construction, the grade of drainage pipe, the size of excavated hole, the amount of waste cement concrete and asphalt concrete and the benefit effect compared to open excavation method.

Ultraviolet (UV)Ray 후처리를 통한 InGaZnO 박막 트랜지스터의 전기적 특성변화에 대한 연구

  • 최민준;박현우;정권범
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.333.2-333.2
    • /
    • 2014
  • RF 스퍼터링 방법을 이용하여 제작된 IGZO 박막 트랜지스터 및 단막을 제조하여 UV처리 유무에 따른 전기적 특성을 평가하였다. IGZO 박막 트랜지스터는 Bottom gate 구조로 제조되었으며 UV처리 이후 전계효과 이동도, 문턱전압 이하 기울기 값등 모든 전기적 특성이 개선된 것을 확인 하였다. 이후 UV처리에 따른 소자의 전기적 특성 개선에 대한 원인을 분석하기위해 물리적, 전기적, 광학적 분석을 실시하였다. XRD분석을 통해 UV처리 유무에 따른 IGZO박막의 물리적 구조 변화를 관찰했지만 IGZO박막은 UV처리 유무에 상관없이 물리적 구조를 갖지 않는 비정질 상태를 보였다. IGZO 박막 트랜지스터의 문턱전압 이하의 기울기 값과을 통하여 반도체 내부에 존재하는 결함의 양을 계산한 결과 UV를 조사하였을 때 결함의 양이 감소하는 결과를 얻었으며 이 결과는 SE를 통해 밴드갭 이하 결함부분을 측정하였을 때와 같은 결과였다. 또한 UV처리 전에는 shallow level defect, deep level defect등의 넓은 준위에서 결함이 발견된 반면 UV처리 이후에는 deep level defect준위는 없어지고 shallow level defect준위 역시 급격하게 감소한 것을 볼 수 있었다. 결과적으로 IGZO 박막의 경우 UV처리를 함에 따라 결함의 양이 감소하여 IGZO박막 트랜지스터의 전계 효과 이동도를 증가 시킬 뿐 아니라 문턱전압 이하 기울기 값을 감소시키는 원인으로 작용하게 된다는 결과를 도출하였다.

  • PDF

미세접촉프린팅공정을 이용한 플렉시블 디스플레이 유기박막구동소자 제작 (Fabrication of Organic Thin Film Transistor(OTFT) for Flexible Display by using Microcontact Printing Process)

  • 김광영;조정대;김동수;이제훈;이응숙
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2006년도 춘계학술대회 논문집
    • /
    • pp.595-596
    • /
    • 2006
  • The flexible organic thin film transistor (OTFT) array to use as a switching device for an organic light emitting diode (OLED) was designed and fabricated in the microcontact printing and low-temperature processes. The gate, source, and drain electrode patterns of OTFT were fabricated by microcontact printing which is high-resolution lithography technology using polydimethylsiloxane(PDMS) stamp. The OTFT array with dielectric layer and organic active semiconductor layers formed at room temperature or at a temperature tower than $40^{\circ}C$. The microcontact printing process using SAM(self-assembled monolayer) and PDMS stamp made it possible to fabricate OTFT arrays with channel lengths down to even nano size, and reduced the procedure by 10 steps compared with photolithography. Since the process was done in low temperature, there was no pattern transformation and bending problem appeared. It was possible to increase close packing of molecules by SAM, to improve electric field mobility, to decrease contact resistance, and to reduce threshold voltage by using a big dielecric.

  • PDF

SOI 기판 위에 SONOS 구조를 가진 플래쉬 메모리 소자의 subthreshold 전압 영역의 전기적 성질

  • 유주태;김현우;유주형;김태환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.216-216
    • /
    • 2010
  • Floating gate를 이용한 플래시 메모리와 달리 질화막을 트랩 저장층으로 이용한 silicon-oxide-silicon nitride-oxide silicon (SONOS) 구조의 플래시 메모리 소자는 동작 전압이 낮고, 공정과정이 간단하며 비례 축소가 용이하여 고집적화하는데 유리하다. 그러나 SONOS 구조의 플래시 메모리소자는 비례 축소함에 따라 단 채널 효과와 펀치스루 현상이 커지는 문제점이 있다. 비례축소 할 때 발생하는 문제점을 해결하기 위해 플래시 메모리 소자를 FinFET과 같이 구조를 변화하는 연구는 활발히 진행되고 있으나, 플래시 메모리 소자를 제작하는 기판의 변화에 따른 메모리 소자의 전기적 특성 변화에 대한 연구는 많이 진행되지 않았다. 본 연구에서는 silicon-on insulator (SOI) 기판의 유무에 따른 멀티비트를 구현하기 위한 듀얼 게이트 가진 SONOS 구조를 가진 플래시 메모리 소자의 subthreshold 전압 영역에서의 전기적 특성 변화를 조사 하였다. 게이트 사이의 간격이 감소함에 따라 SOI 기판이 있을 때와 없을 때의 전류-전압 특성을 TCAD Simulation을 사용하여 계산하였다. 전류-전압 특성곡선에서 subthreshold swing을 계산하여 비교하므로 SONOS 구조의 플래시 메모리 소자에서 SOI 기판을 사용한 메모리 소자가 SOI 기판을 사용하지 않은 메모리 소자보다 단채널효과와 subthreshold swing이 감소하였다. 비례 축소에 따라 SOI 기판을 사용한 메모리 소자에서 단채널 효과와 subthreshold swing이 감소하는 비율이 증가하였다.

  • PDF

Electrical characteristics of high-k stack layered tunnel barriers with Post-Rapid thermal Annealing (PRA) for nonvolatile memory application

  • 황영현;유희욱;손정우;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.186-186
    • /
    • 2010
  • 소자의 축소화에 따라 floating gate 형의 flash 메모리 소자는 얇은 게이트 절연막 등의 이유로, 이웃 셀 간의 커플링 및 게이트 누설 전류와 같은 문제점을 지니고 있다. 이러한 문제점을 극복하기 위해 charge trap flash 메모리 (CTF) 소자가 연구되고 있지만, CTF 메모리 소자는 쓰기/지우기 속도와 데이터 보존 성능간의 trade-off 관계와 같은 문제점을 지니고 있다. 최근, 이를 극복하기 위한 방안으로, 다른 유전율을 갖는 유전체들을 적층시킨 터널 절연막을 이용한 Tunnel Barrier Engineered (TBE) 기술이 주목 받고 있다. 따라서, 본 논문에서는 TBE 기술을 적용한 MIS-capacitor를 높은 유전율을 가지는 Al2O3와 HfO2를 이용하여 제작하였다. 이를 위해 먼저 Si 기판 위에 Al2O3 /HfO2 /Al2O3 (AHA)를 Atomic Layer Deposition (ALD) 방법으로 약 2/1/3 nm의 두께를 가지도록 증착 하였고, Aluminum을 150 nm 증착 하여 게이트 전극으로 이용하였다. Capacitance-Voltage와 Current-Voltage 특성을 측정, 분석함으로써, AHA 구조를 가지는 터널 절연막의 전기적인 특성을 확인 하였다. 또한, high-k 물질을 이용한 터널 절연막을 급속 열처리 공정 (Rapid Thermal Annealing-RTA) 과 H2/N2분위기에서 후속열처리 공정 (Post-RTA)을 통하여 전기적인 특성을 개선 시켰다. 적층된 터널 절연막은 열처리를 통해 터널링 전류의 민감도의 향상과 함께 누설전류가 감소됨으로서 우수한 전기적인 특성이 나타남을 확인하였으며, 적층된 터널 절연막 구조와 적절한 열처리를 이용하여 빠른 쓰기/지우기 속도와 전기적인 특성이 향상된 비휘발성 메모리 소자를 기대할 수 있다.

  • PDF

Silicon-oxide-nitride-oxide-silicon구조를 가진 전하포획 플래시 메모리 소자의 Slicon-on-insulator 기판의 절연층 깊이에 따른 전기적 특성

  • 황재우;김경원;유주형;김태환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제41회 하계 정기 학술대회 초록집
    • /
    • pp.229-229
    • /
    • 2011
  • 부유 게이트 Floating gate (FG) 플래시 메모리 소자의 단점을 개선하기 위해 전하 포획 층에 전하를 저장하는 전하 포획 플래시 메모리 Charge trap flash (CTF)소자에 대한 연구가 활발히 진행되고 있다. CTF소자는 FG플래시 메모리 소자에 비해 비례축소가 용이하고 긴 retention time을 가지며, 낮은 구동 전압을 사용하는 장점을 가지고 있다. CTF 소자에서 비례축소에 따라 단채널 효과와 펀치-쓰루 현상이 증가하는 문제점이 있다.본 연구에서는 CTF 단채널 효과와 펀치-쓰루 현상을 감소시키기 위한 방법으로 silicon-on-insulator (SOI) 기판을 사용하였으며 SOI기판에서 절연층의 깊이에 따른 전기적 특성을 고찰하였다. silicon-oxide-nitride-oxide-silicon(SONOS) 구조를 가진 CTF 메모리 소자를 사용하여 절연층의 깊이 변화에 따른 subthreshold swing특성, 쓰기-지우기 동작 특성을 TCAD 시뮬레이션 툴인 Sentaurus를 사용하여 조사하였다. 소스와 드레인의 junction depth는 20 nm 사용하였고, 절연층의 깊이는 5 nm~25 nm까지 변화하면서 절연층의 깊이가 20 nm이하인 fully depletion 소자에 비해, 절연층의 깊이가 25 nm인 소자는 partially depletion으로 인해서 드레인 전류 레벨이 낮아지고 subthreshold swing값이 증가하는 현상이 나타났다. 절연층의 깊이가 너무 얕을 경우, 채널 형성의 어려움으로 인해 subthreshold swing과 드레인 전류 레벨의 전기적성질이 SOI기판을 사용하지 않았을 경우보다 떨어지는 경향을 보였다. 절연층의 깊이가 17.5 nm인 경우, CTF소자의 subthreshold swing과 드레인 전류 레벨이 가장 좋은 특성을 보였다.

  • PDF

Effect of RF Power on the Stability of a-IGZO Thin Film Transistors

  • 최혁우;강금식;노용한
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.354-355
    • /
    • 2013
  • 최근 디스플레이 분야에서 amorphous InGaZnO (a-IGZO) thin film transistors (TFTs)는 a-Si:H에 비해 비정질 상태에서도 비교적 높은 이동도를 가지고 다결정 Si 반도체에 비해 저온공정이 가능하고 대면적화가 용이한 장점 때문에 주목받고 있다. 또한 넓은 밴드갭을 가지기 때문에 가시광선 영역에서 투명하여 투명소자에도 응용이 가능하다. 본 연구에서는 RF magnetron sputtering법을 이용하여 RF power의 변화에 따라 IGZO 박막의 positive bias stress (PBS)에 대한 안정성을 조사하였다. 소결된 타겟으로는 In:Ga:ZnO를 각각 2:2:1 mol%의 조성비로 소결하여 이용하였고, 공정 조건은 초기 압력 Torr, 증착 압력 Torr, Ar:O2=18:12 sccm로 고정하였다. 공정 변수로는 130 W, 150 W, 170 W, 200 W로 변화를 주어 실험을 진행하였다. PBS 측정은 gate bias를 10 V로 고정하여 stress 시간을 각각 0, 30, 100, 300, 1,000, 3,000, 7,000초를 적용하였다. 측정 결과 RF power가 증가할수록 문턱전압의 변화량이 증가하는 것을 보였다. 130 W의 경우 4.47 V의 변화량을 보였지만 200 W의 경우는 10.01 V로 증가되어 나타났다. 따라서 RF power을 낮추어 만들어진 소자의 경우 RF power를 높여 만들어진 소자에 비해 PBS에 대한 안정성이 더 높은 결과를 확인하였다.

  • PDF