• Title/Summary/Keyword: Thin film silicon

Search Result 1,233, Processing Time 0.029 seconds

A Study on Deposition of Tungsten Nitride Thin Film for X-ray mask(l) (X-ray 마스크용 $WN_x$ 박막 증착에 관한 연구(l))

  • Jang, Cheol-Min;Choi, Byung-Ho
    • Korean Journal of Materials Research
    • /
    • v.8 no.2
    • /
    • pp.147-153
    • /
    • 1998
  • Tungsten nitride is very attractive as absorber for X-ray lithographic mask and as a diffusion barrier for interconnecting metallization in Si VLSI technology. Microstructure of tungsten nitride films prepared by RF magnetron sputtering has been investigated as a function of deposition parameter. The crystal structure of sputtered films on silicon nitride membrane depends strongly on the NJAr gas flow ratio(0~18%1, gas pressure(l0~43mTorr). RF power (60~150W), target-substrate distance(4~8cm). Tungsten nitride films deposited at the $N_2/Ar$ gas flow ratio(- 10%). gas pressure(~10mmTorr), RF power(~150W) and target-substrate distance(6cm) are amorphous, but at other conditions are almost rough -surfaced polycrystalline. Amorphous films are very smooth($3.1\AA$ rms) and expected to be excellent absorber for X-ray mask.

  • PDF

Effects of Wafer Warpage on the Misalignment in Wafer Level Stacking Process (웨이퍼 레벨 적층 공정에서 웨이퍼 휘어짐이 정렬 오차에 미치는 영향)

  • Shin, Sowon;Park, Mansoek;Kim, Sarah Eunkyung;Kim, Sungdong
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.20 no.3
    • /
    • pp.71-74
    • /
    • 2013
  • In this study, the effects of wafer warpage on the misalignment during wafer stacking process were investigated. The wafer with $45{\mu}m$ bow height warpage was purposely fabricated by depositing Cu thin film on a silicon wafer and the bonding misalignment after bonding was observed to range from $6{\mu}m$ to $15{\mu}m$. This misalignment could be explained by a combination of $5{\mu}m$ radial expansion and $10{\mu}m$ linear slip. The wafer warpage seemed to be responsible for the slip-induced misalignment instead of radial expansion misalignment.

Rapid Thermal Annealing for Ag Layers on SiO2 Coated Metal Foils (이산화규소 증착된 스테인레스 기판위에 형성된 은 금속 박막의 급속 열처리에 대한 효과)

  • Kim, Kyoung-Bo
    • Journal of Convergence for Information Technology
    • /
    • v.10 no.8
    • /
    • pp.137-143
    • /
    • 2020
  • This study examined the effects of rapid thermal annealing (RTA) on the physical and chemical characteristics of thin silver (Ag) layers on SiO2 coated metal foils. Ag layers were annealed at various temperatures of the range between 150 ℃ and 550 ℃ for 20 min. The surface roughness and resistivity are increased at the annealing temperatures of 550 ℃. We also found that oxygen (O) and silicon (Si) atoms exist at the Ag film surface by using compositional analysis in the annealing temperatures of 550 ℃. The total reflectance is decreased with increasing temperature. These phenomena are due to an out-diffusion of Si atoms from SiO2 layers during the RTA annealing. The results offer the possibility of using it as a substrate for various flexible optoelectronic devices.

Evaluation of a FPGA controlled distributed PV system under partial shading condition

  • Chao, Ru-Min;Ko, Shih-Hung;Chen, Po-Lung
    • Advances in Energy Research
    • /
    • v.1 no.2
    • /
    • pp.97-106
    • /
    • 2013
  • This study designs and tests a photovoltaic system with distributed maximum power point tracking (DMPPT) methodology using a field programmable gate array (FPGA) controller. Each solar panel in the distributed PV system is equipped with a newly designed DC/DC converter and the panel's voltage output is regulated by a FPGA controller using PI control. Power from each solar panel on the system is optimized by another controller where the quadratic maximization MPPT algorithm is used to ensure the panel's output power is always maximized. Experiments are carried out at atmospheric insolation with partial shading conditions using 4 amorphous silicon thin film solar panels of 2 different grades fabricated by Chi-Mei Energy. It is found that distributed MPPT requires only 100ms to find the maximum power point of the system. Compared with the traditional centralized PV (CPV) system, the distributed PV (DPV) system harvests more than 4% of solar energy in atmospheric weather condition, and 22% in average under 19% partial shading of one solar panel in the system. Test results for a 1.84 kW rated system composed by 8 poly-Si PV panels using another DC/DC converter design also confirm that the proposed system can be easily implemented into a larger PV power system. Additionally, the use of NI sbRIO-9642 FPGA-based controller is capable of controlling over 16 sets of PV modules, and a number of controllers can cooperate via the network if needed.

적층형 박막 실리콘 태양전지 효율의 한계 및 돌파구

  • Myeong, Seung-Yeop
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.27-27
    • /
    • 2010
  • 최근에 고유가와 지구온난화로 인하여 에너지가 향후 인류의 50년을 좌우할 가장 큰 문제로 대두되고 있어서 지구의 모든 에너지의 근원인 태양광을 이용하는 태양광 발전은 무한한 청정 에너지로 각광받고 있다. 빛을 흡수하여 전기에너지로 변환하는 태양전지는 풍력, 수소연료전지, 조력, 바이오에탄올 등의 신재생에너지 기술 중에서 상품성은 가장 뛰어나지만 발전단가가 가장 높은 것이 단점이다. 태양광 발전단가를 줄여서 기존의 화석에너지를 이용한 발전단가와 견줄 수 있는 그리드 패러티(grid parity)를 달성하려면 태양전지 모듈의 고효율화와 동시에 저가화가 반드시 이루어져야 한다. 현재 태양광 모듈 시장의 90%는 효율이 12-16% 정도로 높은 단결정(single crystalline or monocrystalline) 실리콘이나 다결정(polycrystalline or multicrystalline) 실리콘 등의 벌크(bulk)형 결정질 실리콘 모듈이 차지하고 있으나 원재료인 실리콘 웨이퍼의 제조단가의 50%를 차지하고 있어서 저가화가 어렵다. 반면, 원료가스를 분해하여 대면적 기판에 증착하는 박막(thin-film) 실리콘 태양전지의 경우는 차세대 태양전지로 각광받고 있다. 박막 실리콘 모듈은 매우 적은 실리콘 원재료를 소비한다. 단결정이나 다결정 실리콘 웨이퍼의 두께가 $180-250\;{\mu}m$ 정도인 것에 비해서 박막 실리콘의 두께는 $0.3-3\;{\mu}m$ 수준이다. 더불어, 유리, 플라스틱 등의 저가 기판에 저온 대면적 증착이 가능하여 저가양산화에 유리하다. 박막 실리콘 모듈은 벌크형 실리콘 모듈(-0.5%/K) 대비 낮은 온도계수[비정질 실리콘(amorphous silicon; a-Si:H)의 경우 -0.2%/K]와 빛의 세기가 약한 산란광에서도 동작하여 평균발전시간이 증가하므로 외부환경에서 우수한 발전성능을 보이고 있다. 태양전지 모듈은 상온에서의 안정화 효율을 기준으로 가격이 책정되어($/$W_p$) 판매되기 때문에 벌크형 실리콘 모듈에 비해서 박막 실리콘 모듈은 가격대 성능비가 우수하다. 따라서 박막 실리콘 모듈은 벌크형 결정 실리콘 모듈의 대안으로 떠오르고 있으며, 레이저 기술을 이용하여 수려한 투광형 건물일체형(building integrated photovoltaic; BIPV) 모듈을 제작할 수 있는 장점도 있다. 이러한 장점에도 불구하고 기존의 양산화된 단일접합 비정질 실리콘 태양광 모듈은 효율이 6-7%로 낮아서 설치면적 및 설치 모듈의 증가가 성장의 걸림돌이 되고 있다. 박막 실리콘 태양전지의 고효율화를 도모하기 위해서 적층형 탄뎀셀로 양산 트렌드가 변화하고 있다. 이에 적층형 박막 실리콘 태양전지 효율의 한계 및 돌파구에 대해서 논의한다.

  • PDF

Comparative Study of Thermal Annealing and Microwave Annealing in a-InGaZnO Used to Pseudo MOSFET

  • Mun, Seong-Wan;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.241.2-241.2
    • /
    • 2013
  • 최근, 비정질 산화물 반도체 thin film transistor (TFT)는 수소화된 비정질 실리콘 TFT와 비교하여 높은 이동도와 큰 on/off 전류비, 낮은 구동 전압을 가짐으로써 빠른 속도가 요구되는 차세대 투명 디스플레이의 TFT로 많은 연구가 진행되고 있다. 한편, 기존의 MOSFET 제작 시 우수한 박막을 얻기 위해서는 $500^{\circ}C$ 이상의 높은 열처리 온도가 필수적이며 이는 유리 기판과 플라스틱 기판에 적용하는 것이 적합하지 않고 높은 온도에서 수 시간 동안 열처리를 수행해야 하므로 공정 시간 및 비용이 증가하게 된다는 단점이 있다. 따라서, 본 연구에서는 RF sputter를 이용하여 증착된 비정질 InGaZnO pesudo MOSFET 소자를 제작하였으며, thermal 열처리와 microwave 열처리 방식에 따른 전기적 특성을 비교 및 분석하고 각 열처리 방식의 열처리 온도 및 조건을 최적화하였다. P-type bulk silicon 위에 산화막이 100 nm 형성된 기판에 RF 스퍼터링을 이용하여 InGaZnO 분말을 각각 1:1:2mol% 조성비로 혼합하여 소결한 타겟을 사용하여 70 nm 두께의 InGaZnO를 증착하였다. 연속해서 Photolithography 공정과 BOE(30:1) 습식 식각 과정을 이용해 활성화 영역을 형성하여 소자를 제작하였다. 제작 된 소자는 pseudo MOSFET 구조이며, 프로브 탐침을 증착 된 채널층 표면에 직접 접촉시켜 소스와 드레인 역할을 대체하여 동작시킬 수 있어 전기적 특성을 간단하고 간략화된 공정과정으로 분석할 수 있는 장점이 있다. 열처리 조건으로는 thermal 열처리의 경우, furnace를 이용하여 각각 $300^{\circ}C$, $400^{\circ}C$, $500^{\circ}C$, $600^{\circ}C$에서 30분 동안 N2 가스 분위기에서 열처리를 실시하였고, microwave 열처리는 microwave를 이용하여 각각 400 W, 600 W, 800 W, 1000 W로 20분 동안 실시하였다. 그 결과, furnace를 이용하여 열처리한 소자와 비교하여 microwave 를 통해 열처리한 소자에서 subthreshold swing (SS), threshold voltage (Vth), mobility 등이 개선되는 것을 확인하였다. 따라서, microwave 열처리 공정은 향후 저온 공정을 요구하는 MOSFET 제작 시의 훌륭한 대안으로 사용 될 것으로 기대된다.

  • PDF

Halogen-based Inductive Coupled Plasma에서의 W 식각시 첨가 가스의 효과에 관한 연구

  • 박상덕;이영준;염근영;김상갑;최희환;홍문표
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2003.05a
    • /
    • pp.41-41
    • /
    • 2003
  • 텅스텐(W)은 높은 thermal stability 와 process compatibility 및 우수한 corrosion r resistance 둥으로 integrated circuit (IC)의 gate 및 interconnection 둥으로의 활용이 대두되고 있으며, 차세대 thin film transistor liquid crystal display (TFT-LCD)의 gate 및 interconnection m materials 둥으로 사용되고 았다. 그러나, 이러한 장점을 가지고 있는 팅스텐 박막이 실제 공정상에 적용되가 위해서는 건식 식각이 주로 사용되는데, 이는 wet chemical 을 이용한 습식 식각을 사용할 경우 낮은 etch rate, line width 의 감소 및 postetch residue 잔류 동의 문제가 발생하기 때문이다. 또한 W interconnection etching 을 하기 위해서는 높은 텅스텐 박막의 etch rate 과 하부 layer ( (amorphous silicon 또는 poly-SD와의 높은 etch selectivity 가 필수적 이 라 할 수 있다. 그러 나, 지금까지 연구되어온 결과에 따르면 텅스탠과 하부 layer 와의 etch selectivity 는 2 이하로 매우 낮게 관찰되고 았으며, 텅스텐의 etch rate 또한 150nm/min 이하로 낮은 값을 나타내고 있다. 따라서 본 연구에서는 halogen-based inductively coupled plasma 를 이용하여 텅스텐 박막 식각시 여러 가지 첨가 가스에 따른 높은 텅스탠 박막의 etch rate 과 하부 layer 와의 높은 etch s selectivity 를 얻고자 하였으며, 그에 따른 식각 메커니즘에 대하여 알아보고자 하였다. $CF_4/Cl_2$ gas chemistry 에 첨 가 가스로 $N_2$와 Ar을 첨 가할 경 우 텅 스텐 박막과 하부 layer 간의 etch selectivity 증가는 관찰되지 않았으며, 반면에 첨가 가스로 $O_2$를 사용할 경우, $O_2$의 첨가량이 증가함에 따라 etch s selectivity 는 계속적으로 증가렴을 관찰할 수 있었다. 이는 $O_2$ 첨가에 따라 형성되는 WOF4 에 의한 텅스텐의 etch rates 의 감소에 비하여, $Si0_2$ 등의 형성에 의한 poly-Si etch rates 이 더욱 크게 감소하였기 때문으로 사료된다. W 과 poly-Si 의 식각 특성을 이해하기 위하여 X -ray photoelectron spectroscopy (XPS)를 사용하였으며, 식각 전후의 etch depth 를 측정하기 위하여 stylus p pmfilometeT 를 이용하였다.

  • PDF

Preparation and C-V characteristics of $Y_2O_3-StabilzedZrO_2$ Thin Films by PE MO CVD (플라즈마 화학 증착법에 의한 $Y_2O_3-StabilzedZrO_2$박막의 제조와 Capacitance-Voltage특성)

  • Choe, Hu-Rak;Yun, Sun-Gil
    • Korean Journal of Materials Research
    • /
    • v.4 no.5
    • /
    • pp.510-515
    • /
    • 1994
  • Yttria-stabilized zirconia(YSZ) films were prepared onto p-type (100) silicon wafer by a plasma-enhanced metallorganic chemical vapor deposition(PE MO CVD) processing involving the application of vapor mixture of tri(2.2.6.6-tetramethyl-3, 5-heptanate) yttrium$[Y(DPM)_3]$, zirconiumtriflouracethyla cetonate$(Zr(tfacac)_4$ and oxygen gas. The x-ray diffraction(XRD) and fourier transform infrared spectra(FT1R) results showed that the deposited YSZ films had a single cubic phase. $Y_2O_3$ content of YSZ film was analyzed by PIXE(partic1e induced x-ray emission). The experimental results by PIXE revealed that 12.lmol%, 20.4mol% and 31.6mol% $Y_2O_3$ could be obtained as the $Y(DPM)_3$ bubbling temperature varied at $160^{\circ}C, 165^{\circ}C$ and $170^{\circ}C$ respectively. The increase of $Y(DPM)_3$ bubbling temperature caused shifting flat band voltage to have a negative value.

  • PDF

Property of Nano-thickness Nickel Silicides with Low Temperature Catalytic CVD (Catalytic CVD 저온공정으로 제조된 나노급 니켈실리사이드의 물성)

  • Choi, Yongyoon;Kim, Kunil;Park, Jongsung;Song, Ohsung
    • Korean Journal of Metals and Materials
    • /
    • v.48 no.2
    • /
    • pp.133-140
    • /
    • 2010
  • 10 nm thick Ni layers were deposited on 200 nm $SiO_2/Si$ substrates using an e-beam evaporator. Then, 60 nm or 20 nm thick ${\alpha}$-Si:H layers were grown at low temperature (<$200^{\circ}C$) by a Catalytic-CVD. NiSi layers were already formed instantaneously during Cat-CVD process regardless of the thickness of the $\alpha$-Si. The resulting changes in sheet resistance, microstructure, phase, chemical composition, and surface roughness with the additional rapid thermal annealing up to $500^{\circ}C$ were examined using a four point probe, HRXRD, FE-SEM, TEM, AES, and SPM, respectively. The sheet resistance of the NiSi layer was 12${\Omega}$/□ regardless of the thickness of the ${\alpha}$-Si and kept stable even after the additional annealing process. The thickness of the NiSi layer was 30 nm with excellent uniformity and the surface roughness was maintained under 2 nm after the annealing. Accordingly, our result implies that the low temperature Cat-CVD process with proposed films stack sequence may have more advantages than the conventional CVD process for nano scale NiSi applications.

Influence of Oxygen Annealing on Temperature Dependent Electrical Characteristics of Ga2O3/4H-SiC Heterojunction Diodes (산소 후열처리가 Ga2O3/4H-SiC 이종접합 다이오드의 온도에 따른 전기적 특성에 미치는 영향 분석)

  • Chung, Seung Hwan;Lee, Hyung Jin;Lee, Hee Jae;Byun, Dong Wook;Koo, Sang Mo
    • Journal of the Semiconductor & Display Technology
    • /
    • v.21 no.4
    • /
    • pp.138-143
    • /
    • 2022
  • We analyzed the influence of post-annealing on Ga2O3/n-type 4H-SiC heterojunction diode. Gallium oxide (Ga2O3) thin films were deposited by radio frequency (RF) sputtering. Post-deposition annealing at 950℃ in an Oxygen atmosphere was performed. The material properties of Ga2O3 and the electrical properties of the diodes were investigated. Atomic Force Microscopy (AFM), X-Ray Diffraction and Scanning Electron Microscope (SEM) images show a significant increase in the roughness and crystallinity of the O2-annealed films. After Oxygen annealing X-ray Photoelectron Spectroscopy (XPS) shows that the atomic ratio of oxygen increases which is related to a decrease in oxygen vacancy within the Ga2O3 film. The O2-annealed diodes exhibited higher on-current and lower leakage current. Moreover, the ideality factor, barrier height, and thermal activation energy were derived from the current-voltage curve by increasing the temperature from 298 - 434K.