• 제목/요약/키워드: System Tuning

검색결과 1,350건 처리시간 0.029초

Analysis of Scaling Parameters of the Batch Unscented Transformation for Precision Orbit Determination using Satellite Laser Ranging Data

  • Kim, Jae-Hyuk;Park, Sang-Young;Kim, Young-Rok;Park, Eun-Seo;Jo, Jung-Hyun;Lim, Hyung-Chul;Park, Jang-Hyun;Park, Jong-Uk
    • Journal of Astronomy and Space Sciences
    • /
    • 제28권3호
    • /
    • pp.183-192
    • /
    • 2011
  • The current study analyzes the effects of the scaling parameters of the batch unscented transformation on precision satellite orbit determination. Satellite laser ranging (SLR) data are used in the orbit determination algorithm, which consists of dynamics model, observation model and filtering algorithm composed of the batch unscented transformation. TOPEX/Poseidon SLR data are used by utilizing the normal point (NP) data observed from ground station. The filtering algorithm includes a repeated series of processes to determine the appropriate scaling parameters for the batch unscented transformation. To determine appropriate scaling parameters, general ranges of the scaling parameters of ${\alpha}$, ${\beta}$, k, $\lambda$ are established. Depending on the range settings, each parameter was assigned to the filtering algorithm at regular intervals. Appropriate scaling parameters are determined for observation data obtained from several observatories, by analyzing the relationship between tuning properties of the scaling parameters and estimated orbit precision. The orbit determination of satellite using the batch unscented transformation can achieve levels of accuracy within several tens of cm with the appropriate scaling parameters. The analyses in the present study give insights into the roles of scaling parameters in the batch unscented transformation method.

Parallel Multithreaded Processing for Data Set Summarization on Multicore CPUs

  • Ordonez, Carlos;Navas, Mario;Garcia-Alvarado, Carlos
    • Journal of Computing Science and Engineering
    • /
    • 제5권2호
    • /
    • pp.111-120
    • /
    • 2011
  • Data mining algorithms should exploit new hardware technologies to accelerate computations. Such goal is difficult to achieve in database management system (DBMS) due to its complex internal subsystems and because data mining numeric computations of large data sets are difficult to optimize. This paper explores taking advantage of existing multithreaded capabilities of multicore CPUs as well as caching in RAM memory to efficiently compute summaries of a large data set, a fundamental data mining problem. We introduce parallel algorithms working on multiple threads, which overcome the row aggregation processing bottleneck of accessing secondary storage, while maintaining linear time complexity with respect to data set size. Our proposal is based on a combination of table scans and parallel multithreaded processing among multiple cores in the CPU. We introduce several database-style and hardware-level optimizations: caching row blocks of the input table, managing available RAM memory, interleaving I/O and CPU processing, as well as tuning the number of working threads. We experimentally benchmark our algorithms with large data sets on a DBMS running on a computer with a multicore CPU. We show that our algorithms outperform existing DBMS mechanisms in computing aggregations of multidimensional data summaries, especially as dimensionality grows. Furthermore, we show that local memory allocation (RAM block size) does not have a significant impact when the thread management algorithm distributes the workload among a fixed number of threads. Our proposal is unique in the sense that we do not modify or require access to the DBMS source code, but instead, we extend the DBMS with analytic functionality by developing User-Defined Functions.

디자인의 전유 행위에 대한 고찰 (Consideration over Appropriation Activity of Design)

  • 김양호
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2009년도 춘계 종합학술대회 논문집
    • /
    • pp.993-997
    • /
    • 2009
  • 모더니즘 시대의 디자인은 효율성과 기능성을 중심으로 사물과 기기의 표준화를 목표로 제작되었으며 생산보다 소비가 많았던 산업 시대에서 디자인 수용자의 의지는 소비의 대상으로서의 역할에 한정되어졌다. 그러나 포스트모더니즘 시대 이후 디지털 환경에서 디자인 수용자는 단지 주어진 것만을 수동적으로 수용하지 않고 적극적인 개입을 하고 능동적인 관리를 할 수 있도록 변화됨으로 디자인 수용과정에 우상화, 관여, 조율, 조작, 흉내 등의 전유행위를 수반하게 된다. 앞으로의 디자인은 전문가들만이 생성하고 관리하는 체계에서 벗어나 수용자들과 함께 협업하는 상황으로 변화되고, 수용자의 다양한 전유 형태는 디자인 생산물을 둘러싼 제작 방법, 배포 행위 등의 디자인 제반 환경을 변동시킬 것이다. 이에 디자인 수용자들의 전유 행위를 동일화, 해체화, 재의미화 등으로 구분하여 고찰함으로써 제작자와 수용자간의 원활한 인식을 통해 획일화, 구조화에 저항하는 수용자들의 문화 환경 변화를 읽어 효과적인 디자인 제작 행위를 유도하고자 한다.

  • PDF

저전압용 전압제어발진기의 설계 (Design of the Voltage Controlled Oscillator for Low Voltage)

  • 이종인;정동수;정학기;윤영남;이상영
    • 한국정보통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.2480-2486
    • /
    • 2012
  • 본 논문에서는 WCDMA(Wide Code Division Multiple Access) 시스템 사양을 만족시키는 주파수 합성기 블록 중 위상잡음 및 전력소모의 최적 설계가 필요한 저전압 LC-VCO (voltage controlled oscillator)의 설계를 제안 하였다. 최적 설계를 위해 LC-tank의 손실성분을 보상하는 MOS트랜지스터의 전달컨덕턴스와 인덕턴스 평면에 여유이득 라인과 튜닝 범위 라인을 그어 설계 가능한 영역 내에서 위상잡음이 최소가 되는 파라미터 값을 구하였다. 모의실험 결과 위상잡음 특성은 1MHz옵셋에서 -113dBc/Hz였다. 최적 설계된 LC-VCO는 0.25um CMOS 공정을 이용하여 제작되었다. 칩 측정결과 LC-VCO의 위상잡음 특성은 1MHz 옵셋에서 -116dBc/Hz였다. 전력소모는 15mW였으며, Kvco는 370MHz/V였다.

UMTS용 수신기를 위한 저 전력 CMOS 연속-시간 시그마-델타 모듈레이터 (A Low-Power CMOS Continuous-Time Sigma-Delta Modulator for UMTS Receivers)

  • 임진업;최중호
    • 대한전자공학회논문지SD
    • /
    • 제44권8호
    • /
    • pp.65-73
    • /
    • 2007
  • 본 논문에서는 UMTS용 수신기를 위한 저 전력 CMOS 연속-시간 시그마-델타 모듈레이터에 대해 논한다. 저 전력 동작수행을 위한 연속 시간 모듈레이터의 루프 필터는 선형성이 우수하고, 튜닝 회로가 비교적 간단한 active-RC 필터로 구성하였다. 본 모듈레이터의 구조는 전력 효율을 높이기 위해 24의 OSR (Oversampling Ratio)의 3차 4비트 단일 루프로 구성하였고, 초과 루프 지연 시간에 의한 성능 저하를 방지하기 위해 반주기 지연 제환 경로를 추가하였다. 제작한 회로의 SNR, SNDR, Dynamic range는 각각 71dB, 65dB, 74dB로 측정되었다. 설계한 연속-시간 시그마-델타 모듈레이터는 0.18-um CMOS 표준공정으로 제작하였고, 1.8V의 단일 전원 전압에서 15mW의 전력을 소모한다.

조합화학을 이용한 (Gd0.74Y0.11Tb0.15P1.15)Oδ 형광체 합성 및 발광특성 (Synthesis of (Gd0.74Y0.11Tb0.15P1.15)OδPhosphors Using Combinatorial Chemistry)

  • 이재문;유정곤;박덕현;김지식;손기선
    • 한국세라믹학회지
    • /
    • 제41권5호
    • /
    • pp.381-387
    • /
    • 2004
  • 현재 상용화되어 있는 PDP용 형광체의 물성에 있어서 청색 형광체는 열화, 색도변화, 휘도, 그리고 녹색 형광체는 잔광시간과 색순도, 적색 형광체의 경우에는 색순도에 대한 개선이 필요한 것으로 알려져 있다. 그 중 녹색 형광체로 Willemite 구조의 ZnSiO:Mn 형광체의 경우 발광효율은 우수하나 반면에 잔광시간이 길고 색순도(color purity)가 좋지 않다는 단점을 가지고 있다. 따라서 본 연구에서는 미세조정 조합화학기법을 이용하여 PDP에 적합한 새로운 고효율 형광체를 개발하였다. 화학적으로 정량인 가돌리늄 인산염(gadolinium phosphorous) 대신 인산을 과잉으로 첨가하여 탐색한 다음 과잉인산(excess phosphorous) 첨가 조성을 유지한 채로 가돌리늄(gadolinium)의 일정분율을 이트륨(yttrium)으로 치환하였다. 그 결과 최적 형광체 조성은 (G $d_{0.74}$ $Y_{0.11}$T $b_{0.15}$) $P_{1.15}$ $O_{{\delta}}$이였으며, 현재 상용화된 Z $n_2$ $SiO_4$:Mn 형광체에 비해 상대적으로 높은 발광효율을 나타내었으며, 잔광시간도 줄일 수 있게 되었다.

자율가변 구조의 신경망 모델을 이용한 구륜 이동 로봇의 위치 제어 (Position Control of Wheeled Mobile Robot using Self-Structured Neural Network Model)

  • 김기열;김성회;김현;임호;정영화
    • 정보학연구
    • /
    • 제4권2호
    • /
    • pp.117-127
    • /
    • 2001
  • 본 논문에서는 퍼지모델의 최적 입-출력 소속함수들(membership functions) 및 규칙기반(rulebase) 얻기 위한 자율가변구조의 신경망 알고리즘을 제안하였으며 구륜 이동 로봇(WMR : Wheeled Mobile Robot)의 위치, 속도 방향제어를 위한 퍼지-신경망 제어기 설계를 설계하였다. 제안된 알고리즘에서 입-출력 소속함수의 파라미터들을 찾기 위하여 유전알고리즘을 응용한다. 유전알고리즘에 의해 출력술어의 원소가 증가되며, 규칙기반이 원소의 증가에 의하여 조절된다. 새롭게 조절된 제어기는 출력술어의 증가를 수행하지 않은 제어기와 경쟁하며. 만약 새롭게 조절되어진 퍼지-신경망 제어기가 경쟁에서 진다면, 그 제어법칙은 소멸한다. 그 반대로 조절된 제어기가 생존한다면, 출력술어의 증가된 각 원소들 및 변화된 시스템의 규칙기반이 제어기에 적용된다. 출력술어 및 규칙의 조절이 완료된 후 입력소속함수들에 대한 탐색이 제약조건을 가지고 수행되며 입력소속함수들의 탐색이 완료된 후 출력소속함수의 미세 조정이 수행된다.

  • PDF

가변 원형편파 모드 특성을 갖는 원형 링 슬롯 안테나 (Annular ring slot antenna with a variable circular polarized mode characteristic)

  • 김용진;김정한;이홍민
    • 대한전자공학회논문지TC
    • /
    • 제45권1호
    • /
    • pp.78-84
    • /
    • 2008
  • 본 논문에서는 위성 DMB 시스템에서 원형편파 변환 특성을 갖는 reconfigurable 원형 링 슬롯 안테나를 제안한다. 제안된 안테나는 원형 링 슬롯과 원형편파를 발생시키기 위한 4개의 튜닝 스터브로 구성되어 있다. 슬롯과 스터브 사이 각각의 경계면에 4개의 PIN 다이오드를 실장 하였으며 각각의 PIN 다이오드는 외부 DC전압으로 인해 동작되며 RHCP(Right Hand Circular Polarization) 모드 또는 LHCP(Left Hand Circular Polarization) 모드로 동작하도록 하였다. 측정결과, 제안된 안테나는 임피던스 대역폭(VSWR${\leq}$2)이 LHCP 모드에서 570MHz(2.47-3.04GHz), RHCP 모드에서 560MHz(2.45-3.01GHz)로 나타났으며 중심주파수 2.63GHz에서의 최대 방사이득은 LHCP 모드에서 4.76dBi, RHCP 모드에서 3.1dBi를 얻었다. 또한 측정된 축비 대역폭은 RHCP, LHCP 모드에서 약 100MHz를 얻었다. 제안된 안테나는 편파변환 특성이 요구되는 환경의 위성통신, 무선랜 및 광대역 무선통신 시스템에 적합할 것으로 사료된다.

IEEE 802.15.4g SUN 시스템용 RF 주파수 합성기의 구현 (Implementation of RF Frequency Synthesizer for IEEE 802.15.4g SUN System)

  • 김동식;윤원상;채상훈;강호용
    • 전자공학회논문지
    • /
    • 제53권12호
    • /
    • pp.57-63
    • /
    • 2016
  • 본 논문은 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용한 IEEE802.15.4g SUN 체계의 센서노드 무선통신부에 적용할 수 있는 RF 주파수 합성기의 구현에 대하여 기술하였다. 제안한 주파수 합성기는 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Delta}-{\Sigma}$ 모듈레이터 그리고 PLL 공통 회로 등의 설계 최적화가 이루어졌으며, 특히 VCO는 NP 코어 구조와 13단 캡 뱅크를 각각 적용하여 고속, 저잡음 및 광대역 튜닝 범위를 확보하였다. 제안된 주파수 합성기를 칩으로 제작하여 측정한 결과 출력 주파수 범위는 1483MHz~2017MHz, 위상잡음은 100KHz 오프셋에서는 -98.63dBc/Hz, 1MHz 오프셋에서는 -122.05dBc/Hz로 양호한 특성을 얻을 수 있었다.

위성 수신기용 광대역 튜너 시스템의 CMOS 단일칩화에 관한 연구 (A CMOS Fully Integrated Wideband Tuning System for Satellite Receivers)

  • 김재완;류상하;서범수;김성남;김창봉;김수원
    • 대한전자공학회논문지SD
    • /
    • 제39권7호
    • /
    • pp.7-15
    • /
    • 2002
  • The digital DBS tuner is designed and implemented in a CMOS process using a direct-conversion architecture that offers a high degree of integration. To generate mathched LO I/Q quadrature signals covering the total input frequency range, a fully integrated ring oscillator is employed. And, to decrease a high level of phase noise of the ring oscillator, a frequency synthesizer is designed using a double loop strucure. This paper proposes and verifies a band selective loop for fast frequency switching time of the double loop frequency synthesizer. The down-conversion mixer with source follower input stages is used for low voltage operation. An experiment implementation of the frequency synthesizer and mixer with integrated a 0.25um CMOS process achieves a switching time of 600us when frequency changes from 950 to 2150MHz. And, the experiment results show a quadrature amplitude mismatch of max. 0.06dB and a quadrature phase mismathc of max. >$3.4^{\circ}$.