• 제목/요약/키워드: SMIC

검색결과 22건 처리시간 0.027초

How the United States Marched the Semiconductor Industry into Its Trade War with China

  • Bown, Chad P.
    • East Asian Economic Review
    • /
    • 제24권4호
    • /
    • pp.349-388
    • /
    • 2020
  • The US-China trade war forced a reluctant semiconductor industry into someone else's fight, a very different position from its leading role in the 1980s trade conflict with Japan. This paper describes how the political economy of the global semiconductor industry has evolved since the 1980s. That includes both a shift in the business model behind how semiconductors go from conception to a finished product as well as the geographic reorientation toward Asia of demand and manufactured supply. It uses that lens to explain how, during the modern conflict with China, US policymakers turned to a legally complex set of export restrictions targeting the semiconductor supply chain in the attempt to safeguard critical infrastructure in the telecommunications sector. The potentially far-reaching tactics included weaponization of exports by relatively small but highly specialized American software service and equipment providers in order to constrain Huawei, a Fortune Global 500 company. It describes potential costs of such policies, some of their unintended consequences, and whether policymakers might push them further in the attempt to constrain other Chinese firms.

프랑스 사회적 미니멈(Minima sociaux)의 구조 및 급여 체계 : 유럽 공공 부조 제도의 한 연구 (French 'Minima Sociaux's Scheme, Benefit Determination Rule and its Appreciation : A Study on Social Assistance in Europe)

  • 심창학
    • 한국사회복지학
    • /
    • 제59권3호
    • /
    • pp.75-97
    • /
    • 2007
  • 본 연구는 유럽 공공 부조 및 최저 소득 보장 체계 연구의 하나로서 프랑스의 사회적 미니멈에 대해서 이의 구조 및 급여 체계를 중심으로 살펴보았다. 연구 결과는 다음과 같다. 첫째, 구조 측면에서 프랑스 사회적 미니멈은 여덟 종류의 선별적 급여와 하나의 보편 급여를 가진 다원적 구조 체계를 보이고 있다. 이는 사회보험의 사각지대에 있는 사람들에 대해서 최저 소득을 보장하려는 의지의 표출임과 동시에 각각 다른 시기, 다른 논리에 의한 제급여의 도입 및 실시 결과의 부산물이기도 하다. 둘째, 급여 결정 기준을 바탕으로 아홉 종류의 급여 체계를 살펴본 결과, 근로 능력이 없는 집단을 대상으로 하는 급여가 근로 능력이 있는 집단을 대상으로 하는 급여보다 그 수준이 높은 것을 알 수 있었다. 이는 빈곤 집단의 소득 보장에 대한 국가 및 사회 개입에 있어서 근로 능력의 유무에 따른 프랑스의 양분된 시각을 반영하고 있다. 셋째, 사회적 미니멈 급여 수준과 상대적 빈곤선과의 비교 결과, 대부분의 급여수준이 상대적 빈곤선 수준에 못 미치는 것으로 나타났다. 하지만 사회적 미니멈 수급자들에게는 연계 부조 프로그램이나 부가적 권리까지 부여된다는 점을 고려할 때 사회적 미니멈은 빈곤 극복을 위한 유일한 대안이 아니라 기본 대안으로서의 역할을 수행하고 있다는 사실에 주목할 필요가 있다. 넷째, 최저 임금 수준과의 비교 결과, 최저편입(RMI)급여 수준은 50%이하임이 드러났다. 이는 수급자의 소득보장에 대한 국가의 제한적 역할 수행, 지위 논리 개입 등 복합적인 요인의 결과이다.

  • PDF

NFC 브릿지 칩 설계 및 구현 (A Design and Implementation of NFC Bridge Chip)

  • 이평한;류창호;천성훈;김성완
    • 전자공학회논문지
    • /
    • 제52권3호
    • /
    • pp.96-101
    • /
    • 2015
  • 최근 NFC(Near Field Communication)기능을 내장한 스마트폰의 급속한 보급과 더불어 다양한 응용분야와 서비스들이 생겨나고 있다. 기존 비접촉식 스마트카드의 주요 기능이었던 전자식 잠금장치(DDL; Digital Door Lock)와 전자결제를 휴대폰으로 대체할 수 있을 뿐 아니라, Bluetooth 나 Wifi 등의 통신기술에서 초기 setup 과정의 번거로움을 덜어주는 페어링(Pairing) 기능, 가전제품들을 휴대폰으로 모니터링하고 컨트롤하는 기능, 최근 수요가 급격히 증가하고 있는 다양한 센서들의 데이터를 휴대폰으로 수집하여 통신망으로 연결시켜 주는 기능 등 수요가 급격히 증가하고 있다. 이 다양한 센서들과 NFC가 접목됨으로써 한동안 국가적으로 추진해 왔던 USN(Ubiquitous Sensor Network)을 한층 활성화 할 것으로 기대된다. 또한 이는 최근에 큰 화두가 되고 있는 사물인터넷(IoT; Internet of Things) 기술의 핵심이라고 할 수 있는데, IoT 의 최종단에서 중요한 역할을 담당하고 있다. 이러한 기능들을 수행하기 위해서는 NFC 브릿지라고 하는 즉, 각종 디바이스와 휴대폰의 NFC 컨트롤러칩을 연결시켜 주는 기능을 하는 칩이 필요하게 된다. 기존의 Passive 태그 칩 기능에 다양한 디바이스들과의 인터페이스 기능을 추가함으로써 간단하면서도 저렴한 NFC 브릿지 기능을 수행할 수 있도록 하는 칩이다. 본 연구에서는 NFC Forum에서 만든 NFC 표준을 기반으로 하여 NFC 브릿지 칩을 설계하고 구현하였다. 이 칩은 크게 디지털 파트와 아날로그 파트로 구성이 되어 있어서, RF 신호 처리와 이를 디지털 신호로 변환하여 디바이스와 인터페이스가 가능하도록 하였다. 특히 RF 감지를 통하여 디바이스의 호스트 프로세서를 깨우는 기능을 추가함으로써 디바이스의 전력손실을 최소화 할 수 있다. 이 기능은 무전원 혹은 저전력 디바이스에 주로 사용되기 때문에 아주 중요한 기능이라고 할 수 있다. 캐리어 주파수는 13.56MHz를 사용하고 있고, 데이터 전송속도는 212kbps 및 424kbps를 지원하고 있으며, SMIC 180nm mixed-mode 공정을 사용하여 제작되어졌다. 제작된 칩의 기능과 성능을 검증하기 위하여 혈당측정기에 적용을 하여 NFC 혈당측정기 시스템을 구현하였는데, 이 구현된 시스템도 본 논문에 기술하였다.

-60dB THD, 32ohm load, 0.7Vrms 출력의 저전력 CMOS class AB Stereo Audio Amplifier 설계 (Design of -60dB THD, 32ohm Load, 0.7Vrms Output Low Power CMOS class AB Stereo Audio Amplifier)

  • 김지훈;박상훈;박홍준;김태호;정선엽
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.905-908
    • /
    • 2005
  • 본 논문에서는 class AB opamp 를 채용한 384kHz differential PWM 신호를 입력으로 하는 2-channel stereo audio amplifier 블록을 공급전압 3.3V 조건에서 SMIC 0.18um thick oxide 기술을 이용하여 설계한다. 여기서 class AB opamp 는 공정 변화에 따른 quiescent current가 변하는 것을 최소화하기 위하여 adaptive load 를 사용하며, 전체적으로는 3 차 Butterworth lowpass filter 와 differential-to-single converter 로 구성된 2 개의 audio amplifier 와 출력전압이 ${\frac{1}{2}}Vdd$ 인 common output 블록으로 구성된다. 이러한 설계를 통하여 32ohm 의 저항 load 를 구동할 수 있는 -60dB THD, 전체 quiescent current 2mA 대인 CMOS class AB stereo audio amplifier 를 구현하였다.

  • PDF

M2M Device최적화 설계와 4M 생산자원 정보통합 (Optimizing the Design of M2M Device and Methodology for Integrating 4M Manufacturing Resources)

  • 윤재영;김한규;이성근;허영숙;차석근
    • 한국정밀공학회지
    • /
    • 제29권4호
    • /
    • pp.380-385
    • /
    • 2012
  • This paper contains the optimized M2M technology, and the information of production resource of 4M, which understanding the roles and functions of M2M Device, and the explanation of its effectiveness, and the information of optimized M2M Device in IT convergence point of view. In addition, this content also points out the optimized M2M Device, analyzes and collects various type of management information which emphasizes the need for a common platform's were Middleware, and Auto-Configuration, WebLine Monitoring, WebService through the functionality of an integrated management information supports the productions by digitizing the information with standardized data for management efficiency.

이중 경로 십진 부동소수점 가산기 설계 (Design of Dual-Path Decimal Floating-Point Adder)

  • 이창호;김지원;황인국;최상방
    • 전자공학회논문지
    • /
    • 제49권9호
    • /
    • pp.183-195
    • /
    • 2012
  • 본 논문에서는 동일한 크기의 지수를 갖는 십진 부동소수점 오퍼랜드의 가산 및 감산연산을 빠르게 하기 위해, 두 개의 데이터 경로를 가지는 십진 부동소수점 가산기를 제안한다. 제안된 십진 부동소수점 가산기는 L. K. Wang의 오퍼랜드 정렬 계획을 사용하지만 오퍼랜드의 지수 크기가 같을 경우 정밀도를 보장하는 범위 내에서 속도 향상을 위해 고속의 데이터 경로를 통해 연산한다. 제안된 가산기의 성능 평가를 위해 Design Compiler에서 SMIC사의 $0.18{\mu}m$ CMOS 공정 테크놀로지 라이브러리를 이용하여 합성하였다. 합성 결과 면적은 L. K. Wang의 가산기와 비교하여 8.26% 증가하였지만 전체 임계경로의 지연시간이 10.54% 감소하였다. 또한 같은 크기의 지수를 가지는 오퍼랜드를 연산할 때는 임계경로보다 13.65% 단축된 경로에서 연산을 수행하는 것을 확인하였다. 제안한 십진 부동소수점 가산기 구조는 동일 크기의 지수를 가지는 오퍼랜드의 비중이 2% 이상일 때 L. K. Wang의 가산기 구조 대비 효용성이 높다.

An Active Voltage Doubling Rectifier with Unbalanced-Biased Comparators for Piezoelectric Energy Harvesters

  • Liu, Lianxi;Mu, Junchao;Yuan, Wenzhi;Tu, Wei;Zhu, Zhangming;Yang, Yintang
    • Journal of Power Electronics
    • /
    • 제16권3호
    • /
    • pp.1226-1235
    • /
    • 2016
  • For wearable health monitoring systems, a fundamental problem is the limited space for storing energy, which can be translated into a short operational life. In this paper, a highly efficient active voltage doubling rectifier with a wide input range for micro-piezoelectric energy harvesting systems is proposed. To obtain a higher output voltage, the Dickson charge pump topology is chosen in this design. By replacing the passive diodes with unbalanced-biased comparator-controlled active counterparts, the proposed rectifier minimizes the voltage losses along the conduction path and solves the reverse leakage problem caused by conventional comparator-controlled active diodes. To improve the rectifier input voltage sensitivity and decrease the minimum operational input voltage, two low power common-gate comparators are introduced in the proposed design. To keep the comparator from oscillating, a positive feedback loop formed by the capacitor C is added to it. Based on the SMIC 0.18-μm standard CMOS process, the proposed rectifier is simulated and implemented. The area of the whole chip is 0.91×0.97 mm2, while the rectifier core occupies only 13% of this area. The measured results show that the proposed rectifier can operate properly with input amplitudes ranging from 0.2 to 1.0V and with frequencies ranging from 20 to 3000 Hz. The proposed rectifier can achieve a 92.5% power conversion efficiency (PCE) with input amplitudes equal to 0.6 V at 200 Hz. The voltage conversion efficiency (VCE) is around 93% for input amplitudes greater than 0.3 V and load resistances larger than 20kΩ.

다중 피연산자 십진 CSA와 개선된 십진 CLA를 이용한 부분곱 누산기 설계 (Design of Partial Product Accumulator using Multi-Operand Decimal CSA and Improved Decimal CLA)

  • 이양;박태신;김강희;최상방
    • 전자공학회논문지
    • /
    • 제53권11호
    • /
    • pp.56-65
    • /
    • 2016
  • 본 논문에선 병렬 십진 곱셈기의 축약 단계의 면적과 지연시간을 감소시켜 성능을 향상시키기 위해 다중 피연산자 십진 CSA과 개선된 십진 CLA를 이용한 트리 구조를 제안한다. 제안한 부분곱 축약 트리는 십진수 부분곱에 대해 다중 피연산자 십진 CSA를 사용하여 빠르게 부분곱을 축약한다. 각 CSA에서는 리코딩에 입력의 범위를 제한함으로써 가장 간단한 리코더 로직을 얻는다. 그리고 각 CSA는 특정한 아키텍처 트리의 특정한 위치에서 범위가 제한된 십진수를 더하기 때문에 부분곱 축약 단계의 연산을 효율적으로 수행할 수 있다. 또한, 사용되는 십진 CLA의 로직을 개선하여 BCD 결과를 빠르게 얻을 수 있다. 제안한 십진 부분곱 축약 단계의 성능의 평가를 위해 Design Compiler를 통해 SMIC사의 180nm CMOS 공정 라이브러리를 이용하여 합성하였다. 일반 방법을 이용하는 축약 단계에 비해 제안한 부분곱 축약 단계의 지연시간은 약 15.6% 감소하였고 면적은 약 16.2% 감소하였다. 또한 십진 CLA의 지연시간과 면적이 증가가 있음에도 불구하고 전체 지연시간과 전체 면적이 감소함을 확인하였다.

다양한 최신 워크로드에 적용 가능한 하드웨어 데이터 프리페처 구현 (Implementation of Hardware Data Prefetcher Adaptable for Various State-of-the-Art Workload)

  • 김강희;박태신;송경환;윤동성;최상방
    • 전자공학회논문지
    • /
    • 제53권12호
    • /
    • pp.20-35
    • /
    • 2016
  • 본 논문에선 병렬 십진 곱셈기의 축약 단계의 면적과 지연시간을 감소시켜 성능을 향상시키기 위해 다중 피연산자 십진 CSA과 개선된 십진 CLA를 이용한 트리 구조를 제안한다. 제안한 부분곱 축약 트리는 십진수 부분곱에 대해 다중 피연산자 십진 CSA를 사용하여 빠르게 부분곱을 축약한다. 각 CSA에서는 리코딩에 입력의 범위를 제한함으로써 가장 간단한 리코더 로직을 얻는다. 그리고 각 CSA는 특정한 아키텍처 트리의 특정한 위치에서 범위가 제한된 십진수를 더하기 때문에 부분곱 축약 단계의 연산을 효율적으로 수행할 수 있다. 또한, 사용되는 십진 CLA의 로직을 개선하여 BCD 결과를 빠르게 얻을 수 있다. 제안한 십진 부분곱 축약 단계의 성능의 평가를 위해 Design Compiler를 통해 SMIC사의 180nm CMOS 공정 라이브러리를 이용하여 합성하였다. 일반 방법을 이용하는 축약 단계에 비해 제안한 부분곱 축약 단계의 지연시간은 약 15.6% 감소하였고 면적은 약 16.2% 감소하였다. 또한 십진 CLA의 지연시간과 면적이 증가가 있음에도 불구하고 전체 지연시간과 전체 면적이 감소함을 확인하였다.

중국 만주지역 S파 상대주시 토모그래피 (S-wave Relative Travel Time Tomography for Northeast China)

  • 김용우;김효지;임정아;장성준
    • 지구물리와물리탐사
    • /
    • 제21권1호
    • /
    • pp.26-32
    • /
    • 2018
  • 중국 만주지역은 백두산이라는 거대한 화산이 존재하는 지질학적, 지구물리학적으로 중요한 곳이다. 백두산은 전 세계에서 규모가 가장 큰 화산 중 하나이며, 최근 분화 조짐이 보이면서 사람들의 관심이 집중되어 있다. 본 연구는 중국 만주지역의 하부 깊이 약 100 ~ 600 km 사이의 속도구조를 파악하기 위해 S파 상대주시 토모그래피를 수행하였다. 연구에는 IRIS (Incorporated Research Institutions for Seismology)에서 제공하는 Necess Array (North East China Extended SeiSmic Array)에 기록된 2009 ~ 2011년 기간 동안 진앙거리 $30^{\circ}$ 이상 $90^{\circ}$ 미만의 지진 자료를 사용하였다. 획득한 자료들에 다중채널 상호상관법(multi-channel cross-correlation method)을 적용함으로써 상대주시를 계산하였다. 그 결과 중국 만주 지역에 분포하는 화산지대와 토모그래피 이미지에서 나타나는 저속도 이상체의 위치가 동일함을 관측하였다. 백두산 하부 100 ~ 600 km 사이에 저속도 이상이 발견되었으며 이 저속도 이상체는 백두산의 마그마 공급과 연관이 있을 것으로 판단된다. 서쪽에 다통 화산지대 동쪽 하부 300 km 부근까지, 북쪽에 우달리안치 화산지대의 경우 하부 200 km 부근 까지 저속도 이상이 발견되었다. 이 저속도 이상체는 백두산의 형성과 생성원인이 다르며, 다통 화산지대 동쪽 저속도 이상의 경우 깊은 맨틀에서의 상승류에 의해 생성되었을 가능성이 있으며, 우달리안치 화산의 경우 연약권에 상승류에 의해 생성된 것으로 판단된다.