• 제목/요약/키워드: RF CMOS IC

검색결과 41건 처리시간 0.022초

RF IC 설계를 위한 새로운 CMOS RF 모델 (A New CMOS RF Model for RF IC Design)

  • 박광민
    • 대한전자공학회논문지SD
    • /
    • 제40권8호
    • /
    • pp.555-559
    • /
    • 2003
  • 본 논문에서는 CMOS 소자의 RF 동작을 정확히 예측하기 위해 Si 표면에서의 메탈 라인 사이의 커패시턴스 효과와 표피효과 및 근접효과를 포함한 RF IC 설계를 위한 새로운 CMOS RF 모델을 처음으로 제시하였다. Si 표면에서의 메탈 라인 사이의 커패시턴스는 레이아웃에 기초하여 모델링하였으며, 표피효과는 메탈 라인의 등가회로에 병렬회로를 부가하여 사다리꼴 등가회로로 구현하였다. 근접효과는 사다리꼴 등가회로에서 교차 결합된 인덕턴스 사이의 상호 인덕턴스를 부가함으로써 모델링하였다. 제안된 RF 모델은 BSIM 3v3에 비해 측정 데이터와 잘 일치하였으며, GHz 영역에서 소자 동작의 주파수 종속성을 잘 보여주었다.

초소형 CMOS RF 전압제어발진기 IC 신제품 개발을 위한 신뢰성 평가 프로세스 개발

  • 박부희;고병각;김성진;김진우;장중순;김광섭;이혜영
    • 한국경영과학회:학술대회논문집
    • /
    • 한국경영과학회/대한산업공학회 2005년도 춘계공동학술대회 발표논문
    • /
    • pp.914-921
    • /
    • 2005
  • 신제품으로 개발 중인 초소형 CMOS RF 전압 제어발진기(VCO) IC 에 대한 공인된 시험 규격은 현재 개발되어 있지 않다. 또한 제조업체들은 고유의 시험방법을 보유하고 있을 것이나 공개하지 않고 있는 실정이다. 한편 일부 해외 제조업체에서 국제 규격인 IEC 또는 JEDEC 을 기준으로 시험방법을 제시하고 있지만, 이러한 시험규격들은 개별 부품을 솔더링하는 하이브리드 공정을 이용하여 제작된 VCO 를 대상으로 한 것이다. 그러므로 CMOS 반도체 공정을 이용한 IC 형으로 개발 중인 VCO 를 평가하기에는 적합하지 않다. 이에 본 연구에서는 신개발 부품인 CMOS RF VCO IC 에 대한 신뢰성 시험 및 평가 기준을 수립하고, 신뢰성 확보를 위한 신제품 개발 단계에서의 신뢰성 평가 프로세스를 개발하고자 한다.

  • PDF

900MHz GSM 디지털 단말기용 Si BiCMOS RF 송수신 IC 개발 (II) : RF 송신단 (An Integrated Si BiCMOS RF Transceiver for 900MHz GSM Digital Handset Application (II) : RF Transmitter Section)

  • 이규복;박인식;김종규;김한식
    • 전자공학회논문지S
    • /
    • 제35S권9호
    • /
    • pp.19-27
    • /
    • 1998
  • 본 연구에서는 E-GSM 단말기용 RF Transceiver 칩의 송신부에 대한 회로설계 및 시뮬레이션, 공정 및 제작, 평가를 수행하였다. AMS社의 0.8${\mu}m$ BiCMOS 공정으로 제작된 RF-IC 칩은 $10 {\times} 10mm$ 크기의 80 pin TQFP로 제작되었으며, 3.3V에서 동작하고 양호한 RF 특성을 보였다. 본 논문에서는 IF/RF 상향변조 주파수 혼합기, IF/RF polyphase, 전치증폭기 등을 포함하는 송신부의 개발 결과를 서술하고자 한다. 송산단의 측정결과 E-GSM RF 송신단 주파수인 880~915MHz에서 양호하게 동작하며, 소비전류는 71mA이고 총출력은 8.2dBm으로 측정되었다.

  • PDF

RF IC용 싸이리스터형 정전기 보호소자 설계에 관한 연구 (A study on the design of thyristor-type ESD protection devices for RF IC's)

  • 최진영;조규상
    • 전기전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.172-180
    • /
    • 2003
  • CMOS RF IC에서 중요한 문제가 되는 입력 노드에의 기생 커패시턴스 추가 문제를 줄이기 위해, 2차원 소자 시뮬레이션 결과 및 그에 따른 분석을 기반으로, 표준 CMOS 공정에서 쉽게 제작 가능한 pnpn 싸이리스터 구조의 ESD 보호용 소자를 제안한다. 제안된 소자의 DC 항복특성을 일반적으로 사용되고 있는 보호용 NMOS 트랜지스터 경우와 비교 분석하여 제안된 소자를 사용하였을 경우의 이점을 입증한다. 시뮬레이션을 통해 제안된 소자에 의한 특성 향상을 보이고 이와 관련된 미케니즘들에 대해 설명한다. 또한 제안된 소자의 최적 구조를 정의하기 위해 소자구조에 따른 특성변화를 조사한다. ESD 보호용으로 제안된 소자를 사용할 경우 추가되는 기생 커패시턴스의 감소 정도를 보이기 위해 AC 시뮬레이션 결과도 소개한다. 본 논문의 분석 결과는, CMOS RF IC에서 ESD 보호용으로 제안된 소자를 사용할 경우 NMOS 트랜지스터를 사용할 경우와 대비, 동일한 ESD 강도를 유지하면서 입력노드에 추가되는 커패시턴스의 양을 1/40 정도로 줄일 수 있는 가능성을 보여준다.

  • PDF

Cognitive Radio 기술 기반의 TV Whitespace대역 WRAN 시스템의 RF 송.수신기 구현 (Implementation of a RF transceiver for WRAN System Using Cognitive Radio Technology in TV Whitespace Band)

  • 민준기;황성호;김기홍;박용운
    • 한국통신학회논문지
    • /
    • 제35권5A호
    • /
    • pp.496-503
    • /
    • 2010
  • 본 논문은 IEEE802.22 표준을 바탕으로 하는 무선인지(Cognitive Radio) 기반의 WRAN (Wireless Regional Area Network) 시스템의 RF 송 수신기 구현에 관한 것이다. 본 시스템 단말 구현에 있어 VHF/UHF (54~862MHz)의 광대역에서 동작하는 CMOS RF 송 수신기 IC는 이중경로 직접변환 구조를 가지고 광대역 특성에 따른 대역내 고조파를 효과적으로 억압하였다. 64QAM(3/4 coding rate) OFDM신호에 대해 -31.4dB(2.7%) 이하의 EVM 특성을 얻었으며 전체 칩의 사이즈는 12.95mm2 이다. 그리고 제안된 CMOS RF 송 수신기 IC는 TDD(Time Division Duplex) 모드의 WRAN 시스템 적용에 만족하는 우수한 성능을 얻었다.

RF CMOS 집적회로 기술현황 및 발전전망

  • 유현규
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.251-256
    • /
    • 1999
  • RF CMOS 집적회로 기술은 CMOS 기술의 급격한 발전과 더불어 최근 크게 주목 받고 있다. 이는 CMOS가 제공 할 수 대량생산 능력으로 인해 기존 RF IC의 저가격화뿐 아니라 미래의 복합.다기능 무선 멀티미디어 단말기 구현을 위란 single chip solution을 제공 할 수 있는 가능성이 가장 높기 때문이다. 본 논문은 먼저 개인 휴대 통신 단말기 시장을 전망해보고, 향후 전개될 다양한 무선서비스에 대응하기 위한 RF CMOS 집적회로의 소자 및 설계 기술개발 현황과 향후의 발전 전망을 기술한다.

  • PDF

디지털 TV 튜너용 900MHz CMOS RF Front-End IC의 설계 및 구현 (Design of 900MHz CMOS RF Front-End IC for Digital TV Tuner)

  • 김성도;유현규;이상국
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.104-107
    • /
    • 2000
  • We designed and implemented the RFIC(RF front-end IC) for DTV(Digital TV) tuner. The DTV tuner RF front-end consists of low noise IF amplifier fur the amplification of 900 MHz RF signal and down conversion mixer for the RF signal to 44MHz IF conversion. The RFIC is implemented on ETRI 0.8u high resistive (2㎘ -cm) and evaluated by on wafer, packaged chip test. The gain and IIP3 of IF amplifier are 15㏈ and -6.6㏈m respectively. For the down conversion mixer gain and IIP3 are 13㏈ and -6.5㏈m. Operating voltage of the IF amplifier and the down mixer is 5V, current consumption are 13㎃ and 26㎃ respectively.

  • PDF

RF signal을 이용한 Transponder IC 설계 (Design of a Transponder IC using RF signal)

  • 김도균;이광엽
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 제13회 신호처리 합동 학술대회 논문집
    • /
    • pp.911-914
    • /
    • 2000
  • 본 논문에서는 배터리가 없는 ASK 전송방식의 RFID(Radio Frequency IDentification) Transponder 칩 설계에 관한 내용을 다룬다. Transponder IC는 power-generation 회로, clock-generation 회로, digital block, modulator, overoltge protection 회로로 구성된다. 설계된 칩은 저전력 회로를 적용하여 원거리 transponder칩을 구현할 수 있도록 하였다. 설계된 회로는 0.25㎛ 표준 CMOS 공정으로 레이아웃하여 제작하였다.

  • PDF

고주파통신회로 설계를 위한 CMOS RF 모델 파라미터 (The CMOS RF model parameter for high frequency communication circuit design)

  • 여지환
    • 한국산업정보학회논문지
    • /
    • 제6권3호
    • /
    • pp.123-127
    • /
    • 2001
  • CMOS 트랜지스터의 등가회로모델 파라미터 $C_{gs}$ 의 예측방법이 CMOS 트랜지스의 반전층내의 유동전하량 계산과 전하유도 특성에 의해 제안되었다. 이 $C_{gs}$ 파라미터는 MOS 트랜지스터의 RF대역의 차단주파수를 결정하고 또한 입력과 출력을 커플링 시키는 중요한 파라미터이다. 이 제안된 방법은 등가회로 모델에서 파라미터 값을 예측하고 파라미터 값을 추출하는 소프트웨어 개발에 기여할 것이다.

  • PDF

CMOS RE-IC 설계를 위한 실리콘 기판 커플링 모델 및 해석 (Modeling and Analysis of Silicon Substrate Coupling for CMOS RE-IC Design)

  • 신성규;어영선
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.393-396
    • /
    • 1999
  • A circuit model of silicon substrate coupling for CMOS RF-IC design is developed. Its characteristics are analyzed by using a simple RC mesh model in order to investigate substrate coupling. The coupling effects due to the substrate were characterized with substrate resistivity, oxide thickness, substrate thickness. and physical distance. Thereby the silicon substrate effects are analytically investigated and verified with simulation. The analysis and simulation of the model have excellent agreements with MEDICI(2D device simulator) simulation results.

  • PDF