• 제목/요약/키워드: Process fault

검색결과 936건 처리시간 0.025초

차량 환경 상에서 멀티미디어 공동 작업을 위한 결함 허용 에이전트 (A Fault-Tolerance Agent for Multimedia Collaboration Works running on Vehicle Environment)

  • 고응남
    • 한국항행학회논문지
    • /
    • 제15권1호
    • /
    • pp.157-161
    • /
    • 2011
  • 본 논문은 세션 관리 기능을 포함한 차량 네트워크 환경을 위한 오류 처리에 대해서 기술한다. 이 시스템은 FDA(Fault Detection Agent)와 FRA(Fault Recovery Agent)로 구성되어 있다. FDA는 세션 관리 기능을 포함한 차량 네트워크 환경에서 멀티미디어 시스템을 위하여 훅 킹 기법으로 오류를 감지하는 에이전트이다. FRA는 차량 네트워크 환경에서 세션 관리 기능을 포함한 멀티미디어 시스템을 위한 소프트웨어 오류를 복구하기에 적합한 에이전트이다. 본 논문에서는 FRA에 범위를 한정한다. 여러 개의 지역 세션이 동시에 개설 되었을 경우에 각 지역 세션 관리자는 자신의 세션에 속한 참여자들에 대한 정보를 전체 세션 관리자에게 제공해서 네트워크에서 진행 중인 세션에 대한 최신의 정보를 유지한다.

확산법을 이용한 사고전류제한기용 $YBa_2Cu_3O_x$ 후막연구 (A study on $YBa_2Cu_3O_x$ thick films by diffusion process for a superconducting fault current limiter)

  • 조동언;임성우;최명호;한병성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1998년도 하계학술대회 논문집 D
    • /
    • pp.1516-1518
    • /
    • 1998
  • $YBa_2Cu_3O_x$(Yl23) Superconducting thick films on $Y_2BaCuO_5$(Y211) substrate were Prepared by surface diffusion process between $BaCuO_2$+CuO composite coating powder and a Y2ll substrate. X-ray diffraction shows that the Yl23 layer onto Y2ll substrate is the orthorhombic crystal structure. The specimen heated at $940^{\circ}C$ for 2h showed the maximum $J_c$ fo 500A/$cm^2$. Based on optimal condition, the superconducting fault current limiter(FCL) having a current limiting area 1mm wide and 66mm long was fabricated on Y211 substrate. A typical current limiting waveform was measured. When a voltage of 3V was applied, the fault current with a peak of 15A was limited to about 0.11A.

  • PDF

고온 초전도 전류제한기용 후막의 특성 연구 (A Study on Characterization of Thick Film used as Superconducting Fault Current Limiter)

  • 조동언;박경국;김동원;정길도;한병성
    • 한국전기전자재료학회논문지
    • /
    • 제11권12호
    • /
    • pp.1139-1145
    • /
    • 1998
  • In this paper, to fabricate a superconducting fault current limiter(FCL) of thick film type, $YBa_2Cu_3O_X superconducting thick films were fabricated by surface diffusion process using the screen printing method. Powder mixture of $3BaCuO_2$+2CuO was screen printed on $Y_2BaCuO_5$(d=15mm). And critical current densities of the thick films were observed as the sintering temperature(92$0^{\circ}C$~95$0^{\circ}C$) and holding time(2h~10h). Based on experimental data, the thick films for superconducting FCL were sintered at $940^{\circ}C$ in 2 hours. The superconducting FCL with a current limiting area of 1mm wide and 66mm long was prepared on $Y_2BaCuO_5$ substrate. To measure the characterization of the fabricated FCL, an alternating voltage (60Hz) was applied to the FCL in 77K liquid nitrogen. At an applied voltage of 4V, the FCL was limited from 20A into 0.6A not farther than 0.5ms.

  • PDF

혼합형 조합 회로용 고장 시뮬레이션 시스템의 설계 및 구현 (Design and Implementation of a Fault Simulation System for Mixed-level Combinational Logic Circuits)

  • 박영호;손진우;박은세
    • 한국정보처리학회논문지
    • /
    • 제4권1호
    • /
    • pp.311-323
    • /
    • 1997
  • 본 논문에서는 게이트 레벌 소자와 스위치 레벨 소자가 함께 사용한 혼합형 조합 회로에서의 고착 고장(stuck-at fault) 검출을 위한 고장 시뮬레이션에 대하여 기술 한다. 실용적인 혼합형 회로의 고장 검출용으로 사용하기 위하여 게이트 레벨 및 정 적 스위치 레벨 회로는 물론 동적 스위치 레벨의 회로들도 처리할 수 있도록 한다. 또한, wired 논리 소자에서의 다중 신호 충돌 현상을 해결하기 위하여 새로운 6치 논 리값과 연산 규칙을 정의하여 신호 세기의 정보와 함께 사용한다. 고장 시뮬레이션의 기본 알고리즘으로는 게이트 레벨 조합 회로에서 주로 사용되는 병렬 패턴 단일 고장 전달(PPSFP:parallel pattern single fault propagation) 기법을 스위치 레벨 소자에 확장 적용한다. 마지막으로 스위치 레벨 소자로 구현된 ISCAS85 벤치 마크 회로와 실 제 혼합형 설계 회로에 대한 실험 결과를 통하여 본 연구에서 개발된 시스템의 효율 성을 입증한다.

  • PDF

오류주입공격에 대한 개선된 이중모드 레이저 프로빙 시스템 (An Improved Dual-mode Laser Probing System for Fault Injecton Attack)

  • 이영실;;이훈재
    • 정보보호학회논문지
    • /
    • 제24권3호
    • /
    • pp.453-460
    • /
    • 2014
  • 오류주입공격(Fault Injection Attack)은 하드웨어적 또는 소프트웨어적으로 구현된 암호칩에 인위적으로 오류를 주입 또는 발생시켜 암호 알고리즘 동작/수행을 방해함으로써 칩에 내장된 정보를 찾아내는 공격으로, 이 중 레이저를 이용한 오류주입공격은 특히 성공적인 것으로 입증된 바 있다. 본 논문에서는 기존의 플래쉬 펌프 방식의 레이저와 광섬유 레이저 모델을 병렬 결합한 이중모드 레이저 방식으로 개선된 레이저 프루빙 시스템을 제안하였다. 제안된 방법은 에너지 출력은 높으나 주파수 반복률이 낮아 오류주입공격 실험에 적합하지 않은 기존의 플래쉬 펌프 방식 레이저를 레이저 절단용으로 활용하고, 추가로 별도의 오류주입을 위한 고주파 반복률을 갖는 레이저를 단순 병렬 결합시키는 방법이다. 오류주입을 위해 결합된 제 2의 신규 레이저는 반도체 레이저와 광섬유 레이저를 선택하여 두 가지 시스템을 설계하였으며, 이에 따른 장 단점을 비교분석하였다.

딥 러닝 기반 실시간 센서 고장 검출 기법 (Timely Sensor Fault Detection Scheme based on Deep Learning)

  • 양재완;이영두;구인수
    • 한국인터넷방송통신학회논문지
    • /
    • 제20권1호
    • /
    • pp.163-169
    • /
    • 2020
  • 최근 4차 산업혁명의 핵심기술인 인공지능, 빅데이터, 사물인터넷의 발전으로 산업 현장에서 가동되는 기계의 자동화 및 무인화에 대한 연구가 활발히 진행되고 있다. 이러한 공정 기계들은 부착된 다양한 센서들로부터 수집된 데이터를 기반으로 제어되고 이를 통해 공정이 관리된다. 만약 센서에 고장이 발생한다면 센서 데이터 이상으로 인해 자동화 기계들이 오작동함으로써 공정 손실 발생뿐만 아니라 인명피해로도 이어질 수 있다. 전문가가 센서의 이상 여부를 주기적으로 확인하여 관리하고 있으나 산업 현장의 여러 가지 환경요인 및 상황으로 인하여 고장점검 시기를 놓치거나 고장을 발견하지 못하여 센서 고장으로 인한 피해를 막지 못하는 경우가 발생하고 있다. 또한 고장이 발생하여도 즉각 감지하지 못함으로써 공정 손실을 더욱 악화시키고 있는 실정이다. 따라서 이러한 돌발적인 센서 고장으로 인한 피해를 막기 위해 자체적으로 임베디드 시스템에서 센서의 고장 유무를 실시간으로 파악하고 빠른 대응을 위해 고장 진단 및 유형을 판별하는 것이 필요하다. 본 논문에서는 대표적인 센서 고장 유형인 erratic fault, hard-over fault, spike fault, stuck fault를 분류하기 위해 딥 뉴럴 네트워크 기반의 고장 진단 시스템을 설계하고 라즈베리 파이를 활용하여 구현하였다. 센서 고장 진단을 위해 구글이 제안한 MobilieNetV2의 Inverted residual block 구조를 사용하여 네트워크를 구성하였다. 본 논문에서 제안하는 방식은 기존 CNN 기법을 사용한 경우보다 메모리 사용량이 줄고 성능이 향상되며, 입력 신호에 대해 구간별로 센서 고장을 분류하여 산업 현장에서 효과적으로 사용될 것으로 기대된다.

조합논리회로의 고장 검출율 개선을 위한 회로분할기법 (Circuit partitioning to enhance the fault coverage for combinational logic)

  • 노정호;김상진;이창희;윤태진;안광선
    • 전자공학회논문지C
    • /
    • 제35C권4호
    • /
    • pp.1-10
    • /
    • 1998
  • Partitioning problem of large combinational logic has been studied in real world. Most of logic include undectable faults from the structure of it's redundant, fan-out-reconvergent, and symetrical feature. BPT algorithm is proposed to enhance the fault voverage for combinational logic partitioning. This algorithm partitions the logic by cut the lines related to undetectable structure when seperating. Controllability and observability are considered in the process of partitioning. This algorithm is evaluated effective by testing ISCAS85 circuits.

  • PDF

제어 시스템의 신뢰도 향상을 위한 이중화 구조 연구 (A study on the control system with dual structure to enhance its reliability)

  • 박세화;문봉채;김병국;변증남
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1990년도 한국자동제어학술회의논문집(국내학술편); KOEX, Seoul; 26-27 Oct. 1990
    • /
    • pp.773-778
    • /
    • 1990
  • In this paper, a reliable control system structured with dual CPU modules and dual I/O modules is implemented as a means of achieving a highly reliable fault tolerant control system. For this, faults in the system modules are first examined, and a fault detection technique consisting of self diagnostic, comparison process, and exception processing is applied. Also reliability analysis is conducted for the discrete time Markov model with dual structure. It is shown quantitatively that the reliability is improved in the control system with dual structure in comparison with a system with single module structure.

  • PDF

High Speed Parallel Fault Detection Design for SRAM on Display Panel

  • Jeong, Kyu-Ho;You, Jae-Hee
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2007년도 7th International Meeting on Information Display 제7권1호
    • /
    • pp.806-809
    • /
    • 2007
  • SRAM cell array and peripheral circuits on display panel are designed using LTPS process. To overcome low yield of SOP, high speed parallel fault detection circuitry for memory cells is designed at local I/O lines with minimal overhead for efficient memory cell redundancy replacement. Normal read/write and parallel test read/write are simulated and verified.

  • PDF

An Advanced Fault Diagnosis System

  • Park, Young-Moon;Ahn, Bok-Shin;Lee, Heung-Jae
    • Journal of Electrical Engineering and information Science
    • /
    • 제2권5호
    • /
    • pp.45-50
    • /
    • 1997
  • This paper present an advanced fault diagnosis expert system to assist the operators at local control center. The system utilizes all th information available in a local control center for the better diagnostic performance. The major feature of the system is dealing with multiple faults diagnosis based on the certainty factor method for the reasoning process. the overall performance and the generality are also enhanced by utilizing the general topological knowledge. ASCADA simulator is also developed for he test and demonstration.

  • PDF