• 제목/요약/키워드: Phase Synchronization

검색결과 317건 처리시간 0.031초

Using Central Manifold Theorem in the Analysis of Master-Slave Synchronization Networks

  • Castilho, Jose-Roberto;Carlos Nehemy;Alves, Luiz-Henrique
    • Journal of Communications and Networks
    • /
    • 제6권3호
    • /
    • pp.197-202
    • /
    • 2004
  • This work presents a stability analysis of the synchronous state for one-way master-slave time distribution networks with single star topology. Using bifurcation theory, the dynamical behavior of second-order phase-locked loops employed to extract the synchronous state in each node is analyzed in function of the constitutive parameters. Two usual inputs, the step and the ramp phase perturbations, are supposed to appear in the master node and, in each case, the existence and the stability of the synchronous state are studied. For parameter combinations resulting in non-hyperbolic synchronous states the linear approximation does not provide any information, even about the local behavior of the system. In this case, the center manifold theorem permits the construction of an equivalent vector field representing the asymptotic behavior of the original system in a local neighborhood of these points. Thus, the local stability can be determined.

단상시스템에서 벡터적(vector product)에 의한 동기 루프 (Synchronization loop by vector product in single-phase system)

  • 배기훈;기상우;조국춘;최종묵
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 1998년도 추계학술대회 논문집
    • /
    • pp.219-225
    • /
    • 1998
  • A Diode bridge rectifier and a phase-controlled thyristor bridge rectifier generate harmonics in power system. Nowadays, power factor and harmonics are important performance in electrical equipment for railway vehicle. Many researchers have been trying to improve the power factor and ac-side harmonics. Therefore the PWM converter has been used to operate at unity power factor and to reduce ac-side current harmonics. This paper proposes the synchronization loop by vector product in single-phase PWM converter. The proposed control method can realize the sinusolidal input current waveform and the effective unity power factor. The validity of the proposed control method is verified through the experimental result.

  • PDF

Reproductive Performance according to Ovarian Status, Postpartum Uterine Treatment, and Calving Season in Estrus Synchronized Dairy Cows

  • Kang, Hyun-Gu;Kim, Ill-Hwa;Choi, Woo-Jae
    • 한국수정란이식학회지
    • /
    • 제27권2호
    • /
    • pp.87-92
    • /
    • 2012
  • A study on estrus synchronized dairy cows using progesterone intravaginal device was done to classify each cow's reproductive status from calving to synchronization and to evaluate the reproductive performance according to ovarian and uterine status, and calving season. From calving to estrus synchronization, silent heat or error of estrus detection among ovarian status and endometritis among uterine disorders were exposed in the most distribution (75.4% and 48.3%, respectively). The pregnancy rate of cows with inactive ovaries was lower than those in the follicular and luteal phase. And according to the uterine status before estrus synchronization, the pregnancy rate was similar in three groups; normal, endometritis, and pyometra (70.9, 69.1 and 100%, respectively). The interval from calving to conception was shorter (p<0.05) in cows calved during autumn than in cows calved during spring and winter.

버스트 QPSK 수신기의 동기 알고리즘 설계 (Design of Synchronization Algorithms for Burst QPSK Receiver)

  • 남옥우;김재형
    • 한국정보통신학회논문지
    • /
    • 제5권7호
    • /
    • pp.1219-1225
    • /
    • 2001
  • 본 논문에서는 BWLL 상향링크에 적용할 수 있는 버스트 QPSK 수신기의 동기알고리즘을 설계하였다. 본 논문에서 설계한 버스트 수신기는 디지털 다운컨버터와 정합필터 그리고 동기회로로 구성되어 있다. 동기회로의 경우 심벌 타이밍 복구를 위하여 가드너 알고리즘을 사용하였고 반송파 주파수 복구를 위하여 4승법을 사용하였으며 반송파 위상 복구는 DD알고리즘을 사용하였다. 성능 분석을 위하여 제안된 알고리즘에 대한 시뮬레이션 결과와 VHDL로 코딩되어 FPGA에 구현된 실제회로의 결과를 비교, 분석하였다. 성능분석 결과 주파수 옵셋이 심벌율의 4.7% 까지 동기기가 잘 동작하였다.

  • PDF

DMT시스템에서 ADSL 칩 설계를 위한 동기화 파라미터에 관한 연구 (A study on the synchronization parameter to design ADSL chip in DMT systems)

  • 조병록;박솔;김영민
    • 한국정보통신학회논문지
    • /
    • 제3권3호
    • /
    • pp.687-694
    • /
    • 1999
  • 본 논문에서는 ADSL용 칩 설계를 위한 동기화 파라미터 값을 도출하기 위하여 컴퓨터 모의수행으로 STR과 프레임동기의 성능을 분석한다. ADSL에 적합한 PLL루프를 분석하고 설계를 하며, 이러한 결과를 통하여 ADSL칩 설계를 위한 STR의 최적 파라미터 값을 얻는다. 또한 여러 가지 알고리즘으로 프레임동기를 수행할 때, 컴퓨터 모의수행으로 FER(Frame Error Rate)의 성능을 분석했고, 프레임 offset의 효과를 분석했다.

  • PDF

A novel qEEG measure of teamwork for human error analysis: An EEG hyperscanning study

  • Cha, Kab-Mun;Lee, Hyun-Chul
    • Nuclear Engineering and Technology
    • /
    • 제51권3호
    • /
    • pp.683-691
    • /
    • 2019
  • In this paper, we propose a novel method to quantify the neural synchronization between subjects in the collaborative process through electroencephalogram (EEG) hyperscanning. We hypothesized that the neural synchronization in EEGs will increase when the communication of the operators is smooth and the teamwork is better. We quantified the EEG signal for multiple subjects using a representative EEG quantification method, and studied the changes in brain activity occurring during collaboration. The proposed method quantifies neural synchronization between subjects through bispectral analysis. We found that phase synchronization between EEGs of multi subjects increased significantly during the periods of collaborative work. Traditional methods for a human error analysis used a retrospective analysis, and most of them were analyzed for an unspecified majority. However, the proposed method is able to perform the real-time monitoring of human error and can directly analyze and evaluate specific groups.

Loran 신호 이용 통신망 동기를 위한 타이밍 신호 보상 방안 (A Compensation Method of Timing Signals for Communications Networks Synchronization by using Loran Signals)

  • 이영규;이창복;양성훈;이종구;공현동
    • 한국통신학회논문지
    • /
    • 제34권11A호
    • /
    • pp.882-890
    • /
    • 2009
  • 본 논문에서는 Loran 신호를 이용하여 원거리통신망 및 전력 분배망과 같은 국가 기반 산업에 대한 망동기를 이루고자 할 때에 Loran 수신기에서 수신한 신호에 대한 위상 동기를 잃어 버렸을 때 이를 보상하기 위한 방안에 대해서 논한다. Loran 수신기에서 위상 동기를 잃었을 때에는 수신기 내에 있는 오실레이터가 자유구동을 하게되고, 따라서 이를 기준으로 출력되는 타이밍 동기신호의 성능이 크게 떨어지게 되며, 이때에 ITU G.811 표준에서 요구하는 PRC에 대한 1 us 이하의 요구 성능을 만족시킬 수 없게 된다. 따라서 본 논문에서는 Loran 수신기가 위상 동기를 잃었을 때 이를 보상하기 위해 보상 알고리즘을 사용하여 위상 점프를 보상하는 방법에 대해 제안했으며, 이에 대해 실측한 데이터에 대한 MTIE 성능을 분석하였다. 성능 분석 결과 제안된 방법을 사용하면 1시간 간격으로 동기를 잃었을 경우에 30 분 평균 이하의 스무딩 값을 사용할 경우 대략 0.6 us 이하의 MTIE 값을 보여서 산업체 표준에서 요구하는 1 us 이내의 PRC 성능을 충분히 만족시킬 수 있음을 확인하였다.

분산 빔포밍을 이용한 OFDM 시스템에서의 동기에러 영향 분석 (Effect of Synchronization Errors with Distributed Beamforming in OFDM Systems)

  • 김해수;이광호
    • 전자공학회논문지
    • /
    • 제51권1호
    • /
    • pp.3-10
    • /
    • 2014
  • 분산 빔포밍의 이득을 얻기 위해서는 심볼 타이밍, 위상, 그리고 주파수 동기가 적절하게 제어가 되어야 한다. 본 논문에서는 OFDM 시스템에서 분산 빔포밍을 이용할 경우 세 가지 동기의 에러에 의한 영향을 분석하였다. 협력신호 사이의 심볼 동기 에러는 저주파수의 부반송파(subcarrier)보다 고주파수의 부반송파에서 큰 영향을 미치고 있다. 위상 및 주파수 에러에 의한 전송신호의 손실은 부반송파 번호와 관련이 없으나, 주파수 오차는 전송신호의 손실 뿐만 아니라 부반송파 사이의 간섭을 야기하기 때문에 OFDM 시스템에서 중요하게 관리되어야 한다. 본 논문에서는 다양한 협력신호 개수 및 세 가지 동기 에러 값에 의한 성능 저하를 보이고 있으며, 성능 분석 결과는 시뮬레이션의 결과와 적절히 일치하는 것을 보이고 있다.

공분산 기반 수중 ultra-short baseline 시스템의 위치 추정 성능 개선 기법 (Covariance-based source localization performance improvement for underwater ultra-short baseline systems)

  • 한상만;차민혁;고학림;이호준
    • 한국음향학회지
    • /
    • 제43권1호
    • /
    • pp.89-94
    • /
    • 2024
  • Ultra-Short BaseLine(USBL) 은 센서 간격이 좁은 배열을 사용하기 때문에 위치 추정 성능 향상을 위해서는 정밀한 동기화가 필요하다. 그러나 수중 환경은 비교적 강한 잡음과 다중 경로 및 도플러 등의 수중 음향 채널로 인해 동기화 오류가 발생하여 위치 추정 성능이 저하된다. 본 논문에서는 수중 USBL 시스템의 위치 추정 성능을 향상시키기 위한 공분산 기반 동기 보상 기법을 제안한다. 제안 방법은 상호상관을 통해 신호를 정렬한 후, 정렬된 신호의 공분산을 계산한다. 공분산에서 동기 오차는 위상차와 선형적으로 관련되어 있으므로 위상차를 공분산으로부터 추정하여 동기 오차를 보상한다. 전산 모의실험을 통해 제안 방법이 기존 상호상관 방법보다 우수한 위치 추정 성능을 가지는 것을 보였다.

Accurate Voltage Parameter Estimation for Grid Synchronization in Single-Phase Power Systems

  • Dai, Zhiyong;Lin, Hui;Tian, Yanjun;Yao, Wenli;Yin, Hang
    • Journal of Power Electronics
    • /
    • 제16권3호
    • /
    • pp.1067-1075
    • /
    • 2016
  • This paper presents an adaptive observer-based approach to estimate voltage parameters, including frequency, amplitude, and phase angle, for single-phase power systems. In contrast to most existing estimation methods of grid voltage parameters, in this study, grid voltage is treated as a dynamic system related to an unknown grid frequency. Based on adaptive observer theory, a full-order adaptive observer is proposed to estimate voltage parameters. A Lyapunov function-based argument is employed to ensure that the proposed estimation method of voltage parameters has zero steady-state error, even when frequency varies or phase angle jumps significantly. Meanwhile, a reduced-order adaptive observer is designed as the simplified version of the proposed full-order observer. Compared with the frequency-adaptive virtual flux estimation, the proposed adaptive observers exhibit better dynamic response to track the actual grid voltage frequency, amplitude, and phase angle. Simulations and experiments have been conducted to validate the effectiveness of the proposed observers.