• 제목/요약/키워드: PLL design

검색결과 299건 처리시간 0.026초

위상추정기 및 위상추적기를 갖는 버스트 QPSK 전송시스템 설계 (Burst QPSK Transmission System Design with Phase Estimator and Tracker)

  • 김승근;최영철;김시문;박종원;이덕환;임용곤
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 2004년도 춘계학술발표대회 논문집 제23권 1호
    • /
    • pp.183-186
    • /
    • 2004
  • 본 논문에서는 수중 초음파 통신용 QPSK 버스트 수신기를 DSP시스템을 이용하여 구현하기위한 시스템 설계에 대하여 논한다. 본 논문에서 고려하는 시스템은 25kHz의 반송주파수를 사용하고, 심벌율은 5kHz이며, 데이터 전송율은 10,000bps이다. 송신기에서 심벌정보를 전송하기 위해 펄스성형필터를 거친 신호를 디지털 믹서기를 이용하여 디지털 영역에서 반송주파수 대역으로 신호를 변조한 후 200kHz로 샘플링하는 D/A변환기를 이용하여 전송 아날로그 신호를 생성한다. 수신기에서는 수신 신호를 디지털로 처리하기 위하여 100kHz로 free running하는 A/D 변환기를 이용하여 수신 데이터를 얻는다. 수신기에서는 32심벌 길이의 프리앰블을 이용하여 프레임 동기를 찾음과 동시에 개략적인 심벌시간 동기와 위상편이를 추정한다. 추정한 위상편이값은 2차 PLL (phase-looked loop)의 초기값으로 사용하여 위상 추적을 수행하는 전송 시스템이다. 또한, 된 논문에서는 실해역 전송 시험 테이터를 통하여 조류의 변화에 의해 발생하는 Doppler 편이를 보상하기 위하여 PLL이 필수적으로 필요함을 보인다.

  • PDF

개선된 바랙터 결합 선로를 이용한 Ku-Band 헤어핀 발진기 설계 (A Ku-Band Hair-Pin Resonator Oscillator with a New Varactor Coupled Line Structure)

  • 최광석;원득호;윤상원
    • 한국전자파학회논문지
    • /
    • 제21권1호
    • /
    • pp.83-89
    • /
    • 2010
  • 본 논문에서는 개선된 바랙터 결합 선로를 제안하고, 이 구조를 사용한 주파수 합성기를 설계 제작하였다. 제안된 결합 선로는 기존 구조에 추가적인 $\lambda$/4 전송 선로를 이용하여 바랙터에서 반사되는 잡음신호를 제거하는 구조이다. 제작한 주파수 합성기는 Ku-band 대역에서 헤어핀 공진기를 사용하였으며, PLL을 사용하여 주파수를 고정하였다. 제안된 구조로 제작한 헤어핀 발진기의 경우, 38 MHz의 주파수 조정 범위와 100 kHz offset에서 -97 dBc/Hz의 위상 잡음을 나타내었다. 이러한 측정 결과는 제작한 기존 구조의 바랙터 결합 선로를 가지는 헤어핀 발진기보다 30 MHz 개선된 주파수 조정 범위와 8 dB 개선된 위상 잡음 특성을 가지는 것으로 확인되었다.

디지털 위상고정루프를 이용한 ESK복조기의 설계 및 성능 분석 (Analysis and design of a FSK Demodulator with Digital Phase Locked Loop)

  • 김성철;송인근
    • 한국정보통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.194-200
    • /
    • 2003
  • 본 논문에서는 주파수 도약 대역확산시스템에서 널리 적용되는 FSK복조기를 설계하고 실험 결과를 분석하였다. FSK 복조회로에 있어서 가장 중요한 부분인 ADPLL의 성능을 소프트웨어를 이용하여 분석하였다. 이 분석을 토대로 Altera사에서 제공하는 Maxplus-II 툴을 이용하여 각 구성 회로를 설계하였으며 EPM7064SLC44-10 chip으로 집적화 하였다. 시뮬레이션 결과와 구현된 회로의 특성을 비교 분석하였다. 결과에 있어서 PLL의 시상수는 약 2${\mu}\textrm{s}$의 차이가 발생하였다. 이 차이는 FSK복조회로에 있어서는 큰 영향을 주지 않는다. 실험결과를 보면 FSK 변조된 신호는 기준 신호와 위상 차가 180$^{\circ}$인 경우에도 설계된 회로에 의해 잘 복조 됨을 관찰할 수 있었다.

Decoupling of the Secondary Saliencies in Sensorless PMSM Drives using Repetitive Control in the Angle Domain

  • Wu, Chun;Chen, Zhe;Qi, Rong;Kennel, Ralph
    • Journal of Power Electronics
    • /
    • 제16권4호
    • /
    • pp.1375-1386
    • /
    • 2016
  • To decouple the secondary saliencies in sensorless permanent magnet synchronous machine (PMSM) drives, a repetitive control (RC) in the angle domain is proposed. In this paper, the inductance model of a concentrated windings surface-mounted PMSM (cwSPMSM) with strong secondary saliencies is developed. Due to the secondary saliencies, the estimated position contains harmonic disturbances that are periodic relative to the angular position. Through a transformation from the time domain to the angle domain, these varying frequency disturbances can be treated as constant periodic disturbances. The proposed angle-domain RC is plugged into an existing phase-locked loop (PLL) and utilizes the error of the PLL to generate signals to suppress these periodic disturbances. A stability analysis and parameter design guidelines of the RC are addressed in detail. Finally, the proposed method is carried out on a cwSPMSM drive test-bench. The effectiveness and accuracy are verified by experimental results.

51.84Mbps VDSL QAM 수신기를 위한 통과대역 디지털 심볼 클록 복원방식 (Passband Digital Symbol Clock Recovery Scheme for 51.84Mbps VDSL QAM Receiver)

  • 이재호;김재원;정항근;정진균
    • 전자공학회논문지SC
    • /
    • 제37권2호
    • /
    • pp.77-84
    • /
    • 2000
  • 본 논문에서는 51.84Mbps의 전송 속도를 갖고, 16-QAM 변조방식을 사용하는 VDSL(고속 디지털 가입자 루프) 시스템에서, 전송 신호 주파수 스펙트럼의 밴드-에지 성분을 최대화함으로써 심볼 클록(12.96㎒)을 복원하는 방식에 대해 논의한다〔1〕. 디지털 방식의 PLL에서 여러 가지 특성들이 조사되었으며, NCO(Numerically Controlled Oscillator)에서 사용하는 룩-업 테이블의 효율적인 설계 방식을 제시하였다.

  • PDF

레이다 수신기용 X-밴드 주파수 합성기의 저 위상잡음설계 및 구현 (Low Phase Noise Design and Implementation of X -Band Frequency Synthesizer for Radar Receiver)

  • 소원욱;강연덕;이택경
    • 한국항행학회논문지
    • /
    • 제2권1호
    • /
    • pp.22-33
    • /
    • 1998
  • 마그네트론을 이용하는 레이다에서 송신 주파수의 변화를 감지하여 안정된 중간주파수를 발생하기 위해서는 STALO(Stable Local Oscillator)로서 AFC(Automatic Frequency Control)에 의해 출력주파수를 조정할 수 있는 주파수 합성기(Frequency Synthesizer)가 이용된다. 본 논문에서는 8.4GHz~9.7GHz의 X-밴드 주파수 합성기를 단일 루우프 구조의 간접 주파수 합성방식으로 설계하고 제작하였다. 고속 디지털 PLL 칩에 의하여 위상비교를 하고, 저 위상잡음을 구현하기 위한 여파기를 설계하였다. 기준신호와 VCO, 주파수 분주기, 여파기 등의 특성에 따른 단일 루우프 주파수 합성기의 위상잡음 성능을 해석하고, 위상잡음이 최소가 되도록 설계하여 측정치와 비교하였다.

  • PDF

20 GHz 고정국용 위상고정 VCDRO (Phase Locked VCDRO for the 20 GHz Point-to-point Radio Link)

  • 주한기;장동필
    • 한국전자파학회논문지
    • /
    • 제10권6호
    • /
    • pp.816-824
    • /
    • 1999
  • 본 논문에서는 아날로그 위상비교기률 이용한 위상고정루프를 소개하였으며. 이 방법을 이용하여 20 GHz 대 고정국용 위상고정 국부발진기를 설계 제작하였다. 이 국부발진기는 하이브리드 형태의 18 GHz VCDRO (Voltage Controlled Dielectric Resonator Oscillator)와 완충증폭기 및 아날로그 위상검출기로 이루어져 있다. 일반적인 크리스탈 발전기의 N배 이외의 주파수를 위상고정하기 위하여 VHF PLL로 구성되어 있다. 국부발 진기의 발진전력은 18 GHz에서 약 21 dBm. 고조파억압은 - 34 dBc로 안정된 위상고정 상태를 나타내었다. 이때의 SSB위상잡음은 -75 dBc/Hz@10 kHz로 측정되었다.

  • PDF

스프레드스펙트럼통신방식을 적용한 RFID시스템 설계 (Design of RFID System Using Spread Spectrum)

  • 백승재
    • 한국콘텐츠학회논문지
    • /
    • 제7권3호
    • /
    • pp.42-49
    • /
    • 2007
  • 본 논문에서는 유비쿼터스 환경에서 사용되는 RFID(Radio Frequency IDentification)시스템을 외부잡음에 강한 스프레드 스펙트럼(Spread Spectrum : SS)통신방식을 적용하여 설계하였다. 설계된 시스템은 수신기의 PLL과 송 수신기의 PN확산 변 복조를 할 수 있는 알고리즘과 안정적인 BPSK(Binary Phase Shift Keying)신호를 출력하도록 트랜지스터 증폭기를 설계하여 시스템을 구현하였다. 또한 제작이 편리한 마이크로스트립 협대역 패치 안테나를 설계하여 시스템에서 필터가 차지하는 부피를 줄였으며, RFID의 유통물류에 할당된 국제표준 주파수 대역인 $860\sim930MHz$의 UHF대역에 적용이 가능한 저전력 시스템으로 설계되었다.

주파수 3체배기를 이용한 W 밴드 주파수 합성기 설계 (Design of W Band Frequency Synthesizer Using Frequency Tripler)

  • 조형준;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제24권10호
    • /
    • pp.971-978
    • /
    • 2013
  • 본 논문에서는 65 nm RF CMOS 공정을 이용하여 26 GHz 위상 고정 루프(PLL)를 설계하고, 주파수 3체배기(tripler)를 이용하여 W 밴드 주파수 합성기를 설계하였다. 26 GHz VCO는 22.8~26.8 GHz, 3체배기의 출력은 74~75.6 GHz의 주파수 조정 범위를 갖는다. 제작한 주파수 합성기는 총 75.6 mW의 전력을 소모하며, 3체배기의 최종 출력은 1 MHz 오프셋에서 -75 dBc/Hz, 10 MHz 오프셋에서 -101 dBc/Hz의 위상 잡음 특성을 갖는다.

High speed에 필요한 PLL charge pump 회로 설계 및 세부적인 성능 평가 (The design of a charge pump for the high speed operation of PLL circuits)

  • 신용석;윤재석;허창우
    • 한국정보통신학회논문지
    • /
    • 제2권2호
    • /
    • pp.267-273
    • /
    • 1998
  • 본 논문에서는 charge pump 회로를 차동 전류 스위치 구조를 갖는 회로를 사용하여 설계하였다. charge pump 회로의 스위칭 속도를 향상시키기 위하여 CMOS 보다 스위칭 속도가 빠른 MESFET를 이용하여 회로를 설계하였다. 차동 전류 스위치 구조의 charge pump회로가 고주파수 대역에서 동작하는데 따른 회로의 성능 및 안정성 문제를 제시하고 분석하였다. 또한 charge pump 회로의 성능을 평가하기 위한 척도를 세부적으로 정의함으로써 charge pump의 성능을 표현하게 된다. 설계된 회로는 HSPICE 시뮬레이터를 사용하여 시뮬레이션 하였으며, 시뮬레이션 결과 본 논문에서 제시한 구조가 1GHz급의 charge pump 회로로 설계가 가능하다는 것을 알 수 있었다.

  • PDF