• 제목/요약/키워드: PJM tag

검색결과 4건 처리시간 0.018초

바이올레이션 비트 검출을 통한 13.56MHz RFID PJM 태그의 비트 동기화 기법 (Bit Synchronization Using Violation Bit Detection in 13.56MHz RFID PJM Tag)

  • 윤재혁;양훈기
    • 한국정보통신학회논문지
    • /
    • 제17권2호
    • /
    • pp.481-487
    • /
    • 2013
  • 리더의 실제 명령인 payload 데이터의 시작지점을 찾아내는 비트 동기화를 위해 RFID 태그 수신부는 프리앰블을 이용한다. 국제 표준에 의해 RFID PJM(phase jitter modulation) 모드는 MFM(modified frequency modulation) 플래그를 프리앰블로 사용한다. 최근, PJM 모드 태그가 여러 개의 코릴레이터를 이용하여 비트 동기를 수행하는 기법이 발표되었다. 본 논문에서는 coarse synchronization 이후 violation 비트를 이용해서 fine synchronization을 수행하는 새로운 비트 동기화 기법을 제안한다. 시뮬레이션을 통해 제시된 기법이 하드웨어의 복잡도는 낮추면서 기존에 제시된 시스템과 거의 유사한 동기 및 복조 성능을 가짐을 보인다.

ISO/IEC 18000-3 ASK 모드와 PJM 모드의 성능 비교 (Performance Comparison of ISO / IEC 18000-3 ASK and PJM Mode)

  • 김재림;양훈기
    • 한국ITS학회 논문지
    • /
    • 제7권6호
    • /
    • pp.70-80
    • /
    • 2008
  • 본 논문에서는 18000-3 RFID 표준인 ASK 모드와 PJM 모드 RFID 시스템을 인식속도의 관점에서 비교하였다. ASK 모드와 PJM 모드 리더/태그간 통신 과정을 표현 할 수 있는 대표 블록들의 조합을 구성하여 블록이 발생한 횟수를 이용하여 인식속도를 비교하였다. FS-Aloha 기반 프로토콜을 적용시키기 위한 Q알고리즘으로 표준 기고서에서 예시로 제안한 알고리즘, Q값 고정 알고리즘, 최소 Q 알고리즘 그리고 남은 태그 수에 연동한 Q값 설정 알고리즘을 이용하였다. 시뮬레이션 과정을 통해서 Q알고리즘에 따른 ASK 모드와 PJM 모드 속도 비교뿐만 아니라 Q알고리즘을 고정시킨 후 ASK 모드와 PJM 모드의 인식속도를 비교하였고 속도에 영향을 미치는 파라메타들을 도출하였다.

  • PDF

13.56MHz RFID 시스템의 모드별 인식속도 비교 (Reading Speed Comparison between Operating Modes of a 13.56 MHz RFID System)

  • 제영대;양훈기;양성현;권성호;최길영
    • 한국통신학회논문지
    • /
    • 제34권7C호
    • /
    • pp.697-705
    • /
    • 2009
  • 본 논문은 13.56MHz 대역 RFID 시스템의 국제표준으로 되어 있는 ISO 18000-3의 전송 모드인 ASK 모드와 PJM 모드의 인식속도를 분석하고 시뮬레이션에 의해 검증한다. 이를 위해 태그 개수에 연동하여 Q값을 설정하는 최척의 Q-알고리즘을 적용시키며 이에 근거한 리더 태그 간 통신을 통해서 주워진 태그 개수에 따라서 이들을 읽는데 소요되는 슬롯 개수를 수학적으로 유도한다. 특히 유도된 이론적 수식을 적용시켜 멀티채널을 사용하는 PJM 모드와 ASK 모드의 속도를 비교하며 각각의 모드 동작을 시뮬레이션 하여 이론적인 비교 결과의 타당성을 검증 한다.

18000-3 PJM 모드 태그의 동기부 및 복조부 하드웨어 설계 (Hardware Design of the Synchronizer and the Demodulator of a 18000-3 PJM Mode Tag)

  • 전돈국;양훈기
    • 한국ITS학회 논문지
    • /
    • 제10권2호
    • /
    • pp.77-83
    • /
    • 2011
  • 본 논문에서는 18000-3 모드 3로 국제표준화된 13.56MHz RFID PJM(Phase Jitter Modulation) 모드 태그의 동기부 및 복조부 설계를 위해서 최근에 제안된 동기, 복조 알고리즘을 최적화하여 설계하고 구현하는 과정을 보인다. 두 알고리즘을 분석하여 불필요한 레지스터 사용을 최소화하고 국제표준에 근거하여 구현하며, 시뮬레이션 및 테스트는 모델심(Modelsim)과 알테라(Altera) FPGA를 이용하여 검증한다. 3개의 상관기로 구성된 동기부를 구현하기 위해서 총 1,024(16bit ${\times}$ 64cycle)개의 레지스터를 사용하고, 2개의 상관기를 갖는 복조부를 구현하기 위해서 128(2bit ${\times}$ 64cycle)개의 레지스터를 사용한다. 마지막으로 동기부, 복조부를 연동시켜 시뮬레이션을 수행하여, 잡음환경에서 SNR -2dB일 경우에 는 87%의 성공률을, 4dB 이상일 경우에는 100% 성공함을 보인다.