• Title/Summary/Keyword: PCI 익스프레스

Search Result 6, Processing Time 0.017 seconds

A H/W & S/W Co-Design and Functional Co-Verification for PCI Express Controller (PCI 익스프레스 컨트롤러의 통합 설계 및 기능 검증)

  • Hyun, Eugin;Seong, Kwang-Su
    • IEMEK Journal of Embedded Systems and Applications
    • /
    • v.2 no.1
    • /
    • pp.9-16
    • /
    • 2007
  • 본 논문에서는 차세대 통신 플랫폼을 위한 PCI 익스프레스의 전송계층과 데이터 연결계층의 모든 기능을 지원하는 PCI 익스프레스 컨트롤러를 설계하였다. 설계된 컨트롤러를 효과적으로 제어하기 위해 8051 마이크로프로세서를 이용하였다. 또한, 본 논문에서는 PCI 익스프레스 컨트롤러와 8051 마이크로프로세서의 통합 검증을 위한 방법으로 벡터 생성 부분, 테스트 벤치, 그리고 메모리로 구성된 테스트 벤치를 하나의 가상 마이크로프로세서로 가정하였다. 그리고 PCI 익스프레스의 모든 프로토콜을 지원할 수 있는 어셈블리 수준의 명령어들을 테스트 벤치에 적용되도록 하였다. 특히 일반적인 기본 동작 검증과 설계 기반 검증에서 찾지 못한 특수 경우의 에러를 찾기 위한 검증을 위해 랜덤 검증 환경 및 테스트 파라미터를 정의 하였다. 제안된 검증 환경과 명령어를 통해 설계된 PCI 컨트롤러의 검증 결과 랜덤 테스트 검증을 통해 효과적으로 오류를 찾을 수 있었다.

  • PDF

The Design of Efficient Functional Verification Environment for the future I/O Interface Controller (차세대 입출력 인터페이스 컨트롤러를 위한 효율적인 기능 검증 환경 구현)

  • Hyun Eu-Gin;Seong Kwang-Su
    • Journal of the Institute of Electronics Engineers of Korea CI
    • /
    • v.43 no.4 s.310
    • /
    • pp.39-49
    • /
    • 2006
  • This paper proposes an efficient verification environment of PCI Express controller that is the future I/O interface. This verification environment consists of a test vector generator, a test bench, and two abstract memories. We also define the assembler set to generate the verification scenarios. In this paper, we propose the random test environment which consists of a random vector generator, a .simulator part, and a compare engine. This verification methodology is useful to find the special errors which are not detected by the basic-behavioral test and hardware-design test.

Den of I/O Controller for Future Communication Platform (차세대 통신 플랫폼을 위한 입출력 컨트롤러 설계)

  • Hyun Eugin;Seong Kwang-Su
    • Journal of the Institute of Electronics Engineers of Korea CI
    • /
    • v.42 no.4 s.304
    • /
    • pp.59-68
    • /
    • 2005
  • In this paper, we design a PCI Express controller for future communication system The controller supports the full functionality of Transaction Layer and Data Link Layer of PCI Express. The designed controller has the proposed transmitter buffer architecture to obey Replay mechanism. This scheme merges the transmitting buffer and the replay buffer. The proposed buffer has the higher data transfer efficiency than the conventional buffer architecture because it can dynamically adjust size of a replay buffer space. We also design transmitter of Transmitter Transaction Layer to effectively support the proposed buffer, The receiver device of PCI Express must possess the buffer for three types of transaction to support Flow Control. And it must report the amount of the buffer space regularly to the Port at the opposite end of the link. We propose the simple receiver buffer scheme using only one buffer to easily support Flow Control. And the designed controller is verified under proposed test bench

An Effective Method to Manage the Transmitter's Buffer in the Data Link Layer of the PCI Express (PCI 익스프레스의 데이터 연결 계층에서 송신단 버퍼 관리를 위한 효과적인 방법)

  • 현유진;성광수
    • Journal of the Institute of Electronics Engineers of Korea CI
    • /
    • v.41 no.5
    • /
    • pp.9-16
    • /
    • 2004
  • The data link layer of the PCI Express must have the transmitting buffer that contains the packets to transmit next time. Also it must have the retry buffer that contains the packets which were already transmitted but have not been acknowledged by the corresponding target device. In the separated buffer architecture, the data link layer can not transmit the packets in the transmitting buffer if the reiry buffer space is not enough. In this paper, we propose an efficient buffer architecture which merges the transmitting buffer and the retry buffer to a single buffer. Since the proposed buffer can dynamically assign the size of the transmitting buffer and the retry buffer, it can improve the buffer usage efficiency and the data transfer efficiency. The simulation result shows that the proposed buffer has the higher data transfer efficiency than the separated buffer architecture about 39% when the total buffer size is 8K byte.

PR Focus-빠르게 변화하는 그래픽카드시장

  • Korea Venture Business Association
    • Venture DIGEST
    • /
    • s.63
    • /
    • pp.7-7
    • /
    • 2004
  • 그래픽카드 업계가 양분되고 있다. 칩셋업계의 양대 산맥인 ATI와 NVIDIA로의 양분이 아니다. 기존 AGP 방식으로 성능향상에 역점을 두는 업체와 차세대 인터페이스로 떠오르고 있는 PCI 익스프레스 방식으로 발빠르게 전환하는 업체로의 양분이다. 게임∙영화 등 동영상 콘텐츠가 증가하면서 그래픽카드의 비중이 커지고 있고 성능 역시 나날이 진보를 거듭하고 있다.

  • PDF

An Approach for Implementing PCI Express Interface Based Storage System for Wideband Observation Data

  • Song, Min-Gyu;Kang, Yong-Woo;Kim, Hyo-Ryung;Nam, Uk-Won
    • The Bulletin of The Korean Astronomical Society
    • /
    • v.40 no.2
    • /
    • pp.57.1-57.1
    • /
    • 2015
  • VLBI에서 관측 대역폭이 n배 증가될 경우 관측감도는 sqrt(n)만큼 향상되고, 이는 관측 연구 측면에서 기존에는 불가능하던 천체에 대한 연구 수행이 가능함을 의미한다. 관측 대역폭의 확대는 관측 데이터의 용량 증가를 의미하며 여기서 해당 데이터의 처리를 위한 초고속 데이터 기록시스템은 핵심적 역할을 한다. 이에 따라 현재 KVN에서는 미국 MIT Haystack 천문대에서 개발된 초고속 기록시스템인 Mark5B/B+와 Mark6를 운용 중에 있다. 하지만 이들 시스템의 경우 사실상 VLBI연구를 위한 목표로 특수 개발되었기에 유지 및 운영 측면에서 여러 불편이 있고, 성능에 있어서도 단일 스트림 기준으로 8Gbps를 넘지 못하는 한계를 안고 있다. 본 발표에서는 기존 시스템을 대체할 수 있는 기술로서 PCI 익스프레스 기반의 데이터 처리를 소개하고자 한다. 나아가 실제 관측 데이터에 대한 입출력 및 기존 시스템과의 성능 비교를 통해 광대역 관측 연구에 최적화된 기록 시스템을 제안하고자 한다.

  • PDF