• 제목/요약/키워드: Output buffer

검색결과 288건 처리시간 0.03초

65 nm CMOS 공정을 이용한 V 주파수대 전력증폭기 설계 (Design of a V Band Power Amplifier Using 65 nm CMOS Technology)

  • ;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제24권4호
    • /
    • pp.403-409
    • /
    • 2013
  • 본 논문에서는 Marchand 발룬, 트랜스포머와 주입 잠금 버퍼를 이용한 CMOS 2단 차동전력증폭기를 보여준다. 본 전력증폭기는 70 GHz 주파수 대역을 목표로 설계하였고, 65 nm 공정을 이용하여 제작하였다. 측정 결과, 71.3 GHz에서 8.5 dB의 최대 전압 이득과 7.3 GHz의 3 dB 대역폭을 얻었다. 측정된 최대 출력 전력은 8.2 dBm, 입력 $P_{1dB}$는 -2.8 dBm, 출력 $P_{1dB}$는 4.6 dBm이며, 최대 전력 부가 효율은 4.9 %이다. 본 전력증폭기는 1.2 V의 전원으로부터 102 mW의 DC 전력을 소모한다.

가변 길이 패킷을 지원하는 스위칭 패브릭의 설계 (Design of Switching Fabric Supporting Variable Length Packets)

  • 류경숙;김무성;최병석
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제14권3호
    • /
    • pp.311-315
    • /
    • 2008
  • 최근 인터넷 망에서 고속 스위칭을 위하여 입출력 인터페이스 간 패킷 전송에 있어서 스위칭 패브릭이 적용되고 있다. 기존의 구조들은 가변 길이 IP 패킷의 처리에 ATM 스위칭 패브릭을 그대로 적용하기 위해 패킷을 일정 크기로 분할 및 재조립하거나 크로스포인트에 버퍼를 두는 방식을 고려하고 있어 시스템에 부하를 가져온다. 본 논문에서는 데이타 메모리 평면과 스위칭 평면을 분리하여 패킷 데이타는 독립된 메모리 구조에 저장하고 동시에 메모리 주소 포인터 부분만 스위칭 패브릭을 통과하도록 하는 새로운 스위치 구조를 제안한다. 스위칭 패브릭은 주소 포인터와 기본적인 정보를 포함하는 아주 작은 미니 패킷이 통과하게 되는데 이것은 가변길이 패킷들이 경쟁하는 스위칭 패브릭과 비교할 때 탁월한 스위칭 속도를 가진다.

13 GHz CMOS 주파수 합성기와 체배기를 이용한 77 GHz 레이더 송신기 설계 (Design of 77 GHz Radar Transmitter Using 13 GHz CMOS Frequency Synthesizer and Multiplier)

  • 송의종;강현상;최규진;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제23권11호
    • /
    • pp.1297-1306
    • /
    • 2012
  • 본 논문에서는 77 GHz 차량용 레이더 시스템에 필요한 레이더 송신기를 설계하였다. 130 nm RF CMOS 공정을 이용하여 설계한 13 GHz 주파수 합성기로 6 체배기를 내장한 상용의 화합물 전력 증폭기를 구동하여 77 GHz 송신 신호를 발생시켰다. 13 GHz 주파수 합성기는 6 체배용 전력 증폭기를 구동하기 위해 4 dBm 출력을 내는 주입 잠금 버퍼를 내장하고 있다. 제작한 77 GHz 레이더 송신기 모듈은 주파수 조정 범위 내에서 출력 전력이 최소 13.99 dBm이고, 중심 주파수 대비 기준 스퍼의 크기는 -36.45 dBc이다. 또한, 76.5 GHz 중심 주파수의 1 MHz 오프셋에서 -81 dBc/Hz의 위상 잡음 특성을 보인다.

폭주제어를 포함한 실시간 및 비실시간 트래픽의 다중화에 관한 연구 (A Study on Real Time and Non-real Time Traffic Multiplexing with Congestion Control)

  • 송관호;이재호
    • 한국통신학회논문지
    • /
    • 제19권4호
    • /
    • pp.750-760
    • /
    • 1994
  • 본 논문에서는 폭주제어 기능을 내장한 실시간 및 비실시간 트래픽의 통합방식을 제안한다. 실시간 트래픽은 대기능력이 없으며, 출력 링크를 점유함에 있어 비실시간 트래픽보다 우선순위를 갖는다고 가정한다. 출력 링크가 모두 점유되어 있을시 도착하는 실시간 트래픽은 망의 수용이 불가능하여 손실되며, 반면 비실시간 트래픽은 버퍼에 저장되어 추후에 서비스를 받을 수 있도록 한다. 실시간 트래픽은 대역폭 축소전략에 따라 인코딩되며, 이 전략은 비실시간 트래픽에서의 폭주가 증가함에 따라 강화된다. 본 제안 방식은 실시간 트래픽의 최소 대역폭 요구를 만족시키면서 실시간 트래픽의 수를 최대로 허용하고, 또한 비실시간 트래픽간에 발생하는 폭주를 감소시킴으로서, 통신 대역폭을 효율적으로 사용할 수 있는 방식이다. 제안한 방식에 따른 트래픽 통합 방식을 Markov 시스템으로 모델링하였으며, matrix geometric 방식을 이용하여 수학적인 분석을 수행하였다. 또한 관심의 대상이 되는 성능인자에 대한 성능분석을 수행하였으며, 이에 대한 수치적인 결과도 제공하였다.

  • PDF

출력 버퍼형 $a{\times}b$스위치로 구성된 Fat-tree 망의 성능 분석 (Performance Evaluation of a Fat-tree Network with Output-Buffered $a{\times}b$ Switches)

  • 신태지;양명국
    • 한국정보과학회논문지:정보통신
    • /
    • 제30권4호
    • /
    • pp.520-534
    • /
    • 2003
  • 본 논문에서는, $a{\times}b$ 출력 버퍼 스위치로 구성된 fat-tree 망의 성능 예측 모형을 제안하고, 스위치에 장착된 버퍼의 개수 증가에 따른 성능 향상 추이를 분석하였다. Buffered 스위치 기법은 스위치 네트웍 내부의 데이타 충돌 문제를 효과적으로 해결할 수 있는 방법으로 널리 알려져 있다. 제안한 성능 예측 모형은 먼저 네트웍 내부 임의 스위치 입력 단에 유입되는 데이타 패킷이 스위치 내부에서 전송되는 유형을 확률적으로 분석하여 수립되었다. 제안한 모형은 스위치에 장착된 버퍼의 개수와 무관하게 출력 버퍼를 장착한 $a{\times}b$ 스위치의 성능, 즉 네트웍 성능 평가의 두 가지 주요 요소인 네트웍 정상상태 처리율(Steady state Throughput, ST)과 네트웍 지연시간(Network Delay)의 예측이 가능하다. 또한 모형의 이해를 도모하기 위하여 지능형 네트워크 트래픽 제어 및 중도 소실 패킷에 대한 다양한 처리 기능 등 최근 개발되는 스위치 네트워크의 부가기능을 배제하고 수식을 정리하였다. 그러나, 제안된 분석 모형은 이들 다양한 성능 향상 기술이 적용된 네트워크, 그리고 다양한 크기의 네트워크 성능분석에도 쉽게 적용이 가능하다. 제안한 수학적 성능 분석 연구의 실효성 검증을 위하여 병행된 시뮬레이션 결과는 상호 미세한 오차 범위 내에서 모형의 예측 데이타와 일치하는 결과를 보여 분석 모형의 타당성을 입증하였다.

실내 AP간 단말 이동에 따른 효율적인 동영상 서비스 제공 방안 (Efficient Video Service Providing Methods for Mobile of Indoor AP Terminals)

  • 홍성화;김병국
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2022년도 추계학술대회
    • /
    • pp.585-587
    • /
    • 2022
  • AP 장치간의 시각의 동기는 내부의 유선랜을 통한 인터넷의 접근을 통한 NTP 방식의 시각동기 방식이 있으나 이는 네트워크에 따라 수백밀리 초(msec)에서 수초의 시각 차이를 갖는다. 동영상의 출력을 위한 프레임은 응용에 따라 다르겠지만 보통 1초에 24개의 (이미지) 프레임을 화면에 출력한다. 따라서 유선의 방식이 아닌 인접한 이동 카메라 장치를 통하여 주변장치 간에 시각을 동기화 할 수 있을 것이다. 시각동기화를 위한 응용프로그램의 작성 시 동기명령을 위한 API를 생성하고, MAC을 통하여 AP에 전달하는 방식의 프로그래밍 기법은 송신측에서의 운영체제의 환경 및 MAC의 버퍼 큐의 상황에 따라 동기명령에서의 시각과 다를 수 있다. 따라서 이를 해결하기 위한 방법으로 MAC을 제어하는 디바이스 드라이버 단에서의 시각정보의 갱신이 훨씬 더 효과적일 수 있다.

  • PDF

RF 시뮬레이터를 이용한 UHF대역 다층구조 VCO 설계 (UHF Band Multi-layer VCO Design Using RF Simulator)

  • 이동회;정진휘
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 추계학술대회 논문집 전기물성,응용부문
    • /
    • pp.96-99
    • /
    • 2001
  • In this paper, we present the simulation results of the multi-layer VCO(Voltage Controlled Oscillator), which is composed of the resonator, the oscillator and the buffer circuit. using EM simulator and nonlinear RF circuit simulator. EM simulator is used for obtaining the EM(Electromagnetic) characteristics of the conductor pattern as well as designing the multi-layer VCO. Obtained EM characteristics were used as real components in nonlinear RF circuit simulation. Finally the overall VCO was simulated using the nonlinear RF circuit simulator. The material for the circuit pattern was Ag and the dielectric was DuPont 951AT, which will be applied for LTCC process. The structure is constructed with 4 conducting layer. Simulated results showed that the output level was about 4.5[dBm], the phase noise was -104[dBc/Hz] at 30[kHz] offset frequency, the harmonics -8dBc, and the control voltage sensitivity of 30[MHz/V] with a DC current consumption of 9.5[mA]. The size of VCO is $6{\times}9{\times}2mm$(0.11[cc]).

  • PDF

기준 클럭 발생을 위한 저 젼력, 저 잡음 DLL기반 주파수 체배기 (A Low-power, Low-noise DLL-based Frequency Multiplier for Reference Clock Generator)

  • 김형필;황인철
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.9-14
    • /
    • 2013
  • 본 논문은 DLL 기술을 사용하여서 낮은 위상잡음을 갖는 주파수 체배기를 설계 하였다. VCDL은 공통모드 잡음을 줄이기 위해서 차동구조를 이용하여 설계 되었다. 이번 설계는 65nm, 1.2V TSMC CMOS 공정을 이용 하였고, 동작 주파수 범위는 10MHz에서 24MHz로 측정되었다. TCXO를 기준 주파수로 사용하여 위상잡음을 측정하였을 때 38.4MHz의 출력에서 1MHz offset 기준으로 -125dBc/Hz가 측정되었다. 총 면적은 $0.032mm^2$을 사용하였고, 출력 버퍼를 포함하여 총 1.8mA의 전류를 칩에서 소비하였다.

GaN 기반 발광 다이오드(LED)의 특성 분석 (Characteristic analysis of GaN-based Light Emitting Diode(LED))

  • 이재현;염기수
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 춘계학술대회
    • /
    • pp.686-689
    • /
    • 2012
  • 본 논문에서는 ISE-TCAD를 이용하여 GaN 기반의 LED특성을 분석하였다. LED는 GaN 버퍼층을 기반으로 GaN 장벽과 InGaN 양자우물로 구성된 활성 영역, AlGaN EBL(Electron Blocking Layer)과 AlGaN HBL(Hole Blocking Layer)로 이루어져 있다. Auger 재결합률, 양자 우물의 폭과 수, EBL의 Al 몰분율의 변화에 따른 LED의 출력 전력 특성을 분석하고 효율 개선을 위한 몇 가지 기준을 제시하였다.

  • PDF

960 MHz대역 다층구조 VCO 설계 (Design of Multi-layer VCO for 960 MHz Band)

  • 이동희;정진휘
    • 한국전기전자재료학회논문지
    • /
    • 제15권6호
    • /
    • pp.492-498
    • /
    • 2002
  • In this paper, we present the simulation results of multi-layer VCO(voltage controlled oscillator), which is composed of resonator, oscillator, and buffer circuit, using EM simulator and nonlinear RF circuit simulator. EM simulator is used for obtaining the EM(Electromagnetic) characteristics of conductor pattern as well as designing the multi-layer VCO. Obtained EM characteristics were used as real components in nonlinear RF circuit simulation. Finally the overall VCO was simulated by the nonlinear RF circuit simulator. The material for the circuit pattern was Ag and the dielectric was Dupont 951AT, which will be applied for LTCC process. The structure of multi-layer VCO is constructed with 4 conducting layer. Simulated results showed that the output level was about 4.5 [dBm], the phase noise was -104 [dBc/Hz] at 30 [kHz] offset frequency, the harmonics -8 dBc, and the control voltage sensitivity of 30 [MHz/V] with a DC current consumption of 9.5 [mA]. The size of VCO is $6{\times}9{\times}2 mm$(0.11 [cc]).