• 제목/요약/키워드: Op-amp

검색결과 215건 처리시간 0.034초

저전압 저전력 혼성신호 시스템 설계를 위한 800mV 기준전류원 회로의 설계 (A Novel 800mV Beta-Multiplier Reference Current Source Circuit for Low-Power Low-Voltage Mixed-Mode Systems)

  • 권오준;우선보;김경록;곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.585-586
    • /
    • 2008
  • In this paper, a novel beta-multiplier reference current source circuit for the 800mV power-supply voltage is presented. In order to cope with the narrow input common-mode range of the OpAmp in the reference circuit, shunt resistive voltage divider branches were deployed. High gain OpAmp was designed to compensate intrinsic low output resistance of the MOS transistors. The proposed reference circuit was designed in a standard 0.18um CMOS process with nominal Vth of 420mV and -450mV for nMOS and pMOS transistor respectively. The total power consumption including OpAmp is less than 50uW.

  • PDF

Low-Power. High Slew-Rate OP-AMP for Large Size, High Resolution TFT-LCDs

  • Kim, Seong-Joong;Sung, Yoo-Chang;Lim, Byong-Chan;Kwon, Oh-Kyong;Chang, Kye-Eon
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2002년도 International Meeting on Information Display
    • /
    • pp.530-532
    • /
    • 2002
  • We have developed a low-power, high slew-rate OP-AMP for large size and high resolution TFT-LCDs which have 8${\mu}$A quiescent current with settling time less than 6${\mu}$sec. The proposed OP-AMP contains newly developed the driving circuit of class-AB output stage which can achieve a low quiescent current less than 8${\mu}$A and a slew-rate higher than 3.14V/${\mu}$sec.

  • PDF

고속 신호처리를 위한 3-Stage 연산증폭기 설계 (The Three-Stage Operational Amplifier Design for High Speed Signal Processing)

  • 김동용;조성익;김석;방준호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1990년도 하계학술대회 논문집
    • /
    • pp.521-524
    • /
    • 1990
  • There is an increasing interest in high-speed signal processing in modern telecommunication and consumer electronics applications. HDTV, ISDN. A limiting factor in Op-Amp based analog integrated circuits is the limited useful frequency range. This research program will develop a new CMOS Op-Amp architecture with improved gainband width product. The new design CMOS Op-Amp will achieve up to 100MHz unity gainband width with a 1.5-micron design rule.

  • PDF

Sensitivity Calibration 루틴 수행시 Tilt에 의한 방위각 측정 오차의 분석 (Analysis of Measured Azimuth Error on Sensitivity Calibration Routine)

  • 우광준;강수민
    • 전자공학회논문지SC
    • /
    • 제48권1호
    • /
    • pp.1-8
    • /
    • 2011
  • MR 센서에 의해 지구자기장의 세기를 측정하여 방위각을 결정하는 전자 Compass의 정밀도는 MR센서 및 OP-Amp.의 온도 Drift, DC Offset등 소자에 의한 오차, 측정주변 자성체에 의한 자기장의 왜곡, 및 Compass Tilt에 의한 오차 등의 영향을 받는다. 본 연구에서는 Set/Reset Pulse 방법에 의해 MR 센서 및 OP-Amp의 온도 Drift 및 DC Offset에 의한 오차를 해결하였고, 주변 자성체에 의한 자기장의 왜곡에 의한 오차를 Hard-Iron Calibration 루틴 수행에 의해 보상하였으며, Compass Tilt에 의한 오차를 Euler Rotational Equation에 의해 보상할 수 있는 3축 MR 센서 및 3축 Accelerometer를 기반으로 하는 전자 Compass 를 설계하였다. 특히 이와 샅이 설계한 전자 Compass를 가지고 3측 MR 센서의 서로 다른 Sensitivity와 OP-Amp.의 서로 다른 Gain등을 규준화하기 위한 Sensitivity Calibration 루틴 수행 시 Tilt의 발생으로 야기되는 오차를 정량적으로 분석하였으며, 이를 바탕으로 $1^{\circ}$정도(精度) Compass를 설계할 수 있었다.

TFT-LCD 구동회로를 위한 High Slew-rate Two-stage OP-AMP (A High Slew-rate Two-stage OP-AMP for TFT-LCD Driver ICs)

  • 유용수;권모경
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.1011-1014
    • /
    • 2003
  • We proposed a new two-stage operational amplifier that increases the slew rate by adding some simple circuitry to the conventional structure. The proposed circuit is simulated by HSPICE and the slew rate of the proposed circuit is improved more than 10 times than that of conventional one in slewing state without considerable increments in area and power consumption.

  • PDF

고안정도 안정화전원의 설계와 해석 (Design and Analysis of High Stability Stabilized Power Source)

  • Kim, Joo-Hong;Bo, Sim-Kwang
    • 대한전자공학회논문지
    • /
    • 제14권5호
    • /
    • pp.22-28
    • /
    • 1977
  • This is a design and analysis of the D.C. highly stabilized power source. This appratus has 10**-7 order of the voltage regulation and 40V, 1.5A, continuosly variable D.C. output. Authors inspected the effect of the OP Amp, FET and the load circuit to the stationary and transient characteristics of the apparatus. Authors found that it is a useful method for high performance of the stabilized power source to utilize IC OP Amp and FET as the elements of it.

  • PDF

고정밀 CMOS sample-and-hold 증폭기 설계 기법 및 성능 비교 (The design of high-accuracy CMOS sampel-and-hold amplifiers)

  • 최희철;장동영;이성훈;이승훈
    • 전자공학회논문지A
    • /
    • 제33A권6호
    • /
    • pp.239-247
    • /
    • 1996
  • The accuracy of sample-and-hold amplifiers (SHA's) empolying a CMOS process in limited by nonideal factors such as linearity errors of an op amp and feedthrough errors of switches. In this work, after some linearity improvement techniques for an op amp are discussed, three different SHA's for video signal processing are designed, simulated, and compared. The CMOS SHA design techniques with a 12-bit level accuracy are proposed by minimizing cirucit errors based on the simulated results.

  • PDF

시뮬레이션 효율을 향상시킨 시뮬레이션 기반의 아날로그 셀 합성 (A Simulation-Based Analog Cell Synthesis with Improved Simulation Efficiency)

  • 송병근;곽규달
    • 전자공학회논문지C
    • /
    • 제36C권10호
    • /
    • pp.8-16
    • /
    • 1999
  • 본 연구에서는 시뮬레이션 효율을 향상시킨 시뮬레이션 기반의 아날로그 셀 합성기법을 제안한다. 아날로그 셀을 계층적으로 합성하기 위하여 시뮬레이션 기반으로 전류미러, 차동입력단 등 각각의 부회로(sub circuit) 생성기들을 개발하였다. 이 부회로 생성기들을 모듈화 시키고 계층화시킴으로써 OTA(operational transconductance amplifier)나 2단(2-stage) OP-AMP, 비교기(comparator)등 일반적인 아날로그 셀들의 합성을 위하여 사용될 수 있게 하였다. 시뮬레이션 기반의 합성 시간을 줄이기 위하여 2단계 탐색 기법 (2-stage searching scheme)과 시뮬레이션 데이터 재사용기법(simulation data reusing scheme)을 제안하여 적용하였다 아날로그 셀(OTA) 합성 시 301.05sec에서 56.52sec로 최고 81.2%의 합성 시간을 줄이므로 시뮬레이션 기반의 회로 합성시 긴 합성시간의 문제를 해결하였다. 개발한 합성기는 SPICE의 모델 파라미터외에 추가적인 물리적 파라미터들을 필요로 하지 않으며 공정이나 SPICE 모델 레벨(level)에 독립적이기 때문에 새로운 공정에 적용할 때 필요한 준비 시간이 최소화되었다. 본 논문에서는 OTA와 2단 OP-AMP를 각각 합성하여 제안하는 합성기법의 유용성을 입증하였다.

  • PDF

LED 통신기반 멀티 홉 무선 전송네트워크시스템 (LED Communication-based Multi-hop Wireless Transmission Network System)

  • 조승완;리데덩;안병구
    • 한국인터넷방송통신학회논문지
    • /
    • 제12권4호
    • /
    • pp.37-42
    • /
    • 2012
  • LED는 빛을 내는 반도체 이다. 최근 친환경적 산업이 발전함에 따라 LED조명의 연구가 활발하게 진행되어 가고 있다. 특히 LED를 이용한 통신기법인 LED 통신에 대한 활발한 연구가 진행 중이다. 본 논문에서는 LED 통신 기반 멀티 홉 무선 전송네트워크시스템을 설계 구현하였다. 설계된 시스템은 LED를 이용한 송신부 회로, PD와 OP-Amp를 이용한 수신부 회로 및 멀티 홉 지원을 위해서 PD, OP-Amp 및 LED로 구성된 릴레이로 시스템이 구성된다. 설계된 시스템의 실험은 다음처럼 진행되었다. 송 수신부 양 끝단에 컴퓨터를 연결하고, 중간 노드로서 두 개의 릴레이를 송 수신 컴퓨터 사이에 연결한다. 그리고 텍스트 전송프로그램을 이용하여 텍스트를 연속적으로 전송하였다. 이때 보드 레이트, 전송거리 등 다양한 변화를 주면서 실험을 진행하였다.