• 제목/요약/키워드: Low-Power Bus

검색결과 195건 처리시간 0.022초

3 m급 광학영상 촬영을 위한 6U 초소형위성 시스템 개념설계 (Conceptual Design of 6U Micro-Satellite System for Optical Images of 3 m GSD)

  • 김극남;박상영;김기환;박승한;송영범;송성찬
    • 항공우주시스템공학회지
    • /
    • 제16권3호
    • /
    • pp.105-114
    • /
    • 2022
  • 본 연구는 저궤도에서 3 m급 광학 영상을 획득하기 위한 6U 초소형위성 시스템의 개념설계를 제안한다. 3 m급 광학 영상을 촬영하기 위한 광학계를 설계하고 최적화한다. 광학계는 구경 Ø78 mm, 길이 250 mm의 공간 내, 유효 초점거리 1400 mm를 가진다. 이를 탑재할 수 있는 6U 초소형위성의 시스템에 대한 요구조건과 제한조건을 도출한다. 이러한 조건들을 만족하는 자세 및 궤도제어계, 추진계, 명령 및 데이터처리계, 전력계, 통신계, 구조 및 메커니즘계, 열제어계를 설계한다. 설계된 광학 탑재체와 COTS 부품으로 구성된 본체의 서브시스템을 통합하여 6U 초소형위성의 시스템을 완성한다. 전체 시스템의 질량, 전력, 통신에 대한 버짓 분석을 통해 설계규격을 확인한다. 저궤도에서 광학 영상을 획득하기 위한 6U 초소형위성의 운용 개념을 제시한다. 이러한 초소형위성을 대량으로 생산하여 위성군을 구축한다면 감시·정찰 임무나 재난·재해 관리에 활용할 수 있다.

Active Controlled Primary Current Cutting-Off ZVZCS PWM Three-Level DC-DC Converter

  • Shi, Yong
    • Journal of Power Electronics
    • /
    • 제18권2호
    • /
    • pp.375-382
    • /
    • 2018
  • A novel active controlled primary current cutting-off zero-voltage and zero-current switching (ZVZCS) PWM three-level dc-dc converter (TLC) is proposed in this paper. The proposed converter has some attractive advantages. The OFF voltage on the primary switches is only Vin/2 due to the series connected structure. The leading-leg switches can obtain zero-voltage switching (ZVS), and the lagging-leg switches can achieve zero-current switching (ZCS) in a wide load range. Two MOSFETs, referred to as cutting-off MOSFETs, with an ultra-low on-state resistance are used as active controlled primary current cutting-off components, and the added conduction loss can be neglected. The added MOSFETs are switched ON and OFF with ZCS that is irrelevant to the load current. Thus, the auxiliary switching loss can be significantly minimized. In addition, these MOSFETs are not series connected in the circuit loop of the dc input bus bar and the primary switches, which results in a low parasitic inductance. The operation principle and some relevant analyses are provided, and a 6-kW laboratory prototype is built to verify the proposed converter.

실 변수 엘피트주의 유전알고리즘을 이용한 SVC 계통의 안정화 장치의 설계 (A Design of Power System Stabilization for SVC System Using a RVEGA)

  • 정형환;허동렬;이정필;왕용필
    • 대한전기학회논문지:전력기술부문A
    • /
    • 제50권7호
    • /
    • pp.324-332
    • /
    • 2001
  • In this paper, it is suggested that the selection method of parameter of Power System Stabilizer(PSS) with robustness in low frequency oscillation for Static VAR Compensator(SVC) using a Real Variable Elitism Genetic Algorithm(RVEGA). A SVC, one of the Flexible AC Transmission System(FACTS), constructed by a fixed capacitor(FC) and a thyristor controlled reactor(TCR), is designed and implemented to improve the damping of a synchronous generator, as well as controlling the system voltage. The proposed PSS parameters are optimized using RVEGA in order to maintain optimal operation of generator under the various operating conditions. To decrease the computational time, real variable string is adopted. To verify the robustness of the proposed method, we considered the dynamic response of generator speed deviation and generator terminal voltage by applying a power fluctuation and three-phase fault at heavy load, normal load and light load. Thus, we prove the usefulness of proposed method to improve the stability of single machine-infinite bus with SVC system.

  • PDF

온라인 선로상정사고 분산처리를 위한 SIMD 구조의 PC 클러스터링 (The PC Clustering of the SIMD Structure for a Distributed Process of On-line Contingency)

  • 장세환;김진호;박준호
    • 전기학회논문지
    • /
    • 제57권7호
    • /
    • pp.1150-1156
    • /
    • 2008
  • This paper introduces the PC clustering of the SIMD structure for a distributed processing of on-line contingency to assess a static security of a power system. To execute on-line contingency analysis of a large-scale power system, we need to use high-speed execution device. Therefore, we constructed PC-cluster system using PC clustering method of the SIMD structure and applied to a power system, which relatively shows high quality on the high-speed execution and has a low price. SIMD(single instruction stream, multiple data stream) is a structure that processes are controlled by one signal. The PC cluster system is consisting of 8 PCs. Each PC employs the 2 GHz Pentium 4 CPU and is connected with the others through ethernet switch based fast ethernet. Also, we consider N-1 line contingency that have high potentiality of occurrence realistically. We propose the distributed process algorithm of the SIMD structure for reducing too much execution time on the on-line N-1 line contingency analysis in the large-scale power system. And we have verified a usefulness of the proposed algorithm and the constructed PC cluster system through IEEE 39 and 118 bus system.

DC 전해 커패시터의 고장진단 기준모델 입력을 위한 외부변수의 특성 고찰 (Characteristic Investigation of External Parameters for Fault Diagnosis Reference Model Input of DC Electrolytic Capacitor)

  • 박종찬;손진근
    • 전기학회논문지P
    • /
    • 제61권4호
    • /
    • pp.186-191
    • /
    • 2012
  • DC Bus Electrolytic capacitors have been widely used in power conversion system because they can achieve high capacitance and voltage ratings with volumetric efficiency and low cost. This type of capacitors have been traditionally used for filtering, voltage smoothing, by-pass and other many applications in power conversion circuits requiring a cost effective and volumetric efficiency components. Unfortunately, electrolytic capacitors are some of the weakest components in power electronic converter. Many papers have proposed different methods or algorithms to determinate the ESR and/or capacitance C for fault diagnosis of the electrolytic capacitor. However, both ESR and C vary with frequency and temperature. Accurate knowledge of both values at the capacitors operating conditions is essential to achieve the best reference data of fault judgement. According to parameter analysis, the capacitance increases with temperature and the ESR decreases. Higher frequencies make the ESR and C to decrease. Analysis results show that the proposed electrolytic capacitor parameter estimation technique can be applied to reference signal of capacitor diagnosis systems successfully.

Fault Tolerant Operation of CHB Multilevel Inverters Based on the SVM Technique Using an Auxiliary Unit

  • Kumar, B. Hemanth;Lokhande, Makarand M.;Karasani, Raghavendra Reddy;Borghate, Vijay B.
    • Journal of Power Electronics
    • /
    • 제18권1호
    • /
    • pp.56-69
    • /
    • 2018
  • In this paper, an improved Space Vector Modulation (SVM) based fault tolerant operation on a nine-level Cascaded H-Bridge (CHB) inverter with an additional backup circuit is proposed. Any type of fault in a power converter may result in a power interruption and productivity loss. Three different faults on H-bridge modules in all three phases based on the SVM approach are investigated with diagrams. Any fault in an inverter phase creates an unbalanced output voltage, which can lead to instability in the system. An additional auxiliary unit is connected in series to the three phase cascaded H-bridge circuit. With the help of this and the redundant switching states in SVM, the CHB inverter produces a balanced output with low harmonic distortion. This ensures high DC bus utilization under numerous fault conditions in three phases, which improves the system reliability. Simulation results are presented on three phase nine-level inverter with the automatic fault detection algorithm in the MATLAB/SIMULINK software tool, and experimental results are presented with DSP on five-level inverter to validate the practicality of the proposed SVM fault tolerance strategy on a CHB inverter with an auxiliary circuit.

WUSB over IEEE 802.15.6 통합 MAC 프로토콜의 Hibernation 구조 설계 (Hibernation Structure Design of Wireless USB over IEEE 802.15.6 Hierarchical MAC Protocol)

  • 허경
    • 한국정보통신학회논문지
    • /
    • 제18권7호
    • /
    • pp.1610-1618
    • /
    • 2014
  • 웨어러블 컴퓨터 시스템은 WiMedia PHY/MAC 기술과 결합된 USB 기술로 WUSB (wireless universal serial bus) 기술을 사용하여 구성할 수 있다. 본 논문은 U-Health 기능을 지원하는 무선 웨어러블 컴퓨터시스템을 구성하기 위해 WUSB기술과 IEEE 802.15.6 WBAN (wireless body area networks) 기술을 결합한 통신시스템 구조에 초점을 맞추었다. 그리고 IEEE 802.15.6 기반 WUSB 통신 구조에서 저전력 Hibernation 통신 구조를 제안하였다. 제안하는 Hibernation 구조는 WBAN Wakeup Period 및 Wakeup Phase 메시지 필드들을 사용하여, WBAN의 주기적인 Inactive 구간에서 WUSB 통신 구간을 할당한다. 성능 평가에서는 WBAN Wakeup Period에 따른 성능 및 WUSB 통신량에 따른 성능을 비교분석하여, WUSB over IEEE 802.15.6 통신구조에서 제안한 Hibernation 구조의 효율성을 평가하였다.

무효전력보상장치 설치가 900 MW 복합화력발전소의 성능향상에 미치는 효과 (Effect of the Reactive Power Compensation System on Performance Enhancement in a 900 MW Combined Cycle Power Plant)

  • 이영옥;유호선
    • 플랜트 저널
    • /
    • 제17권2호
    • /
    • pp.48-53
    • /
    • 2021
  • 900 MW 복합화력발전소의 경우 소내 부하의 대부분은 회전기기이며 저역률로 운전되고 있고 역률 저하는 무효전력을 증가시켜 기기의 효율 저하 및 불필요한 소내 전력을 소비하는 원인이 된다. 본 연구에서는 이러한 문제점을 해결할 수 있는 방안인 무효전력을 흡수 및 제거하는 무효전력보상장치를 6.9 kV 소내 모선에 설치하여 운전함으로써 그에 대한 결과를 제시하고자 한다. 본 시스템의 적용 결과 우선 회전기기의 역률이 0.22로 개선 및 소내 부하전력량 1.4% 감소됨을 확인하였고 발전기 열효율 0.1%, 발전출력810 kW 증가함을 알 수 있었다. 다음으로 투자비 1.5억 원 대비 소내 전력손실비용 2억 원/년 감소 및 매출액 10억 원/년 증가로 경제성 있음으로 분석되었고 향후 건설 및 운영 시 비용절감이 가능함을 확인하였다.

A Fully Synthesizable Bluetooth Baseband Module for a System-on-a-Chip

  • Chun, Ik-Jae;Kim, Bo-Gwan;Park, In-Cheol
    • ETRI Journal
    • /
    • 제25권5호
    • /
    • pp.328-336
    • /
    • 2003
  • Bluetooth is a specification for short-range wireless communication using the 2.4 GHz ISM band. It emphasizes low complexity, low power, and low cost. This paper describes an area-efficient digital baseband module for wireless technology. For area-efficiency, we carefully consider hardware and software partitioning. We implement complex control tasks of the Bluetooth baseband layer protocols in software running on an embedded microcontroller. Hardware-efficient functions, such as low-level bitstream link control; host controller interfaces (HCIs), such as universal asynchronous receiver transmitter (UART) and universal serial bus (USB)interfaces; and audio Codec are performed by dedicated hardware blocks. Furthermore, we eliminate FIFOs for data buffering between hardware functional units. The design is done using fully synthesizable Verilog HDL to enhance the portability between process technologies so that our module can be easily integrated as an intellectual property core no system-on-a-chip (SoC) ASICs. A field programmable gate array (FPGA) prototype of this module was tested for functional verification and realtime operation of file and bitstream transfers between PCs. The module was fabricated in a $0.25-{\mu}m$ CMOS technology, the core size of which was only 2.79 $mm{\times}2.80mm$.

  • PDF

하이브리드 터너리 데이터 인코딩 기반의 비동기식 시스템 버스 래퍼 설계 (Design of Asynchronous System Bus Wrappers based on a Hybrid Ternary Data Encoding Scheme)

  • 임영일;이제훈;이승숙;조경록
    • 대한전자공학회논문지SD
    • /
    • 제44권1호
    • /
    • pp.36-44
    • /
    • 2007
  • 본 논문은 Delay-Insensitive(DI) 지연 모델을 갖는 비동기식 회로에 3치 전압 레벨을 사용한 하이브리드 터너리 데이터 전송 방식을 제안하고, 이를 이용하여 다양한 비동기 프로토콜과의 데이터 송신 및 수신을 위한 래퍼를 설계하였다. 제안된 하이브리드 터너리 데이터 전송 방식은 기존의 2 선식 전송 방식이나 1-of-4 전송 방식에 비해 데이터 전송선을 50% 줄일 수 있으며, 터너리 전송 방식과 비교하였을 때도 50%의 신호 천이 감소 결과를 보였다. 본 논문에서는 $0.18-{\mu}m$ CMOS 공정을 적용하여 래퍼를 설계하고 검증하였다. 하이브리드 터너리 전송 방식이 적용된 래퍼는 2 GHz 이상의 속도로 동작 하였으며 2 선식, 1-of-4, 그리고 터너리 전송 방식에 비해 각각 65%, 43%, 36%의 소비 전력이 줄어든 결과를 보였다. 제안된 전송 방식과 설계된 래퍼 회로는 비동기식 고속 및 저전력 인터페이스로 사용 가능하다.