• 제목/요약/키워드: Low Noise Amplifier(LNA)

검색결과 262건 처리시간 0.024초

높은 선형성을 갖는 새로운 구조의 MMIC 저잡음 증폭기 (A High Linearity Low Noise Amplifier Using Modified Cascode Structure)

  • 박승표;어경준;노승창;이문규
    • 한국전자파학회논문지
    • /
    • 제27권2호
    • /
    • pp.220-223
    • /
    • 2016
  • 본 논문에서는 캐스코드(cascode) 구조에 트랜지스터를 추가하여 잡음 특성을 유지하면서 높은 선형성을 갖는 저잡음 증폭기 구조를 제안하고 설계하였다. 제안한 구조는 트랜지스터의 사이즈 최적화를 통해 잡음원을 최소화 했으며, 전류원분리(current bleeding) 효과를 주어 선형성을 개선하였다. 저잡음 특성에 유리한 $0.5{\mu}m$ pHEMT 공정을 이용해 제작된 저잡음 증폭기는 1.8~2.6 GHz의 동작 대역에서 30.8 dBm의 $OIP_3$, 15.0 dB의 이득, 1.1 dB의 NF, 11.6 dB/10.4 dB의 입출력 반사 손실 특성을 보였다.

차동 저 잡음 증폭기의 입력 발룬 설계 최적화 기법 (Input Balun Design Method for CMOS Differential LNA)

  • 윤재혁
    • 한국전자파학회논문지
    • /
    • 제28권5호
    • /
    • pp.366-372
    • /
    • 2017
  • 본 논문에서 제시하는 내용은 수신단의 관문 역할을 담당하는 차동 저 잡음 증폭기를 구현 시, 필연적으로 설계가 필요한 발룬에 대한 분석 내용이다. 발룬은 안테나로부터 입력된 단일 신호를 차동 신호로 변환시켜줌으로써 차동 증폭기의 입력으로 사용될 수 있도록 하는 역할을 담당한다. 이 뿐만 아니라, 안테나를 통해서 들어오는 ESD(Electrostatic Discharge)로부터 회로를 보호하고, 입력 정합에 도움을 준다. 하지만, 일반적으로 사용되는 수동형 발룬의 경우, 두 금속선 사이에 형성되는 전자기적 결합을 통해 교류 신호를 전달하는 방식이므로 이득없이 손실을 가지게 될 뿐 아니라 결론적으로 수신단 전체 잡음 지수 저하에 가장 큰 영향을 미치게 된다. 그러므로, 저 잡음 증폭기에서 발룬의 설계는 매우 중요하며, 선로의 폭, 선로 간격, 권선수, 반경, 그리고 레이아웃의 대칭 구조 등을 고려하여 높은 양호도(quality factor)와 차동 신호의 역위상을 만들어내야만 한다. 본문에서 발룬의 양호도를 높이기 위해 고려해야할 요소들을 정리하고, 설계 요소변경에 따른 발룬의 저항, 인덕턴스, 그리고 캐패시턴스의 변화 경향성을 분석하였다. 분석 결과를 바탕으로 입력 발룬을 설계함으로써 이득 24 dB, 잡음 지수 2.51 dB의 저잡음, 고 이득 차동 증폭기 설계가 가능함을 증명하였다.

RF front-end Module for On-Line UHF Partial-discharge Monitoring System

  • Lee June Young;Kim Bok Ki
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 학술대회지
    • /
    • pp.776-779
    • /
    • 2004
  • A RF front-end module is designed for GIS(Gas Insulated Substation) which is employed for effective and efficient very high voltage transmission. Major advantage of the unit is improved PO detection sensitivity through minimizing the effect of surrounding interference signals, which is achieved by controlling the gain and the selection of the frequency band, for the precise detection of any UHF PO (Partial Discharge) disturbance occurred in the GIS due to some unwanted problems. For the development of the module, various switches for providing selected signal paths, wideband LNA, 3 BPF for selecting detection frequency band, and video detector are designed, fabricated and measured on 1 mm FR4 substrate with various RF components. The detection sensitivity of the unit was <-60 dBm that is sufficient to detect UHF PO signals as low as 1 pC. It is believed that the value is enough to detect the signal occurred in GIS.

  • PDF

위성방송 수신용 광대역 저잡음 증폭기 설계 및 구현 (Design and Implementation of Broadband Low Noise Amplifier for Satellite Broadcasting Receiver)

  • 이원규;양운근;윤광욱;박정우
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2002년도 종합학술발표회 논문집 Vol.12 No.1
    • /
    • pp.209-212
    • /
    • 2002
  • 본 논문에서는 위성방송 수신용 광대역 저잡음 증폭기를 설계 및 구현하였다. 전산모의 실험용 소프트웨어를 사용하여 저잡음 증폭기를 설계하였고, 제작된 저잡음 증폭기의 전기적 특성을 네트워크 분석기와 Noise Figure 분석기를 사용하여 측정하였다. LNA단의 Noise Figure에 중점을 두고 샘플을 제작하여 측정한 길과 전산모의실험에서 나온 데이터는 0.46㏈이하였고 전체 시스템에서 측정된 Noise figure는 0.6㏈정도의 좋은 길과를 나타내었지만, 반면에 이득과 반사손실의 결과가 약간 떨어짐을 보였다 위성 인터넷 등 위성을 이용하는 통신 인구의 급격한 증가와 더불어 구현된 저잡음 증폭기를 사용한 LNB(Low Noise Block down converter)가 널리 응용될 것으로 기대된다.

  • PDF

자동 변환 임피던스 매칭 네트워크를 갖는 CMOS FM 수신기 프론트엔드 구현 (Implementation of a CMOS FM RX front-end with an automatic tunable input matching network)

  • 김연보;문현원
    • 한국산업정보학회논문지
    • /
    • 제19권4호
    • /
    • pp.17-24
    • /
    • 2014
  • 본 논문에서 2개의 다른 특성을 갖는 FM 안테나들을 사용할 수 있도록 자동 변환 매칭 네트워크를 갖는 CMOS FM 수신기 프론트엔드 구조를 제안하였고 이를 65nm CMOS 공정을 이용하여 설계하였다. 제안된 FM 수신기는 높은 주파수 선택 특성을 갖는 임베디드 안테나를 사용 시 FM 전체 주파수 밴드에서 일정한 수신감도를 유지하기 위해서 저 잡음 증폭기의 입력 매칭 회로의 공진 주파수를 채널 주파수에 따라 가변이 가능하도록 구현하였다. 구현된 FM 프론트엔드의 시뮬레이션 결과는 약 38dB 전압이득, 2.5dB 이하의 잡음 지수 특성, -15.5dBm의 IIP3 선형성 특성을 보이고 1.8V 전원에 3.5mA 전류를 소모한다.

Ka-대역 CMOS 2채널 이미지 제거 수신기 (Ka-band CMOS 2-Channel Image-Reject Receiver)

  • 이동주;안세환;주지한;권준범;김영훈;이상훈
    • 한국인터넷방송통신학회논문지
    • /
    • 제23권5호
    • /
    • pp.109-114
    • /
    • 2023
  • 본 논문에서는 Ka-대역 소형 레이더에 적용하기 위한 65-nm CMOS 기반 2채널 이미지 제거 수신기를 기술하였다. 설계된 수신기는 Low-Noise Amplifier (LNA), IQ mixer 및 Analog Baseband (ABB) 회로로 구성된다. ABB 내에 complex filter를 포함하여 원하지 않는 이미지 성분을 억제할 수 있으며, RF 및 ABB의 가변 이득 증폭기 (VGA)에서 이득을 4.5-56 dB 범위에서 조절할 수 있어 수신기의 동적 영역을 확보할 수 있다. 이득 조절은 수신기에 내장된 SPI 컨트롤러를 통해 수행된다. 수신기 칩은 Ka-대역 목표주파수 내 이득 36 dB에서 잡음지수 <15 dB, OP1dB >4 dBm, 이미지 제거비 >30 dB, 채널 간 격리도 >45 dB 특성을 보였다. 본 수신기는 1.2 V 공급전압에서 420 mA를 소모하며, 칩 면적은 4000×1600 ㎛ 이다.

Dynamic Range를 고려한 K-band Front-End Module 설계 (Design Considerations of K-band Front-End Module for Dynamic Range)

  • 한건희;장연길;이영철
    • 한국전자통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.15-20
    • /
    • 2012
  • 본 논문에서는 디지털 마이크로파 통신 시스템 수신기의 동작범위(Dynamic Range) 향상을 위한 설계 방법을 K-band FEM(Front-End Module)에 적용하여 설계 및 분석하였다. 동작범위를 광범위하게 설계하기 위해 저 잡음 증폭기(LNA)의 잡음지수를 최소화하여 증폭된 입력신호 레벨을 최소화하는 방법을 제안하였으며, 주파수 변환은 높은 선택도(Q)와 안정도가 높은 위상고정 유전체 발진기(PL-DRO) 및 변환이득을 가지는 능동믹서로 구성하였다. 각각의 모듈을 집적화하여 측정한 결과 약 54dB의 변환이득(CG)과 1.3dB의 전제 잡음지수(NF)를 나타내었다.

W 대역 영상라디오미터 시스템 개발 (Development of an Imaging Radiometer System at W-band)

  • 정민규
    • 한국군사과학기술학회지
    • /
    • 제13권6호
    • /
    • pp.1133-1138
    • /
    • 2010
  • We have developed an imaging radiometer system at W-band. The system consists of lens, reflector, 30-ch receiver array, scanner, and signal processor. One receiver consists of a dielectric rod antenna, a balun, LNA(low noise amplifier) and a detector. The system configuration requirements are described. Finally, we represent radiometer images to obtain through clouds, smoke, dust, and other obstructions which render visible and IR systems ineffective.

BIST 기법을 이용한 RF 집적회로의 테스트용이화 설계 (Testable Design of RF-ICs using BIST Technique)

  • 김용;이재민
    • 디지털콘텐츠학회 논문지
    • /
    • 제13권4호
    • /
    • pp.491-500
    • /
    • 2012
  • 본 논문에서는 RF 송수신 시스템 칩 내부의 저잡음증폭기(LNA)와 전체 송수신기 시스템 테스트에 효과적인 새로운 루프백(Loopback) BIST 구조를 제안한다. 제안하는 테스트기법은 외부 테스트장비(Automatic Test Equipment)를 사용하는 기존의 테스트기법과 달리 테스트 모드에서 칩에 내장된 베이스밴드 프로세서를 테스터로 사용하므로써 테스트인가와 테스트평가등을 효율적으로 수행할 수 있는 장점을 갖는다. 높은 주파수의 테스트 출력신호는 낮은 주파수로 변환하여 베이스밴드 프로세서에서 평가하게 됨으로써 테스트용이도가 향상될 수 있다. 제안하는 테스트기법은 ATE와 같은 외부테스트장비의 필요를 최소화하고 테스트 시간과 비용을 줄여 결과적으로 칩 제조비용의 절감을 가능하게 해준다.