• 제목/요약/키워드: Loop off time

검색결과 72건 처리시간 0.023초

평균 지연 시간의 제약조건을 갖는 로컬 액세스 컴퓨터 네트워크에서의 링 토폴로지 설계 (Design of Ring Topology for Local Access Computer Networks with mean delay time constraint)

  • 이용진;김태윤
    • 한국통신학회논문지
    • /
    • 제19권7호
    • /
    • pp.1390-1406
    • /
    • 1994
  • 본 논문은 로컬 엑세스 컴퓨터 네트워크를 설계할 때 발생되는 문제의 하나로 네트워크의 평균 지연 시간을 고려한 최소 비용 루프 설계 문제(DMCLP-Delay constrained Minimum Cost Loop Problem)를 다룬다. 이 문지는 종단 사용자의 트래픽 요구량을 만족시키는 링의 집합을 구하는 것으로 목적 함수는 전체라인 비용을 최소화하는 것이다. 본 논문에서는 하나의 링이 서비스할 수 있는 노드의 수가 제한되어 있으며 동시에 네트워크의 평균 지연 시간이 원하는 시간이내이어야 한다는 제약 조건하에서 이 문제에 대한 2단계-휴리스틱 알고리즘을 제안한다. 이 알고리즘은 기존의 최소 비용 루프 설계(MCLP) 알고리즘에 의한 클러스터와 본 논문에서 제안한 trade-off criterion를 이용하여 유도된다. 실제 시뮬레이션의 결과, 본 논문에서 제안한 알고리즘은 수정된 기존의 MCLP 알고리즘보다 우수한 해를 제공하며 아울러 비교적 짧은 실행 시간을 갖는다.

  • PDF

Moliere의 희극에 나타난 의상 Imagery에 관한 연구II-재치를 뽐내는 아가씨들을 중심으로- (The Study of Clothing Imagery Expressed in Moliere`s PlayII-focused on Les precieuses Ridicules-)

  • 이영숙
    • 복식문화연구
    • /
    • 제9권3호
    • /
    • pp.447-457
    • /
    • 2001
  • Moliere completed classical French comedy by combining farce and commedia dell\`arte. Moliere believed that it was a plays obligation to give a lesson and entertainment. Moliere recreated commedia dell\`arte\`s typical acting patterns and characters in his work. He created with Lully comedie ballet that combined ballet and comedie for taste of Louis 14. Les precieuses ridicules critically displayed women at that time. Both contemporary high status women\`s custom and behavior were the targets of the author\`s synical criticism. There are three notable clothing imageries are shown in this work. First, Moliere used a variety of items in order to show emptiness of noble at that time. Items are ribbon and loop decorated rhingrave, feather decorated hat, perfumed wig and glove, lace covered canon and flower decorated shoes. Second, the author showed people\`s stutus through their clothes. Last, the author used clothing used clothing as a metaphor for hypocrisy. Thus when he said “take off the clothes” he meant take off hypocrisy and return truth.

  • PDF

Tracking analog-to-digital 변환기를 이용한 digital phase-locked loop (Digitally controlled phase-locked loop with tracking analog-to-digital converter)

  • 차수호;유창식
    • 대한전자공학회논문지SD
    • /
    • 제42권9호
    • /
    • pp.35-40
    • /
    • 2005
  • 본 논문에서는 1.6Gb/s에서 동작하는 digitally controlled phase-locked loop (DCPLL)를 제안한다. DCPLL은 일반적인 아날로그 PLL과 tracking analog-to-digital 변환기를 결합한 구조이다. 제안한 DCPLL에서는 tracking ADC의 출력이 voltage controlled oscillator (VCO)의 제어 전압을 생성한다. 일반적으로 사용되는 digital PLL (DPLL)은 digitally controlled oscillator (DCO)와 time-to-digit converter (TDC)로 구성된다 DCO와 TDC를 사용한 DPLL은 시간 스텝이 작을 수 록 jitter 특성이 향상되지만 전력소모는 커진다. 이 논문에서 제안한 DCPLL은 DPLL의 핵심요소인 DCO와 TDC를 사용하지 않았기 때문에 jitter, 면적, 전력소모 측면에서 유리하다. DCPLL은 $0.18\mu$m 4-metal CMOS공정을 이용하여 제작하였고 면적은 1mm $\times$0.35mm를 차지한다. 1.8V 단일 전원전압으로 정상동작에서는 59mW, power-down 모드에서는 $984\mu$W 전력을 소모하고 16.8ps rms jitter를 갖는다.

IEEE 802.16e OFDMA-TDD 시스템 Digital Front End의 Fixed-point 설계 최적화 (Optimization of Fixed-point Design on the Digital Front End in IEEE 802.16e OFDMA-TDD System)

  • 강승원;선태형;장경희;임인기;어익수
    • 한국통신학회논문지
    • /
    • 제31권7C호
    • /
    • pp.735-742
    • /
    • 2006
  • 본 논문에서는 IEEE 802.16e OFDMA(Orthogonal Frequency Division Multiplexing-FDMA) TDD(Time Division Duplexing) 시스템 단말 수신기의 입력 신호에 대하여 DC 오프셋 보상, 자동 주파수 조정, 자동 이득 조정을 수행하는 DFE(Digital Front End)의 동작 원리와 Fixed-point 설계 방법에 대하여 설명하고, DFE의 성능을 ITU-R M. 1225 Veh-A 60km/h 채널 환경에서 시뮬레이션 결과를 통해 분석한다. DFE의 Fixed-point 설계시, 시스템의 성능에 영향을 주지 않는 범위 내에서 연산을 통해 출력되는 bit의 크기를 줄임으로서때 H/W 동작의 복잡도를 줄이고, Acquisition time과 안정도 간의 Trade-off를 고려하여 Loop Filter를 설계함으로서 DFE 의 Fixed-point 설계를 최적화 한다.

두 개의 Frequency Detector를 가지고 있는 Charge Pump PLL 의 최적설계에 관한 연구 (A Study on the Optimum Design of Charge Pump PLL with Dual Phase Frequency Detectors)

  • 우영신;장영민;성만영
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제50권10호
    • /
    • pp.479-485
    • /
    • 2001
  • In this paper, we introduce a charge pump phase-locked loop (PLL) architecture which employs a precharge phase frequency detector (PFD) and a sequential PFD to achieve a high frequency operation and a fast acquisition. Operation frequency is increased by using the precharge PFD when the phase difference is within $-{\pi}{\sim}{\pi}$ and acquisition time is shortened by using the sequential PFD and the increased charge pump current when the phase difference is larger than ${\pm}{\pi}$. So error detection range of the proposed PLL structure is not limited to $-{\pi}{\sim}{\pi}$ and a high frequency operation and a higher speed lock-up time can be achieved. The proposed PLL was designed using 1.5 ${\mu}m$ CMOS technology with 5V supply voltage to verify the lock in process. The proposed PLL shows successful acquisition for 200 MHz input frequency. On the other hand, the conventional PLL with the sequential PFD cannot operate at up to 160MHz. Moreover, the lock-up time is drastically reduced from 7.0 ${\mu}s\;to\;2.0\;{\mu}s$ only if the loop bandwidth to input frequency ratio is regulated by the divide-by-4 counter during the acquisition process. By virtue of this dual PFDs, the proposed PLL structure can improve the trade-off between acquisition behavior and locked behavior.

  • PDF

자동 자기 동조 PID 제어기의 전문가 제어 (A study on Expert control of Self-Tuning PID Controller)

  • 채창현;이창훈;우광방
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1987년도 정기총회 및 창립40주년기념 학술대회 학회본부
    • /
    • pp.79-81
    • /
    • 1987
  • Expert systems have a variety of potential applications in process control. The application domain ranges from the entire plant system to a single loop system. Both, off-line and real-time problems may be realized. In this paper, expert system is employed as a part of a single control loop of PID Controller with self-tuning. The goal of expert system in the present study is to build up the necessary process knowledge required for efficient control. In order to achieve this process, the development of an expert system and a prototype model is carried out. OPS5, a rule based production system, is utilized in experiment, and common LISP is used for man-machine interface.

  • PDF

열처리용 단상 PWM인버터시스템의 히터온도 및 인버터 출력전압 제어기법 (Control Strategies of Both the Heater Temperature and the Inverter Output Voltage of a Single-Phase PWM Inverter Systems for Heat Treatment)

  • 양시경;전태원
    • 전기학회논문지
    • /
    • 제67권8호
    • /
    • pp.1047-1054
    • /
    • 2018
  • This paper proposed the strategies for controlling both the heater temperature and the output voltage of a single-phase inverter for the heat treatment. The single-phase inverter system for the heat treatment controls the heater temperature to its reference one, and also it limits the inverter output voltage to 60 V for safety. The stability may be deteriorated due to the large time constant difference between the heater temperature and inverter output voltage. In order to ensure the stability, a hysteresis on/off control approach for the heater temperature control is adapted, and both the open-loop and the closed-loop control strategies of the output voltage are suggested. The performances for the proposed strategies are demonstrated with the experiments.

로켓 모션테이블 실시간 모의시험

  • 선병찬;박용규;최형돈;조광래
    • 항공우주기술
    • /
    • 제3권1호
    • /
    • pp.170-178
    • /
    • 2004
  • 본 논문은 KSR-III 개발경험을 토대로 모션테이블을 이용한 로켓 6자유도 실시간모의시험(HILS) 방안에 대해 다루고 있다. 모션테이블 HILS 시험을 통해, 3축 모션테이블의 동특성 지연에 따른 제어루프의 안정성을 판단하고 종합 HILS 시험을 위한 기초 자료를 제공하게 된다. 모션테이블 HILS 초기화 시험을 통해, 관성항법장치 초기정렬을 위한 초기자세 각 유지 알고리듬 시험, 발사시작 신호 모사를 통한 시각동기화 시험, 외부기록계를 이용한 실시간 조정시험 등을 수행하게 되고, 개루프 HILS 시험을 통해 정상 상태 비행 상황 및 슬로싱, 벤딩, TWD, 바람, 추력비정렬오차 등의 영향이 존재하는 비행 상황에 대한 모션테이블 운용 시험을 수행하게 되며, 최종적으로 모션테이블 자세각을 궤환루프의 입력으로 궤환시킨 폐루프 HILS를 통해 제어루프의 안정성 시험을 완료하게 된다.

  • PDF

온/오프라인 시뮬레이션 툴을 이용한 계통연계형 인버터의 LCL 필터 특성 분석비교 (Analytic Comparison of LCL Filter Characteristics of Three-phase Grid-connected Inverter by On/Off-line Simulation Tools)

  • 이강;차한주
    • 한국산학기술학회논문지
    • /
    • 제21권12호
    • /
    • pp.16-22
    • /
    • 2020
  • 본 논문에서는 계통연계형 인버터용 LCL 필터 특성을 학계와 산업계의 대표적인 오프라인, 온라인 시뮬레이션 도구를 적용하여 LCL 필터와 L 필터의 차이점을 비교 분석하였다. 논문의 연구방법은 비교 분석 및 검증 방법을 적용하여 먼저 LCL 필터를 포함한 계통연계형 인버터 시스템의 수학적 분석과 모델링한 후 오프라인 시뮬레이션 도구로 시뮬레이션한 결과를 수학적 이론값과 비교하였으며, 마지막으로 실시간 시뮬레이터를 사용한 실험을 통한 검증과정으로 구성하였다. 3개의 시뮬레이션 툴을 사용하여 LCL 필터를 모델링 및 시뮬레이션하고 LCL 필터의 고주파 고조파에 대해 필터링 효과를 확인하였다. 먼저, LCL 필터의 전달 함수와 관련 수식을 소개하였으며, 이를 바탕으로 보드선도로 그 특성을 분석하였다. 또한 LCL 필터의 매개 변수에 따라 PSIM 및 MATLAB의 오프라인 시뮬레이션과 FFT를 통해 필터 특성을 확인하였다. 마지막으로 실시간 시뮬레이터인 Typhoon HIL402와 DSP 제어기를 연결하여 온라인 시뮬레이션 결과와의 일관성을 확인하였으며 LCL 필터의 필터링 특성을 시험으로 검증하였다.

승용디젤엔진 EGR 및 VGT 제어시스템의 동적특성을 고려한 Decoupler 설계 연구 (Dynamic Decoupler Design for EGR and VGT Systems in Passenger Car Diesel Engines)

  • 홍승우;박인석;손정원;선우명호
    • 한국자동차공학회논문집
    • /
    • 제22권2호
    • /
    • pp.182-189
    • /
    • 2014
  • This paper proposes a decoupler design method to reduce interaction between exhaust gas recirculation (EGR) and variable geometry turbocharger (VGT) systems in passenger car diesel engines. The EGR valve and VGT vane are respectively used to control air-to-fuel ratio (AFR) of exhaust gas and intake pressure. A plant model for EGR and VGT systems is defined by a first order transfer function plus time-delay model, and the loop interaction between these systems is analyzed using a relative normalized gain array (RNGA) method. In order to deal with the loop interaction, a design method for simplified decoupler is applied to this study. Feedback control algorithms for AFR and intake pressure are composed of a compensator using PID control method and a prefilter. The proposed decoupler is evaluated through engine experiment, and the results successfully showed that the loop interaction between EGR and VGT systems can be reduced by using the proposed decoupler. Furthermore, it presents stable performance even off from the designed operating point.