• 제목/요약/키워드: Ion implantation process

검색결과 169건 처리시간 0.022초

Lifetime Enhancement of Aerospace Components Using a Dual Nitrogen Plasma Immersion ion Implantation Process

  • Honghui Tong;Qinchuan Chen;Shen, Li-Lu;Yanfeng Huo;Ke Wang;Tanmin Feng;Lilan Mu;Jun Zha;Paul K. Chu
    • Journal of Korean Vacuum Science & Technology
    • /
    • 제6권2호
    • /
    • pp.62-66
    • /
    • 2002
  • Hydraulic pumps are used to control the landing wheels of aircrafts, and their proper operation is vital to plane safety It is well hewn that adhesive wear failure is a major cause of pump failure. A dual nitrogen plasma immersion ion implantation process calling for the implantation of nitrogen at two different energies and doses has been developed to enhance the surface properties of the disks in the pumps. The procedures meet the strict temperature requirement of <200$^{\circ}C$, and after the treatment, the working lifetime of the pumps increases by more than a factor of two. This experimental protocol has been adopted by the hydraulic pump factory as a standard manufacturing procedure.

  • PDF

CMOS Well의 Ion Implantation 공정조건에 따른 Latchup 면역성 모의실험 (Latchup Immunity Simulation of CMOS Well for Ion Implantation Process Simulation Conditions)

  • 김종관;이진우;김영훈;김태훈;성영권
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1996년도 하계학술대회 논문집 C
    • /
    • pp.1553-1555
    • /
    • 1996
  • This paper deals with latchup effect in CMOS retrograde well, focusing on their dependence on I/I energy conditions, so we derived some latchup characteristics from simulation for different I/I conditions on implantation energies which were used in process simulation. From these results, we could understand the dependency of CMOS retrograde well latchup on I/I energy condition.

  • PDF

contact 이온주입과 Metal 증착이 다결정 실리콘저항의 면저항에 미치는 영향 (The Effect of Sheet Resistance of Polysilicon Resistor with Contact Implantation and Metal Deposition)

  • 박중태;최민성;이문기;김봉렬
    • 대한전자공학회논문지
    • /
    • 제24권6호
    • /
    • pp.969-974
    • /
    • 1987
  • High value sheet resistance (Rs, 350 \ulcorner/ -80 K \ulcorner/ ) borom implanted polysilicon resistors were fabricated under process condition compatible with bipolar integrated circuits fabrication. This paper includes the effect of contact ion implantation on Rs and the effect of electron gun(e-gun) deosition vs. non e-gun evaporated metal contacts on the Rs. From results, we observed that the contact ion implanted samples showed higher Rs value than those without contact ion implantation. Also, it was shown that there is noticeable amount of Rs degradation for e-gun samples, while sputtered samples expressed little Rs degradation after PtSi was formed.

  • PDF

ONO Ruptures Caused by ONO Implantation in a SONOS Non-Volatile Memory Device

  • Kim, Sang-Yong;Kim, Il-Soo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제12권1호
    • /
    • pp.16-19
    • /
    • 2011
  • The oxide-nitride-oxide (ONO) deposition process was added to the beginning of a 0.25 ${\mu}m$ embedded polysiliconoxide-nitride-oxide-silicon (SONOS) process before all of the logic well implantation processes in order to maintain the characteristics of basic CMOS(complementary metal-oxide semiconductor) logic technology. The system subsequently suffered severe ONO rupture failure. The damage was caused by the ONO implantation and was responsible for the ONO rupture failure in the embedded SONOS process. Furthermore, based on the experimental results as well as an implanted ion's energy loss model, processes primarily producing permanent displacement damages responsible for the ONO rupture failure were investigated for the embedded SONOS process.

Formation and Growth of Cu Nanocrystallite in Si(100) by ion Implantation

  • Kim, H.K.;Kim, S.H.;Moon, D.W.
    • 한국진공학회지
    • /
    • 제4권S2호
    • /
    • pp.115-130
    • /
    • 1995
  • In order to produce Cu nanocrystallite in silicon wafer, the implantation technique was used. The samples of silicon (100) wafers were implanted by $Cu^+$ ions at 100 keV and with varying the doses at room temperature. Post-annealing was performed at $800^{\circ}C$ with Ar environment. To investigate the formation of Cu nanocrystallite with ion doses and growth process by thermal annealing, SIMS and HRTEM(high resolution transmission electron microscopy)spectra were studied.

  • PDF

고전압 전력반도체 소자 개발을 위한 단위공정에서 식각공정과 이온주입공정의 영향 분석 (Analysis of the Effect of the Etching Process and Ion Injection Process in the Unit Process for the Development of High Voltage Power Semiconductor Devices)

  • 최규철;김경범;김봉환;김종민;장상목
    • 청정기술
    • /
    • 제29권4호
    • /
    • pp.255-261
    • /
    • 2023
  • 파워반도체는 전력의 변환, 변압, 분배 및 전력제어 등을 감당하는데 사용되는 반도체이다. 최근 세계적으로 고전압 파워반도체의 수요는 다양한 산업분야에 걸쳐 증가하고 있는 추세이며 해당 산업에서는 고전압 IGBT 부품의 최적화 연구가 절실한 상황이다. 고전압 IGBT개발을 위해서 wafer의 저항값 설정과 주요 단위공정의 최적화가 완성칩의 전기적특성에 큰 변수가 되며 높은 항복전압(breakdown voltage) 지지를 위한 공정 및 최적화 기술 확보가 중요하다. 식각공정은 포토리소그래피공정에서 마스크회로의 패턴을 wafer에 옮기고, 감광막의 하부에 있는 불필요한부분을 제거하는 공정이고, 이온주입공정은 반도체의 제조공정 중 열확산기술과 더불어 웨이퍼 기판내부로 불순물을 주입하여 일정한 전도성을 갖게 하는 과정이다. 본 연구에서는 IGBT의 3.3 kV 항복전압을 지지하는 ring 구조형성의 중요한 공정인 field ring 식각실험에서 건식식각과 습식식각을 조절해 4가지 조건으로 나누어 분석하고 항복전압확보를 위한 안정적인 바디junction 깊이형성을 최적화하기 위하여 TEG 설계를 기초로 field ring 이온주입공정을 4가지 조건으로 나누어 분석한 결과 식각공정에서 습식 식각 1스텝 방식이 공정 및 작업 효율성 측면에서 유리하며 링패턴 이온주입조건은 도핑농도 9.0E13과 에너지 120 keV로, p-이온주입 조건은 도핑농도 6.5E13과 에너지 80 keV로, p+ 이온주입 조건은 도핑농도 3.0E15와 에너지 160 keV로 최적화할 수 있었다.

Arsenic implantation graph comparing with Dopant diffusion simulation and 1-D doping simulation (performed by synopsys sentaurus process)

  • 임주원;박준성
    • EDISON SW 활용 경진대회 논문집
    • /
    • 제5회(2016년)
    • /
    • pp.344-346
    • /
    • 2016
  • 본 논문에서는 3-stream model에 기반한 Dopant diffusion simulator를 사용하여 실리콘 기판 내부의 As이온의 확산을 시뮬레이션한 결과와 Dual-Pearson Analytic model에 기반하여 Ion implantation을 1-D doping simulation한 결과를 토대로 여러 공정 설계에서 diffusion simulator의 사용가능함을 확인하였다.

  • PDF

MOSFET 게이트 산화막내 결함 생성 억제를 위한 효과적인 중수소 이온 주입 (Deuterium Ion Implantation for The Suppression of Defect Generation in Gate Oxide of MOSFET)

  • 이재성;도승우;이용현
    • 대한전자공학회논문지SD
    • /
    • 제45권7호
    • /
    • pp.23-31
    • /
    • 2008
  • 중수소 처리된 3 nm 두께의 게이트 산화막을 갖는 MOSFET를 제조하여 정전압 스트레스 동안의 게이트 산화막의 열화를 조사하였다. 중수소 처리는 열처리와 이온 주입법을 사용하여 각각 이루어졌다. 열처리 공정을 통해서는 게이트 산화막내 중수소의 농도를 조절하기가 힘들었다. 게이트 산화막내에 존재하는 과잉 중수소 결합은 열화를 가속시키기 때문에, 열처리 공정을 행한 소자에서 신뢰성이 표준공정에 의한 소자에 비해 저하되고 있음을 확인하였다. 그러나 중수소 이온 주입 방법을 통해서는 소자의 신뢰성이 개선됨을 확인하였다. 스트레스에 의한 게이트 누설 전류 변화 및 구동 특성 변화는 게이트 산화막내의 중수소 농도와 관련이 있으며, 이러한 특성은 적절한 공정 조건을 갖는 이온 주입법을 통해 개선할 수 있었다. 특히, 큰 스트레스 전압의 PMOSFET에서 중수소의 효과가 뚜렷하게 나타났으며, 이는 "hot" 정공과 중수소의 반응과 관련이 있는 것으로 판단된다.

RTP Anneal과 추가 이온주입에 의한 저-저항 텅스텐 bit-line 구현 (Low-Resistance W Bit-line Implementation with RTP Anneal & Additional Ion Implantation.)

  • 이용희;우경환;최영규;류기한;이천희
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(2)
    • /
    • pp.266-269
    • /
    • 2000
  • As the device geometry continuously shrink down less than sub-quarter micrometer, DRAM makers are going to replace conventional tungsten-polycide with tungsten bit-line structure in order to reduce the chip size and use it as a local interconnection. In this paper we showed low resistance and leakage tungsten bit-line process with various RTP(Rapid Thermal Process) temperature. As a result we obtained that major parameters impact on tungsten bit-line process are RTP Anneal temperature and BF2 ion implantation dopant. These tungsten bit-line process are promising to fabricate high density chip technology.

  • PDF