• 제목/요약/키워드: ICP etching

검색결과 297건 처리시간 0.031초

Study on deep Si etching mechanism using in-situ surface temperature monitoring in $SF_6/O_2$ plasma

  • 임영대;이승환;유원종
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.405-405
    • /
    • 2010
  • Thermocouple 을 통해 Inductively coupled plasma 에 노출된 실리콘 기판 표면온도를 공정조건 변화 에 따라 실시간 (in-situ) 측정하였다. 이를 바탕으로 공정변화에 따른 플라즈마 내 활성종의 거동을 연구하였다. 더 나아가 기판의 표면온도변화 및 활성종의 거동해석을 토대로 공정변화에 의한 딥 실리콘 구조형성 메커니즘을 해석하였다. 플라즈마에 노출된 기판표면 온도를 상승시키는 주 활성종은 positive ion 이며 ICP power, Bias power, 플라즈마 압력 변화에 따라 positive ion 의 밀도 및 가속에너지가 변화하는데 이러한 거동변화는 기판의 표면온도를 변화시킴을 알 수 있었다. 딥 실리콘 구조의 측벽 및 바닥에 형성되어 있는 passivaiton layer 즉 $SiO_xF_y$(silicon oxyflouride) 는 온도에 매우 민감한 물질이며 이는 딥 실리콘 구조 내부로 입사하는 positive ion 거동변화에 따라 그 성질이 변화하여 deep Si 구조 형상을 변화시킴을 알 수 있었다. 기판표면 온도가 $0^{\circ}C$ 이하의 극저온으로 유지된 상황에서 플라즈마를 방전할 경우 positive ions 의 가속에너지로 인해 기판표면온도가 상승하며 액화질소 유량증가를 통해 다시 기판의 표면온도를 유지시킬 수 있었다. 이를 통해 플라즈마 방전 전과 방전 후의 기판 표면온도는 상온의 기판뿐만 아니라 극저온의 기판에서도 다름을 알 수 있었다. 냉각환경 변화에 따른 딥 실리콘 구조형성 메커니즘을 positive ions 거동 그리고 온도 감소에 의한 $SiO_xF_y$ 성질 변화를 이용해 해석할 수 있었다.

  • PDF

철 샘플에 따른 구리 함유 폐에칭액의 시멘테이션 반응에 대한 연구 (A Study on the Cementation Reaction of Copper-containing Waste Etching Solution to the Shape of Iron Samples)

  • 김보람;장대환;김대원
    • 청정기술
    • /
    • 제27권3호
    • /
    • pp.240-246
    • /
    • 2021
  • COF (Chip on film)용 폐에칭용액 내 구리가 약 3.5% 함유되어 있으며, 철 시편을 사용한 시멘테이션을 통해 구리를 회수하고자 하였다. 철 시편 3종류(플레이트, 칩, 분말)에 따른 시멘테이션 반응에 미치는 영향을 조사하였으며, 구리의 회수율을 높이고자 구리에 대한 철의 몰 비를 변수로 하였다. 반응 전·후 용액 내 시간에 따른 구리 농도의 변화를 확인하였으며, 몰 비를 증가시킬수록 초기 용액 내 구리 함량이 급격히 줄어드는 경향이 나타났다. 상온에서 1시간의 시멘테이션 반응 후 철 시편의 비표면적 값이 큰 플레이트, 칩, 분말 순으로 구리의 회수율이 증가하였다. 회수된 분말은 X선 회절 분석기(X-ray diffraction, XRD), 주사전자현미경(scanning electron microscopy, SEM) 및 에너지 분산형 분광분석법(Energy-dispersive X-ray spectroscopy, EDM) 분석을 통해 결정상과 결정 형태를 확인하였으며, 철 분말의 경우에는 회수된 구리 분말에 미반응된 철 성분이 혼재하였다. 구리에 대한 철의 몰 비 4의 조건으로 철 칩을 사용하였을 때, 구리 회수율 약 98.4%로 최적 조건으로 달성하였다.

알루미늄 엣칭부산물을 첨가한 CPE 고무재료의 난연성 및 내열성 연구 (Study on the Flame Retardation and Thermal Resistance for CPE Rubber Material Added Etching By-product of Aluminum)

  • 김경환;이창섭
    • 대한화학회지
    • /
    • 제45권4호
    • /
    • pp.341-350
    • /
    • 2001
  • 자동차 Oil cooler용 호스를 구성하는 클로로폴리에틸렌(CPE) 고무재료의 내열 및 난연성을 향상시키기 위하여 수산화알루미늄을 내열 및 난연제로 제조한 배합고무의 가황틀성, 물리적 성질, 내열성, 난연성을 조사하였으며, 실험결과로부터 고무와 난연제의 최적배합조건을 도출하였다. 고무시편을 제조하는데 사용된 고무재료는 화학적 내식성과 내한성이 우수하면서도 가격이 저렴한 클로로폴리에틸렌 고무를 사용하였으며, 내열 및 난연제로서는 알루미늄 표면 처리과정에서 발생되는 에칭부산물을 분쇄와 정제를 거쳐 가공한 수산화알루미늄을 사용하였고, 분말은 XRD(X-ray diffraction), PSA(Particle Size Analysis), SEM(Scanning Electron Microscopy) 및 ICP-AES(Inductively Coupled Plasma-Atomic Emission Spectroscopy)로 입자의 상, 크기, 분포, 형태 및 성분을 분석한 후 CPE 고무재료와 0∼80 phr범위에서 훈련하였다. CPE배합 고무의 경도, 인장강도, 신장율, 인장응력 및 열적특성을 분석한 결과, 고무재료규격을 초과하지 않는 범위 내에서 최대의 내열 및 난연효과를 주는 수산화알루미늄의 첨가량은 40 phr로 나타났으며, 이 배합비에서 클로로폴리에틸렌의 난연성은 3배 향상되었다.

  • PDF

$BCl_3/Cl_2/Ar$ 고밀도 플라즈마에 의한 $(Ba, Sr)TiO_3$ 박막의 식각 메커니즘 연구 (A Study on the Etching Mechanism of $(Ba, Sr)TiO_3$ thin Film by High Density $BCl_3/Cl_2/Ar$ Plasma)

  • 김승범;김창일
    • 대한전자공학회논문지SD
    • /
    • 제37권11호
    • /
    • pp.18-24
    • /
    • 2000
  • (Ba,Sr)$TiO_3$ 박막은 ULSI-DRAM 즉 1-4 Gbit급 DRAM용 셀(cell) 커패시터의 새로운 유전물질로 각광받고 있다. 본 연구에서는 ICP 장비에서 $BCl_3/Cl_2/Ar$ 플라즈마로 (Ba,Sr)$TiO_3$ 박막을 식각하였다. 이때 RF power/dc bias voltage는 600W/-250V, 반응로의 압력은 10mTorr 이었다. $Cl_2/(Cl_2+Ar)$은 0.2로 고정하였고, $BCl_3$ 가스를 첨가하면서 (Ba,Sr)$TiO_3$ 박막을 식각하였다. $BCl_3$ 가스를 10% 첨가하였을 때, $480{\AA}/min$으로 (Ba,Sr)$TiO_3$ 박막은 가장 높은 식각 속도를 나타내었다. $Cl_2/Ar$가스에 $BCl_3$의 첨가 비에 따른 Cl, BCl 및 B의 라디칼 밀도를 optical emission spectroscopy(OES)에 의해 구하였다. $BCl_3$를 10% 첨가하였을 때 Cl의 라디칼 밀도가 가장 높았다. (Ba,Sr)$TiO_3$ 박막의 표면반응을 규명하기 위하여 XPS 분석을 수행한 결과 이온 bombardment 식각이 Ba-O 결합을 파괴하고 Ba와 Cl의 결합형태인 $BaCl_2$을 제거하기 위하여 필요하다. Sr과 Cl의 결합의 양은 많지 않고, Sr은 주로 물리적인 스퍼터링에 의하여 제거된다. Ti와 Cl은 화학적으로 반응하여 $TiCl_4$ 결합형태로 용이하게 제거된다. 식각후 단면사진을 SEM을 통해 본 결과 식각단면이 약 65~70$^{\circ}$ 정도였다.

  • PDF

Pt 금속마스크를 이용하여 제작한 나노패턴 Si(111) 기판위에 성장한 GaN 박막 특성 (Characterization of GaN epitaxial layer grown on nano-patterned Si(111) substrate using Pt metal-mask)

  • 김종옥;임기영
    • 마이크로전자및패키징학회지
    • /
    • 제21권3호
    • /
    • pp.67-71
    • /
    • 2014
  • 본 연구에서는 Si(111) 기판을 이용하여 고품질의 GaN 박막을 성장하기 위하여 다양한 패턴을 갖는 Si 기판을 제작하였다. Si(111) 기판위에 이온 스퍼터(ion-sputter)를 이용하여 Pt 박막을 증착한 후 열처리(thermal annealing)하여 Pt 금속 마스크를 형성하고 유도 결합 플라즈마 이온 식각(inductively coupled plasma-reactive ion etching, ICP-RIE) 공정을 통하여 기둥(pillar)형태의 나노 패턴된 Si(111) 기판을 제작하였고 리소그래피 공정을 통하여 마이크로 패턴된 Si(111) 기판을 제작하였다. 일반적인 Si(111) 기판, 마이크로 패턴된 Si(111) 기판 및 나노 패턴된 Si(111) 기판위에 유기화학기상증착(metal organic chemical vapor deposition, MOCVD) 방법으로 GaN 박막을 성장하여 표면 특성과 결정성 및 광학적 특성을 분석하였다. 나노 패턴된 Si(111) 기판위에 성장한 GaN 박막은 일반적인Si(111) 기판과 마이크로 패턴된 Si(111) 기판위에 성장한 GaN 박막보다 표면의 균열과 거칠기가 개선되었다. 나노 패턴된 Si(111) 기판위에 성장한 GaN (002)면과 (102)면에 x-선 회절(x-ray diffraction, XRD) 피크의 반폭치(full width at half maximum, FWHM)는 576 arcsec, 828 arcsec으로 다른 두 기판위에 성장한 GaN 박막 보다 가장 낮은 값을 보여 결정성이 향상되었음을 확인하였다. Photoluminescence(PL)의 반폭치는 나노 패턴된 Si(111) 기판위에 성장한 GaN 박막이 46.5 meV으로 다른 기판위에 성장한 GaN 박막과 비교하여 광학적 특성이 향상되었음을 확인하였다.

$BCl_3$$BCl_3/Ar$ 유도결합 플라즈마에 따른 GaAs 건식식각 비교 (Comparison of Dry Etching of GaAs in Inductively Coupled $BCl_3$ and $BCl_3/Ar$ Plasmas)

  • 임완태;백인규;이제원;조관식;조국산
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 춘계학술발표강연 및 논문개요집
    • /
    • pp.62-62
    • /
    • 2003
  • 고밀도 유도결합 플라즈마(high density inductively coupled plasma) 식각은 GaAs 이종접합 양극성 트랜지스터(HBTs)와 고속전자 이동도 트랜지스터(HEMTs)와 같은 GaAs 기반 반도체의 정교한 패턴을 형성하는데 더욱 많이 이용되고 있다 본 연구는 고밀도 플라즈마 소스(source)인 평판형(planar) 고밀도 유도결합 플라즈마 식각장치를 이용하여 $BCl_3$$BCl_3/Ar$ 가스에 따른 GaAs 식각결과를 비교 분석하였다. 공정변수는 ICP 소스 파워를 0-500W, RIE 척(chuck) 파워를 0-150W, 공정압력을 0-15 mTorr 이었다. 그리고 가스 유량은 20sccm(standard cubic centimeter per minute)으로 고정시킨 상태에서 Ar 첨가 비율에 따른 GaAs의 식각결과를 관찰하였다. 공정 결과는 식각률(etch rate), GaAs 대 PR의 선택도(selectivity), 표면 거칠기(roughness)와 식각후 표면에 남아 있는 잔류 가스등을 분석하였다. 20 $BCl_3$ 플라즈마를 이용한 GaAs 식각률 보다 Ar이 첨가된 (20-x) $BC1_3/x Ar$ 플라즈마의 식각률이 더 우수하다는 것을 알 수 있었다. 식각률 증가는 Ar 가스의 첨가로 인한 GaAs 반도체와 Ar 플라즈마의 충돌로 나타난 결과로 예측된다. $BCl_3$$BC1_3/Ar$ 플라즈마에 노출된 GaAs 반도체 모두 표면이 평탄하였고 수직 측벽도 또한 우수하였다. 그리고 표면에 잔류하는 성분은 Ga와 As 이외에 $Cl_2$ 계열의 불순물이 거의 발견되지 않아 매우 깨끗함을 확인하였다. 이번 발표에서는 $BCl_3$$BCl_3/Ar$ 플라즈마를 이용한 GaAs의 건식식각 비교에 대해 상세하게 보고 할 것이다.

  • PDF

BCl3/Ar 유도결합 플라즈마 안에 CH4 가스 첨가에 따른 건식 식각된 TaN 박막 표면의 연구 (A Study on the Surface of the Dry Etched TaN Thin Film by Adding The CH4 Gas in BCl3/Ar Inductively Coupled Plasma)

  • 우종창;최창억;양우석;주영희;강필승;전윤수;김창일
    • 한국전기전자재료학회논문지
    • /
    • 제26권5호
    • /
    • pp.335-340
    • /
    • 2013
  • In this study, the plasma etching of the TaN thin film with $CH_4/BCl_3/Ar$ gas chemistries was investigated. The etch rate of the TaN thin film and the etch selectivity of TaN to $SiO_2$ was studied as a function of the process parameters, including the amount of $CH_4$. X-ray photoelectron spectroscopy (XPS) and Field-emission scanning electron microscopy (FE-SEM) was used to investigate the chemical states of the surface of the TaN thin film.

평면형 유도결합 플라즈마의 특성 및 선택적 산화막 식각 응용에 관한 연구 (A study on the characteristics of planar type inductively coupled plasma and its applications on the selective oxide etching)

  • 양일동;이호준;황기웅
    • 한국진공학회지
    • /
    • 제6권1호
    • /
    • pp.91-96
    • /
    • 1997
  • 평면형 유도 결합 플라즈마의 전기적 특성을 측정하였고 Langmuir probe를 이용하 여 전자의 밀도와 온도를 측정하였다. 코일과 플라즈마를 포함한 총 부하의 저항 성분은 1 에서 4$\Omega$까지 변하였고 인덕턱스는 $1.5\mu$H와 2$\mu$H사이의 값을 가졌다. $10^{11}/\textrm{cm}^3$ 이상의 고밀 도 플라즈마를 발생시켰으며 전자의 온도는 공정 조건에 따라 3에서 5eV까지 변하였다. 산 화막 식각시 선택도를 개선하기 위한 방법으로 바이어스 전압을 변조하는 방법을 모색하였 다. C4F8플라즈마에서 바이어스 변조 방법을 사용하였을 때 선택도는 크게 향상 되었으나 산화막 식각율이 400$\AA$/min 이하였다. 선택도 향상을 위해 수소를 첨가한 실험에서 $C_4F_8$ 플 라즈마에 60% $H_2$를 첨가하였을 때 선택도 50이상, 산화막 식각율 2000$\AA$/min 이상의 결과 를 얻을 수 있었다.

  • PDF

원자층 식각을 이용한 Sub-32 nm Metal Gate/High-k Dielectric CMOSFETs의 저손상 식각공정 개발에 관한 연구

  • 민경석;김찬규;김종규;염근영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.463-463
    • /
    • 2012
  • ITRS (international technology roadmap for semiconductors)에 따르면 MOS(metal-oxide-semiconductor)의 CD (critical dimension)가 45 nm node이하로 줄어들면서 poly-Si/$SiO_2$를 대체할 수 있는 poly-Si/metal gate/high-k dielectric이 대두된다고 보고하고 있다. 일반적으로 high-k dielectric를 식각시 anisotropic 한 식각 형상을 형성시키기 위해서 plasma를 이용한 RIE (reactive ion etching)를 사용하고 있지만 PIDs (plasma induced damages)의 하나인 PIED (plasma induced edge damage)의 발생이 문제가 되고 있다. PIED의 원인으로 plasma의 direct interaction을 발생시켜 gate oxide의 edge에 trap을 형성시키므로 그 결과 소자 특성 저하가 보고되고 있다. 그러므로 본 연구에서는 이에 차세대 MOS의 high-k dielectric의 식각공정에 HDP (high density plasma)의 ICP (inductively coupled plasma) source를 이용한 원자층 식각 장비를 사용하여 PIED를 줄일 수 있는 새로운 식각 공정에 대한 연구를 하였다. One-monolayer 식각을 위한 1 cycle의 원자층 식각은 총 4 steps으로 구성 되어 있다. 첫 번째 step은 Langmuir isotherm에 의하여 표면에 highly reactant atoms이나 molecules을 chemically adsorption을 시킨다. 두 번째 step은 purge 시킨다. 세 번째 step은 ion source를 이용하여 발생시킨 Ar low energetic beam으로 표면에 chemically adsorbed compounds를 desorption 시킨다. 네 번째 step은 purge 시킨다. 결과적으로 self limited 한 식각이 이루어짐을 볼 수 있었다. 실제 공정을 MOS의 high-k dielectric에 적용시켜 metal gate/high-k dielectric CMOSFETs의 NCSU (North Carolina State University) CVC model로 구한 EOT (equivalent oxide thickness)는 변화가 없으면서 mos parameter인 Ion/Ioff ratio의 증가를 볼 수 있었다. 그 원인으로 XPS (X-ray photoelectron spectroscopy)로 gate oxide의 atomic percentage의 분석 결과 식각 중 발생하는 gate oxide의 edge에 trap의 감소로 기인함을 확인할 수 있었다.

  • PDF

중성빔 식각을 이용한 Metal Gate/High-k Dielectric CMOSFETs의 저 손상 식각공정 개발에 관한 연구

  • 민경석;오종식;김찬규;염근영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.287-287
    • /
    • 2011
  • ITRS(international technology roadmap for semiconductors)에 따르면 MOS (metal-oxide-semiconductor)의 CD(critical dimension)가 45 nm node이하로 줄어들면서 poly-Si/SiO2를 대체할 수 있는 poly-Si/metal gate/high-k dielectric이 대두되고 있다. 일반적으로 metal gate를 식각시 정확한 CD를 형성시키기 위해서 plasma를 이용한 RIE(reactive ion etching)를 사용하고 있지만 PIDs(plasma induced damages)의 하나인 PICD(plasma induced charging damage)의 발생이 문제가 되고 있다. PICD의 원인으로 plasma의 non-uniform으로 locally imbalanced한 ion과 electron이 PICC(plasma induced charging current)를 gate oxide에 발생시켜 gate oxide의 interface에 trap을 형성시키므로 그 결과 소자 특성 저하가 보고되고 있다. 그러므로 본 연구에서는 이에 차세대 MOS의 metal gate의 식각공정에 HDP(high density plasma)의 ICP(inductively coupled plasma) source를 이용한 중성빔 시스템을 사용하여 PICD를 줄일 수 있는 새로운 식각 공정에 대한 연구를 하였다. 식각공정조건으로 gas는 HBr 12 sccm (80%)와 Cl2 3 sccm (20%)와 power는 300 w를 사용하였고 200 eV의 에너지로 식각공정시 TEM(transmission electron microscopy)으로 TiN의 anisotropic한 형상을 볼 수 있었고 100 eV 이하의 에너지로 식각공정시 하부층인 HfO2와 높은 etch selectivity로 etch stop을 시킬 수 있었다. 실제 공정을 MOS의 metal gate에 적용시켜 metal gate/high-k dielectric CMOSFETs의 NCSU(North Carolina State University) CVC model로 effective electric field electron mobility를 구한 결과 electorn mobility의 증가를 볼 수 있었고 또한 mos parameter인 transconductance (Gm)의 증가를 볼 수 있었다. 그 원인으로 CP(Charge pumping) 1MHz로 gate oxide의 inteface의 분석 결과 이러한 결과가 gate oxide의 interface trap양의 감소로 개선으로 기인함을 확인할 수 있었다.

  • PDF