• 제목/요약/키워드: Harris Operator

검색결과 4건 처리시간 0.018초

건물벽면 영상내 코너점의 대응관계 구성을 위한 사영변환행렬의 적용성 (Applicability of Projective Transformation for Constructing Correspondences among Corners in Building Facade Imagery)

  • 서수영
    • 대한원격탐사학회지
    • /
    • 제30권6호
    • /
    • pp.709-717
    • /
    • 2014
  • 본 연구는 사영변환행렬을 적용한 경우 건물벽면 영상 간 코너점의 대응정도를 분석하는 것을 목표로 한다. 부가적으로 코너점을 찾기 위한 적절한 연산자를 실험을 통하여 결정하였다. 건물형상에 대한 모델링은 항공사진, 항공라이다영상, 지상사진, 지상라이다영상 등 다양한 자료를 이용하여 많은 기법들이 연구되어 왔다. 본 연구에서는 영상 간 정합을 위하여 필요한 코너점 검출방법으로 Harris 연산자와 FAST 연산자의 성능을 비교하였다. 비교결과 Harris 연산자가 건물벽면에서 코너점 추출에 우수하다는 결론을 내렸다. Harris 연산자로 코너점 검출 후, 사영변환행렬을 통하여 코너점 들의 대응정도를 비교한 결과, 대부분의 경우 최소거리에 실제 대응점들이 위치해 있음을 알 수 있었다. 사영변환행렬의 성능을 기준점 수와 분포를 고려하여 대응정도에 미치는 영향을 분석한 결과 기준점이 많고 골고루 분포한 경우에 더욱 정확한 대응 관계를 제공하는 것으로 나타났다.

전력계통 제어 훈련용 시뮬레이터 개발 (Development of SCADA simulator for power system operator)

  • 우희곤;최성수;양국모;이형일
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1991년도 한국자동제어학술회의논문집(국내학술편); KOEX, Seoul; 22-24 Oct. 1991
    • /
    • pp.1098-1103
    • /
    • 1991
  • This paper discusses the training simulator designed to improve the skills of operators who handle the SCADA System of KEPCO. The system is composed of the simulation subsystem and database, and implemented on the 386 based P.C, It is linked to existing SCADA system (HARRIS computer and TADCOM) to work realistically for the situation of accidents and corresponding actions.

  • PDF

기존 SCADA 시스템의 훈련용 시뮬레이터 개발 (Development of SCADA Simulator for Power System Operator)

  • 최성수;우희곤;서중석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1993년도 하계학술대회 논문집 A
    • /
    • pp.522-524
    • /
    • 1993
  • This paper discusses the training simulator designed to improve the skills of operators who handle the SCADA System of KEPCO (Korea Electric Power Co. ). The system is composed of the simulation subsystem and database, and implemented on the 380-based P. C. It is 1 inked to existing SCADA system (HARRIS and TADCOM) to work realistically for the situation of accidents and corresponding actions.

  • PDF

소프트웨어 라디오 수신기의 구현을 위한 효율적인 Programmable Down Converter 설계 (An Efficient Design of Programmable Down Converter for Software Radio)

  • 곽승현;김재석
    • 대한전자공학회논문지SP
    • /
    • 제39권1호
    • /
    • pp.87-96
    • /
    • 2002
  • 본 논문에서는 소프트웨어 라디오 수신기의 programmable down converter(PDC) 구현을 위한 효율적인 데시메이션 필터 구조를 제안한다. 제안된 데시메이션 필터는 개선된 cascaded integrator-comb(CIC)필터, cascaded comb, modified halfband 필터 및 halfband 필터, 프로그램 가능한 FIR 필터로 이루어져 있다. 새롭게 제안된 구조는 보상필터를 사용하여 CIC 필터의 통과대역 주파수 감쇠를 보완하고 aliasing억제 능력을 높여, CIC 필터에서 더욱 많은 데시메이션을 담당하도록 설계되었다. 또한 CIC의 보상필터로 인해 cascaded comb 및 modified halfband 필터를 사용 가능토록 하였다. 이러한 구조는 곱셈기가 필요 없기 때문에 연산량을 줄일 수 있고, FIR 필터의 계수를 줄일 수 있다. 실제 구현에서는 기존의 해리스사의 하드웨어에 비해, 곱셈 연산시 연산자 개수는 약 20%, 연산량은 약 50%의 복잡도를 줄일 수 있었다.