• 제목/요약/키워드: Gates' method

검색결과 239건 처리시간 0.03초

확률진폭 스위치에 의한 양자게이트의 함수 임베딩과 투사측정 (Function Embedding and Projective Measurement of Quantum Gate by Probability Amplitude Switch)

  • 박동영
    • 한국전자통신학회논문지
    • /
    • 제12권6호
    • /
    • pp.1027-1034
    • /
    • 2017
  • 본 논문은 양자게이트의 모든 제어 동작점에서 양자들의 확률진폭, 확률, 평균 기댓값 및 정상상태 단위행렬의 행렬요소 등을 수학적 투사로 측정할 수 있는 새로운 함수 임베딩 방법을 제안하였다. 본 논문의 함수 임베딩 방법은 디랙 기호와 크로네커델타 기호를 사용해 각 제어 동작점에 대한 확률진폭의 직교 정규화조건을 2진 스칼라 연산자에 임베딩 한 것이다. 이와 같은 함수 임베딩 방법은 양자게이트 함수를 단일양자들의 텐서 곱으로 표현하는 유니터리 변환에서 유니터리 게이트의 산술 멱함수 제어에 매우 효과적 수단임을 밝혔다. Ternary 2-qutrit cNOT 게이트에 본 논문이 제안한 함수 임베딩 방법을 적용했을 때의 진화연산과 투사측정 결과를 제시하고, 기존의 방법들과 비교 검토하였다.

교통카드기반 수도권 도시철도 환승자료 구축방안 (Constructing Transfer Data in Seoul Metropolitan Urban Railway Using Transportation Card)

  • 이미영;손지언;조종석
    • 한국ITS학회 논문지
    • /
    • 제15권4호
    • /
    • pp.33-43
    • /
    • 2016
  • 수도권 통합대중교통요금제를 위해 생성되고 있는 교통카드자료는 수도권 도시철도의 환승시간 및 횟수정보를 제공하지 못하고 있다. 도시철도에는 환승게이트가 설치되어 있지 않아 노선간의 환승정보는 설문조사나 목측을 통한 거시적 추정으로 진행된다. 따라서 교통카드자료를 토대로 계산되는 수도권 대중교통의 환승시간 및 횟수는 과소평가되는 문제점을 내포한다. 환승자료의 정확한 추정을 위해서는 교통카드 태그가 이루어지는 진입 및 진출 게이트 사이에서 발생하는 통행경로에 대한 설명이 필요하다. 본 연구는 교통카드 단말기 태그자료를 기반으로 환승현황을 파악하기 위한 통행경로모형을 구축하고 수도권에서 발생하는 환승정보를 도출한다. 이를 위해 단말기 운영체계와 도시철도의 네트워크 특성을 일치시키기 위한 빅노드 개념을 도입한다. 또한 수도권 도시철도의 효과적 네트워크 구동을 위해 링크표지개념을 도입한다. 교통카드단말기의 행정구역정보를 토대로 시군구의 중죤, 서울-경기-인천의 대죤에서 발생하는 환승시간과 횟수를 도출한다. 2014년 일일 대중교통카드자료를 이용하여 전수화된 환승특성데이터를 구축하고 수도권 도시철도의 환승저항에 대한 통합적인 자료로서 활용가능성을 제시한다.

만곡근관에서 근관형성법에 따른 근관작업장의 변화 (Change of working length in curved canals by various instrumentation techniques)

  • 조정임;진명욱;김영경;김성교
    • Restorative Dentistry and Endodontics
    • /
    • 제31권1호
    • /
    • pp.30-35
    • /
    • 2006
  • 만곡근관에서 근관형성방법에 따른 근관작업장 변화를 평가하기 위하여 발거된 대구치의 협측 또는 근심 근관 40개에서 스테인레스-스틸 수동 파일 ($MANI^{(R)}$, 일본), 니켈-티타늄 수동 파일 (Naviflex $NT^{TM}$, 미국), ProFile, 또는 $ProTaper^{TM}$ (Dentsply-Maillefor, 스위스)를 사용하여 crown-down 방법으로 30번 크기까지 근관을 형성하고 근관형성 전후의 근관작업장 및 만곡도의 변화를 관찰하였다. 근단공에 대한 10-K파일 끝의 위치변화를 AutoCAD2000 (Autodesk 사, 미국)으로 측정하고 일원변량분석법 및 Tukey's studentized range test로 통계 분석하였다. 모든 군에서 근관형성후 근관장 및 만곡도가 유의하게 감소하였으며, 치관부 근관형성시 Gates Glidden bur를 사용한 수동파일 군이 ProFile 군보다 유의하게 많은 근관장 감소를 초래하였고, 치관부 및 근단부 전체 근관형성후에는 스테인레스 스틸 수동파일 군이 ProFile 군에서보다 유의하게 많은 근관장 감소를 나타내었다 (p<0.05).

MOSFET 특성에 기초한 CMOS 디지털 게이트의 최대소모전력 예측모델 (Maximum Power Dissipation Esitimation Model of CMOS digital Gates based on Characteristics of MOSFET)

  • 김동욱;정병권
    • 전자공학회논문지C
    • /
    • 제36C권9호
    • /
    • pp.54-65
    • /
    • 1999
  • 집적도 및 동작속도의 증가에 따라 설계과정에서 전력소모를 예측하는 것이 TTM(time to market)의 감소를 위해 중요한 문제로 대두되고 있다. 본 논문에서는 CMOS 게이트의 최대소모전력을 예측할 수 있는 예측모델을 제안하였다. 이 모델은 최대소모전력에 대한 계산모델이며, CMOS 게이트를 구성하는 MOSFET 및 게이트의 동작특성, 그리고 게이트의 입력신호 특성을 포함하여 형성하였다. 모델의 설정 절차로는, 먼저 CMOS 인버터에 대한 최대소모전력 예측모델을 형성하고, 다입력 CMOS 게이트를 CMOS 인버터로 변환하는 모델을 제안하여, 변환모델로 변환된 결과를 인버터의 최대소모전력 예측모델에 적용하는 방법을 택함으로서 일반적인 CMOS 게이트에 적용할 수 있도록 하였다. 제안된 모델을 $0.6{\mu}m$ 설계규칙으로 설계한 회로의 HSPICE 시뮬레이션 결과와 비교한 결과, 게이트 변환모델은 SPICE와 5%이내의 상대오차율을 보였으며, 최대소모전력 예측모델은 10% 이내의 상대오차율을 보여 충분히 정확한 모델임을 입증하였다. 또한 제안된 모델에 의한 계산시간이 SPICE 시뮬레이션보다 30배 이상의 계산속도를 보여, 전력예측을 위해 본 논문에서 제안한 모델이 매우 효과적임을 보였다.

  • PDF

게이트 수에 따른 단조형 인서트와 주물재 사이의 경계부 특성 분석 (Effect of Gate Number on the Characteristics of Interface between Cast and Forged Insert)

  • 이성문;이혜경;이건엽;문성민;문영훈
    • 열처리공학회지
    • /
    • 제22권2호
    • /
    • pp.95-100
    • /
    • 2009
  • In this study, the casting process using forged insert was investigated to characterize the manufacturing process by which good mechanical properties can be obtained when compared with existing casting products. Process analysis for the casting design was performed by using FVM (Finite Volume Method) software. In pouring process, three kinds of candidate gating systems are considered and analyzed respectively. The molten metal behavior in gating system is so important that it affects the solidification behavior of the cast. The results show that as the number of gates is increased, hardness of cast was increased and gaps of cast with forged insert were decreased.

The design of a 32-bit Microprocessor for a Sequence Control using an Application Specification Integrated Circuit(ASIC) (ICEIC'04)

  • Oh Yang
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 학술대회지
    • /
    • pp.486-490
    • /
    • 2004
  • Programmable logic controller (PLC) is widely used in manufacturing system or process control. This paper presents the design of a 32-bit microprocessor for a sequence control using an Application Specification Integrated Circuit (ASIC). The 32-bit microprocessor was designed by a VHDL with top down method; the program memory was separated from the data memory for high speed execution of 274 specified sequence instructions. Therefore it was possible that sequence instructions could be operated at the same time during the instruction fetch cycle. And in order to reduce the instruction decoding time and the interface time of the data memory interface, an instruction code size was implemented by 32-bits. And the real time debugging as single step run, break point run was implemented. Pulse instruction, step controller, master controllers, BIN and BCD type arithmetic instructions, barrel shit instructions were implemented for many used in PLC system. The designed microprocessor was synthesized by the S1L50000 series which contains 70,000 gates with 0.65um technology of SEIKO EPSON. Finally, the benchmark was performed to show that designed 32-bit microprocessor has better performance than Q4A PLC of Mitsubishi Corporation.

  • PDF

고속도로 중앙분리대형 풍력발전 타당성 분석 - 차량 저항계수 관점에서 (Feasibility Analysis on Wind Turbine Embedded to Highway Median Strip - Consideration on Vehicle Drag Coefficient)

  • 윤성욱;전완호;김현구
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 춘계학술대회 논문집
    • /
    • pp.536-538
    • /
    • 2009
  • In recent day, many people are interested in wind resource for generation of electric power. Especially, it is made assessment the possibility of generation of electric power by wind resource originated from running cars and buses in downtown or highway. Moreover bus, driven in the exclusive lane, is focused on possibility of generation electric power on highway because median strip makes fast flow way between bus body and median strip and a pattern will appear in the flow way like drag coefficient. But nobody can guess whether the induced flow will increase or decrease and estimate amount of change of drag coefficient. Solving drag coefficient of bus running highway is the point of this paper. To solve this problem, we use the CFD method. The model is a bus simplified without mirror and gates. In order to assess result, the flow analysis surrounding the bus on the flat road where median strip is not installed has been compared with road with median strip. Solving condition is that the driving highway and median strip are running with 100km/h (27.8m/s).

  • PDF

변증록(辨證錄) 권지십사(卷之十四)에 대(對)한 연구(硏究) (A Study on "Byun Jeung Rok(辨證錄)" Vol.14)

  • 이현정;송지청;정현종;이종환;금경수
    • 대한한의정보학회지
    • /
    • 제17권1호
    • /
    • pp.257-293
    • /
    • 2011
  • "Byun Jeung Rok(辨證錄)" written by Jinsatak(陳士鐸) is composed of 14 volumes. In relation to the contents, it is organized into 126 gates(門) and 770 remaining syndromes(餘證) where internal medicine, external medicine, pediatrics, gynecology(內科 外科 小兒 婦人), etc. are divided into sub-sections of cold damage, cold stroke, wind stroke(傷寒 中寒 中風), etc. He explained the symptom, cause of disease, method of treatment, prescription, construction of prescription, instruction of medicine and prognosis(症狀 病因 治法 處方 處方構成 服用法 預後) thoroughly. This study, as an inquiry of the sec 14 volume pediatrics(小兒), deals with febrile fit cacotrophy vomiting diarrhea(驚疳吐瀉), coprozoic parasite(便蟲), smallpox(痘瘡), eruption(疹症), eating mud(喫泥), fetal toxin(胎毒). It was written very logically so it is easy to understand. The analysis of the symptoms are brief and appropriate. Therefore, it is considered to have significant clinical value for future generations and is applied by them. Finally, this topic was studied in hopes of helping later pediatrics clinical treatment.

  • PDF

Stabilizing Control of DC/DC Buck Converters with Constant Power Loads in Continuous Conduction and Discontinuous Conduction Modes Using Digital Power Alignment Technique

  • Khaligh Alireza;Emadi Ali
    • Journal of Electrical Engineering and Technology
    • /
    • 제1권1호
    • /
    • pp.63-72
    • /
    • 2006
  • The purpose of this raper is to address the negative impedance instability in DC/DC converters. We present the negative impedance instability of PWM DC/DC converters loaded by constant power loads (CPLs). An approach to design digital controllers for DC/DC converters Is presented. The proposed method, called Power Alignment control technique, is applied to DC/DC step-down choppers operating in continuous conduction or discontinuous conduction modes with CPLs. This approach uses two predefined state variables instead of conventional pulse width modulation (PWM) to regulate the output voltage. A comparator compares actual output voltage with the reference and then switches between the appropriate states. It needs few logic gates and comparators to be implemented thus, making it extremely simple and easy to develop using a low-cost application specific integrated circuit (ASIC) for converters with CPLs. Furthermore, stability of the proposed controllers using the small signal analysis as well as the second theorem of Lyapunov is verified. Finally, simulation and analytical results are presented to describe and verify the proposed technique.

Amino-style 유도체를 이용한 분자 전자 소자의 전류-전압 특성에 관한 연구 (Current-Voltage Characteristics of Molecular Electronic Devices Using a Amino-Style Derivatives)

  • 김소영;구자룡;김영관
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2004년도 하계학술대회 논문집 Vol.5 No.2
    • /
    • pp.882-885
    • /
    • 2004
  • Organic molecules have many properties that make them attractive for electronic applications. We have been examining the progress of memory cell by using molecular-scale switch to give an example of the application using both nanoscale components and Si-technology. In this study, molecular electronic devices were fabricated with amion style derivatives as redox-active component to compare to the devices using Zn-Porphyrin derivatives. This molecule is amphiphilic to allow monolayer formation by the Langmuir-Blodgett (LB) method, and then this LB monolayer is inserted between two metal electrodes. According to current-voltage (I-V) characteristics, it was found that the devices show remarkable hysteresis behavior and can be used as memory devices at ambient conditions, when aluminum oxide layer was existed on bottom electrode. Diode-like characteristics were measured only, when Pt layer was existed as bottom electrode. It was also found that this metal layer interacts with the organic molecules and acts as a protecting layer, when thin Ti layer was inserted between the organic molecular layer and the top Al electrode. These electrical properties of the devices may be applicable to active components for the memory and/or logic gates in the future.

  • PDF