• 제목/요약/키워드: Frequency delay line

검색결과 159건 처리시간 0.021초

실내 로비 환경에서 안테나 위치에 따른 다중 경로의 서로 다른 주파수 대역의 전파 특성 (Radio Propagation Characteristics of Different Frequency Bands in Multiple Paths According to Antenna Position in an Indoor Lobby Environment)

  • 이성훈;조병록
    • 한국전자통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.1-10
    • /
    • 2024
  • 실내 로비 환경에서 다중 경로에서 6, 10, 17 GHz 주파수 대역의 전파 특성을 분석하였다. 가시선(Line-of-sight, LOS) 및 비가시선(Non-line-of-sight, NLOS) 경로는 송신 안테나 위치에서 수신 안테나 위치까지 2-16 m (0.5 m 간격) 거리에서 측정되었다. 기본 전송 손실은 경로에 해당하는 FI(Floating intercept) 경로 손실 모델을 사용하여 세 가지 매개변수를 비교하였다. RMS(Root mean square) 지연 확산은 측정 결과를 누적 확률 10, 50, 90%로 비교하였다. 기둥의 존재와 특이한 로비 구조로 인해 측정된 모든 주파수에서 전파 손실과 전파 지연이 발생하였다. 이에 실내 로비 환경에 대한 측정 시나리오와 표준 측정 데이터 제공을 제안하였다. 이를 통해 다양한 구조의 실내 로비 환경에서 5G 및 밀리미터파 대역의 전파 특성에 대한 연구에 기여할 것이다.

고속 MCM 배선의 전기적 특성 및 임계길이 평가 (Evaluation of electrical characterization and critical length of interconnect for high-speed MCM)

  • 이영민;박성수;주철원;이상복;백종태;김보우
    • 전자공학회논문지D
    • /
    • 제35D권10호
    • /
    • pp.67-75
    • /
    • 1998
  • 본 논문에서는 MCM 배선의 특성 임피던스를 제어하는 마이크로스트립의 기하학적 변수에 대해 조사하였고, 50MHz 주파수와 비교하여 500 MHz 주파수에서 전송감쇠, 전송지연, 누화 등을 계산하여 배선의 실제적인 요구조건으로 MCM-L과 MCM-D 배선의 임계길이를 평가하였다. 특성 임피던스 50 을 갖는 MCM-L 과 MCM-D 배선의 실례를 통해, 마이크로스트립의 특성 임피던스를 제어하는데 가장 중요한 변수는 유전체의 두께와 배선의 폭임을 알 수 있었다. 특히, 배선밀도가 높은 MCM-D의 유전체 두께는 적어도 2 m 이내에서 제어되어야 한다. 500 MHz 주파수에서 MCM 배선의 전송감쇠는 문제가 되지 않으나 전송지연은 심각하여 배선과 부하와의 임피던스 정합이 필수적임을 알 수 있었다. MCM-D 배선은 인접배선이 오동작할 만큼 누하가 발생하지 않는데 비하여 MCM-L 배선은 심한 누하로 MCM 기판으로 사용이 불가능할 것으로 판단되었다. 마지막으로, 500 MHz의 고속 MCM 기판 설계에서는 전송선 거동에 대한 연구가 필요한 것을 알 수 있었다.

  • PDF

A Reset-Free Anti-Harmonic Programmable MDLL-Based Frequency Multiplier

  • Park, Geontae;Kim, Hyungtak;Kim, Jongsun
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권5호
    • /
    • pp.459-464
    • /
    • 2013
  • A reset-free anti-harmonic programmable multiplying delay-locked loop (MDLL) that provides flexible integer clock multiplication for high performance clocking applications is presented. The proposed MDLL removes harmonic locking problems by utilizing a simple harmonic lock detector and control logic, which allows this MDLL to change the input clock frequency and multiplication factor during operation without the use of start-up circuitry and external reset. A programmable voltage controlled delay line (VCDL) is utilized to achieve a wide operating frequency range from 80 MHz to 1.2 GHz with a multiplication factor of 4, 5, 8, 10, 16 and 20. This MDLL achieves a measured peak-to-peak jitter of 20 ps at 1.2 GHz.

Doublet 센서배열의 수중음원 위치 추정 성능 향상을 위한 시간지연 추정 기법 (Time-delay Estimation Method for Performance Enhancement of Underwater Source Localization using Doublet Array)

  • 심민섭;이지혁;이형신
    • 한국산학기술학회논문지
    • /
    • 제21권5호
    • /
    • pp.69-76
    • /
    • 2020
  • 수중에서 방사된 음원의 신호는 해수면, 해저면 반사에 의한 다중경로 시간지연(multi-path time-delay)을 포함하여 체계(system)의 센서에 수신된다. 다중경로 환경과 복잡한 해양환경의 외란(disturbance)에 의해 수신된 신호간 상관성(coherence)이 저하된다. 따라서, 신호간 시간지연값을 이용하여 수중음원의 위치를 추정하는 체계는 추정성능의 저하가 나타난다. 이러한 환경에서도 강인한 음원 위치 추정성능을 위해 선배열(uniform line array), 평면배열(rectangular array)과 같은 다양한 형태의 센서배열과 빔형성(beamforming) 기법, 비용함수(cost-function)과 같은 신호처리를 이용하여 왔다. 본 연구에서는 선배열 형태의 doublet array와 추정된 시간지연값 보정 기법을 이용하고자 한다. 3 개의 doublet array를 동일 선에 위치하였으며 각각의 doublet array에 수신된 신호간의 시간지연값을 2 단계로 추정하였다. 수신신호에 대해 상호상관(cross-correlation) 함수를 적용하여 추정된 시간지연값을 수신신호의 중심주파수(center-frequency)와 array의 개구경(aperture) 및 수중음원과의 기하학적 관계에 따라 보정하여 최종의 시간 지연값을 얻었으며 이로부터 음원의 거리와 방위를 추정하였다. 제안한 기법의 타당성을 확인하기 위해, Monte-Carlo method를 이용하여 시뮬레이션하였다.

위상 지연 선로를 이용한 새로운 구조의 주파수 2체배기 (A New Structure Frequency Doubler Using Phase Delay Line)

  • 조승용;이경학;김용환;도지훈;이형규;홍의석
    • 한국통신학회논문지
    • /
    • 제32권2A호
    • /
    • pp.213-219
    • /
    • 2007
  • 본 논문에서는 입력단에 위상 지연 선로와 하모닉 출력단에 $90^{\circ}$ 하이브리드 결합기를 사용하여 억압특성을 개선한 새로운 구조의 주파수 체배기를 설계 및 제작하였다. 제안된 구조의 주파수 체배기는 출력전력 결합특성과 기본주파수의 억압특성을 개선하였다. $2.13{\sim}2.15GHz$의 주파수를 2체배 하여 $4.26{\sim}4.30GHz$의 신호원을 얻는 능동주파수 2체배기이며, 입력전력이 10dBm일 때 0.79dB 변환이득과 기본주파수에서 -55.54dBc, 3체배 주파수 6.42GHz에서 -44.76dBc, 4체배 주파수 8.56GHz에서 -39.19dBc의 개선된 억압특성값 얻을 수 있었다.

구산동 아파트 재개발 사업의 발파공법 선정 및 주변 가옥에 미치는 발파 진동.소음 영향에 관한 연구 (On the Selected Blasting Method and Measurement of Vibration and Sound Level by Blasting in KU-SAN area.)

  • 강대우
    • 화약ㆍ발파
    • /
    • 제16권3호
    • /
    • pp.16-24
    • /
    • 1998
  • Methods of Rock fragmentation are used rock of housing repair development at KU-SAN DONG area in seoul Youn-Pyong Ku. So, Theorical analyses of the effect of vibration and frequency on structural damage around old housed also discussed. The results can be summarized as follows: 1. A area(Rock area not more than 15m Ku-San Mention) Some Empirical equations were obtained $V=K\{{\frac{D}{W}}1/3\}^{-n}$ where the values for n and K are estimated to be -1.64 and 94 respectively, this values were obtained only theorical analyses. If we have 125g charge this area is impossible blasting operation, so this area must be worked by SRS(Super Rock Splitter) method. 2. B area(Rock area from 15m to 25m in a boundary line from Ku-San Mention) This area charge is about 125g in a delay time by some empirical equation s. So, this area can be blasting operations by small charge. 3. C area(Rock area from 25m to 35m in a boundary line from Ku-San Mention) This area charge is about 500g in delay time by some empirical equation s. So, this area can be blasting operations by middle charge. 4. D area(Rock area more then 35m in a boundary line from Ku-San Mention) This area charge is about 1000g in a delay time by some empirical equation s. So, this area can be blasting operations by middle charge.

  • PDF

Tunable Photonic Microwave Delay Line Filter Based on Fabry-Perot Laser Diode

  • Heo, Sang-Hu;Kim, Junsu;Lee, Chung Ghiu;Park, Chang-Soo
    • Current Optics and Photonics
    • /
    • 제2권1호
    • /
    • pp.27-33
    • /
    • 2018
  • We report the physical implementation of a tunable photonic microwave delay line filter based on injection locking of a single Fabry-Perot laser diode (FP-LD) to a reflective semiconductor optical amplifier (RSOA). The laser generates equally spaced multiple wavelengths and a single tapped-delay line can be obtained with a dispersive single mode fiber. The filter frequency response depends on the wavelength spacing and can be tuned by the temperature of the FP-LD varying lasing wavelength. For amplitude control of the wavelengths, we use gain saturation of the RSOA and the offset between the peak wavelengths of the FP-LD and the RSOA to decrease the amplitude difference in the wavelengths. From the temperature change of total $15^{\circ}C$, the filter, consisting of four flat wavelengths and two wavelengths with slightly lower amplitudes on both sides, has shown tunability of about 390 MHz.

임펄스 모델에 의한 SAW Transversal Filters의 주파수 응답 특성 (Frequency Response Properties of SAW Tansversal Filters by Impulse Modeling)

  • 손헌영;윤영섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.173-176
    • /
    • 1999
  • Frequency responses of the surface acoustic wave(SAW) filters are simulated by using the impulse modeling. The simulation technique of the SAW filters is to use the Fourier transformation to make a correspondence between the impulse response of the filter and the taps in the delay line. Since the Fourier series must be truncated after a finite number of terms, window functions are often used to weight the coefficients to obtain the desirable side-lobe level and bandwidth. The filter design is operated through the iterative simulation procedures. The design process is capable of yielding filters with optimized frequency response characteristics.

  • PDF

A DLL Based Clock Synthesizer with Locking Status Indicator A DLL Based Clock Synthesizer with Locking Status Indicator

  • Ryu Young-Soo;Choi Young-Shig
    • Journal of information and communication convergence engineering
    • /
    • 제3권3호
    • /
    • pp.142-145
    • /
    • 2005
  • In this paper, a new programmable DLL (delay locked loop) based clock synthesizer is proposed. DLL has several inherent advantages, such as no phase accumulation error, fast locking and easy integration of the loop filter. This paper proposes a new programmable DLL that includes a PFD(phase frequency detector), a LSI(lock status indicator), and a VCDL(voltage controlled delay line) to generate multiple clocks. It can generate clocks from 3 to 9 times of input clock with $2{\mu}s$ locking time. The proposed DLL operating in the frequency range of 300MHZ-900MHz is verified by the HSPICE simulation with a $0.35{\mu}m$ CMOS process.

DDR SDRAM을 위한 저전압 1.8V 광대역 50∼500MHz Delay Locked Loop의 설계 (Design of Low Voltage 1.8V, Wide Range 50∼500MHz Delay Locked Loop for DDR SDRAM)

  • 구인재;정강민
    • 정보처리학회논문지A
    • /
    • 제10A권3호
    • /
    • pp.247-254
    • /
    • 2003
  • 본 연구에서 고속 데이터 전송을 위해 Double Data Rate(DDR) 방식을 사용하는 SDRAM에 내장할 수 있는 저전압 광대역 Delay Locked Loop(DLL) 회로를 설계하였다. 고해상도와 빠른 Lock-on 시간을 위하여 새로운 유형의 위상검출기론 설계하였고 카운터 및 Indicator 등 내장회로의 빠른 동작을 위해 Dual-Data Dual-Clock 플립플롭(DCDD FF)에 기반을 둔 설계를 수행하였으며 이 FF을 사용하므로서 소자수를 70% 정도 감소시킬 수 있었다. Delay Line 중에서 Coarse 부분은 0.2ns 이하까지 검출 가능하며 위상오차를 더욱 감소시키고 빠른 Lock-on 기간을 얻기 위해 Fine 부분에 3-step Vernier Line을 설계하였다. 이 방식을 사용한 본 DLL의 위상오차는 매우 적고 25ps 정도이다. 본 DLL의 Locking 범위는 50∼500MHz로 넓으며 5 클럭 이내의 빠른 Locking을 얻을 수 있다. 0.25um CMOS 공정에서 1.8V 공급전압 사용시 소비전류는 500MHZ 주파수에서 32mA이다. 본 DLL은 고주파 통신 시스템의 동기화와 같은 다른 응용면에도 이용할 수 있다.