• 제목/요약/키워드: Electronic Power Consumption

검색결과 796건 처리시간 0.03초

정보통신 및 전력 제품에 대한 소비자 효율성 연구 (Analysis on Consumption Efficiency of IT and Electronic Products)

  • 손성용;이미숙;김창섭
    • 자원ㆍ환경경제연구
    • /
    • 제18권2호
    • /
    • pp.191-215
    • /
    • 2009
  • 시장에는 다양한 속성과 가격의 제품이 동시에 존재하고 있으며, 소비자가 이 제품들 중에서 어떠한 제품을 선택했는지 살펴봄으로써 그 소비 행위가 어느 정도 효율적이었는지 판단할 수 있다. 본 연구에서는 소비 효율성을 가격과 속성의 관점에서 정의하고, DEA 기법을 이용하여 한국의 주요 정보통신 및 전력 제품에 대한 소비자 효율성을 측정하고자 하였다. 분석 결과 에어컨, TV, 디지털 카메라, MP3 플레이어, 컴퓨터 시장에서는 상대적 효율성이 낮은 제품이 많이 선택된 반면, 냉장고와 세탁기 시장에서는 소비자의 효율성 분포가 정규 분포에 가까운 형태로 나타났다. 또한 정보 구득 관련 항목에 대한 설문 결과를 함께 고려하여 제품별 효율성 차이를 설명하고자 하였으며, 마지막으로 개별 소비자의 효율성과 특성 변수가 전력 사용량에 미치는 영향을 분석하였다. 본 연구는 소비 효율성이라는 개념을 정량적으로 측정하여 해당 제품의 시장에 대한 유용한 정보를 제공할 수 있으며, 제품의 구매와 에너지 사용을 함께 고려함으로써 분석의 범위를 확대하였다는 점에서 의의가 있다.

  • PDF

전력선통신(PLC) 방식을 이용한 스마트콘센트와 게이트웨이에 관한 연구 (A Study on the Smart Outlet and Gateway Using Power Line Communication)

  • 박성진;김유진;박인지;김진영;임창균
    • 한국전기전자재료학회논문지
    • /
    • 제33권4호
    • /
    • pp.331-335
    • /
    • 2020
  • In this study, through the accumulated technologies such as real-time monitoring of power consumption using power line communication (PLC) method, power control, and automatic blocking of standby power, to commercialize them, we developed the hardware design, algorithm, protocol and module along with data transmission using PLC. We conducted the study to develop advanced products. We also proposed cloud-based smart outlet products with a novel type of outlet. These products can measure the internal power consumption through the H/W modules and the modules that control the power of household appliances connected to the smart outlets and smart plugs. Subsequently, they transmit the measurements to the energy saving system server via a communication module. This system can control the terminal device connected to the Gateway (G/W) server through a mobile phone. This will allow the customer to check the power consumption of the building at any given time, to turn the terminal on/off, and to maximize the energy efficiency during the construction of new apartments or multi-family housing in an area.

선택적 매치라인 충전기법에 사용되는 고성능 매치라인 감지 증폭기 설계 (Design of a High-Performance Match-Line Sense Amplifier for Selective Match-Line charging Technique)

  • 최지훈;김정범
    • 한국전자통신학회논문지
    • /
    • 제18권5호
    • /
    • pp.769-776
    • /
    • 2023
  • 본 논문에서는 저 전력 CAM(: Content Addressable Memory)을 위한 MLSA(: Match-line Sense Amplifier)를 설계하였다. 설계한 회로는 MLSA와 사전충전 (precharge) 제어기를 통해 선택적 매치라인 충전기법으로 CAM 동작 중 미스매치 상태에서 발생하는 전력 소모를 감소시켰고, 검색동작 중 미스매치가 발생했을 때 사전 충전을 조기 종료시킴으로써 단락 전류로 인한 전력 소모를 추가적으로 감소시켰다. 기존 회로와 비교했을 때, 전력 소모와 전파 지연 시간이 6.92%, 23.30% 감소하였고, PDP(: Product-Delay-Product)와 EDP(: Energy Delay Product)가 29.92%, 52.31% 감소하는 우수한 성능을 보였다. 제안한 회로는 TSMC 65nm CMOS 공정을 사용하여 구현되었으며 SPECTRE 시뮬레이션을 통해 그 타당성을 입증하였다.

에너지인터넷에서 1D-CNN과 양방향 LSTM을 이용한 에너지 수요예측 (Prediction for Energy Demand Using 1D-CNN and Bidirectional LSTM in Internet of Energy)

  • 정호철;선영규;이동구;김수현;황유민;심이삭;오상근;송승호;김진영
    • 전기전자학회논문지
    • /
    • 제23권1호
    • /
    • pp.134-142
    • /
    • 2019
  • 에너지인터넷 기술의 발전과 다양한 전자기기의 보급으로 에너지소비량이 패턴이 다양해짐에 따라 수요예측에 대한 신뢰도가 감소하고 있어 발전량 최적화 및 전력공급 안정화에 문제를 야기하고 있다. 본 연구에서는 고신뢰성을 갖는 수요예측을 위해 딥러닝 기법인 Convolution neural network(CNN)과 Bidirectional Long Short-Term Memory(BLSTM)을 융합한 1Dimention-Convolution and Bidirectional LSTM(1D-ConvBLSTM)을 제안하고, 제안한 기법을 활용하여 시계열 에너지소비량대한 소비패턴을 효과적으로 추출한다. 실험 결과에서는 다양한 반복학습 횟수와 feature map에 대해서 수요를 예측하고 적은 반복학습 횟수로도 테스트 데이터의 그래프 개형을 예측하는 것을 검증한다.

상변화 메모리 응용을 위한 $Ge_{1}Se_{1}Te_{2}$ 박막의 셀 구조에 따른 전기적 특성 (Electrical characteristic for Phase-change Random Access Memory according to the $Ge_{1}Se_{1}Te_{2}$ thin film of cell structure)

  • 나민석;임동규;김재훈;최혁;정홍배
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.1335-1336
    • /
    • 2007
  • Among the emerging non-volatile memory technologies, phase change memories are the most attractive in terms of both performance and scalability perspectives. Phase-change random access memory(PRAM), compare with flash memory technologies, has advantages of high density, low cost, low consumption energy and fast response speed. However, PRAM device has disadvantages of set operation speed and reset operation power consumption. In this paper, we investigated scalability of $Ge_{1}Se_{1}Te_{2}$ chalcogenide material to improve its properties. As a result, reduction of phase change region have improved electrical properties of PRAM device.

  • PDF

SOI 기술의 이해와 고찰: 소자 특성 및 공정, 웨이퍼 제조 (Basic Issues in SOI Technology : Device Properties and Processes and Wafer Fabrication)

  • 최광수
    • 한국재료학회지
    • /
    • 제15권9호
    • /
    • pp.613-619
    • /
    • 2005
  • The ever increasing popularity and acceptance in the market place of portable systems, such as cell phones, PDA, notebook PC, etc., are fueling effects in further miniaturizing and lowering power consumption in these systems. The dynamic power consumption due to the CPU activities and the static power consumption due to leakage currents are two major sources of power consumption. Smaller devices and a lower de voltage lead to reducing the power requirement, while better insulation and isolation of devices lead to reducing leakage currents. All these can be harnessed in the SOI (silicon-on-insulator) technology. In this study, the key aspects of the SOI technology, mainly device electrical properties and device processing steps, are briefly reviewed. The interesting materials issues, such as SOI structure formation and SOI wafer fabrication methods, are then surveyed. In particular, the recent technological innovations in two major SOI wafer fabrication methods, namely wafer bonding and SIMOX, are explored and compared in depth. The results of the study are nixed in that, although the quality of the SOI structures has shown great improvements, the processing steps are still found to be too complex. Between the two methods, no clear winner has yet emerged in terms of the product quality and cost considerations.

OFDM 기반 저전력 통신 시스템 설계와 성능 평가 (Design and Performance Evaluation of OFDM-Based Low Power Communication System)

  • 최재훈;유흥균
    • 한국전자파학회논문지
    • /
    • 제22권10호
    • /
    • pp.951-959
    • /
    • 2011
  • 저전력 변조 방식은 근거리 통신 시스템에서 전력 효율을 높이기 위하여 필요한 요소이다. 본 논문은 저전력 변조를 위해 제안된 PSSK(Phase Silence Shift Keying), PSPM(Phase Shift Position Modulation), QAPM(Quadrature Amplitude Position Modulation) 방식들을 주파수 측에서의 mapping을 통하여 OFDM 전송을 하고 그 성능을 분석한다. PSSK, PSPM과 QAPM 변조 방식은 기존의 PSK, QAM 변조 방식에 비하여 대역 효율은 떨어지지만, 전송효율을 높인 변조 방식으로 PPM 방식을 이용하여 신호의 주기를 나누고, PSK 혹은 QAM 심볼을 배치한다. 이렇게 배치함으로써 심볼 주기 이외의 구간은 0을 배치할 수 있게 되고 그에 따라 전력 효율을 높이는 방식이다. PPM 방식을 이용한 변조 방식은 PSK보다 높은 전력 효율과 FSK보다 높은 대역 효율을 얻을 수 있으며, 전체적인 성능은 FSK와 PSK의 사이에 위치하게 된다. OFDM 전송 방식은 기존의 단일 반송파 전송 방식보다 대역 효율을 높일 수 있다. 이 논문에서는 PSSK와 PSPM, QAPM과 같은 저전력 변조 방식을 OFDM 방식에 적용하기 위한 주파수축에서의 부반송파 mapping 방식을 제안한다. 또한, 제안된 mapping을 통하여 전송하였을 때의 BER 성능과 단일 반송파 전송을 통한 BER 성능을 비교하며, 기존의 방식과의 PAPR 성능을 비교한다.

Dynamic Digital Logic Style for LTPS TFT Based System-On-Panel Application

  • Kim, Jae-Geun;Jeong, Je-Young
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2004년도 Asia Display / IMID 04
    • /
    • pp.446-449
    • /
    • 2004
  • We developed a dynamic logic architecture which resulted better leakage current, lower power consumption and less area compared to the conventional dynamic logic structures. We demonstrated the advantage from HSPICE simulation and test chip design has been completed.

  • PDF

A Low-area and Low-power 512-point Pipelined FFT Design Using Radix-24-23 for OFDM Applications

  • Yu, Jian;Cho, Kyung-Ju
    • 한국정보전자통신기술학회논문지
    • /
    • 제11권5호
    • /
    • pp.475-480
    • /
    • 2018
  • In OFDM-based systems, FFT is a critical component since it occupies large area and consumes more power. In this paper, we present a low hardware-cost and low power 512-point pipelined FFT design method for OFDM applications. To reduce the number of twiddle factors and to choose simple design architecture, the radix-$2^4-2^3$ algorithm are exploited. For twiddle factor multiplication, we propose a new canonical signed digit (CSD) complex multiplier design method to minimize the hardware-cost. In hardware implementation with Intel FPGA, the proposed FFT design achieves more than about 28% reduction in gate count and 18% reduction in power consumption compared to the previous approaches.

LED Backlight Driving Circuits and Dimming Method

  • Kwon, Oh-Kyong;Jung, Young-Ho;Lee, Yong-Hak;Cho, Hyun-Suk;Nam, Ki-Soo;In, Hai-Jung
    • Journal of Information Display
    • /
    • 제11권4호
    • /
    • pp.173-181
    • /
    • 2010
  • In this paper, light-emitting-diode (LED) backlight driving circuits and dimming method for medium-sized and large liquid crystal displays (LCDs) are proposed. The double loop control method, the intelligent-phase-shifted PWM dimming method, the fast-switching current regulator, and the current matching techniques are proposed to improve not only the current regulation characteristics and the power efficiency but also the current matching characteristics and the transient response of the LED current. The brightness of the backlight using the proposed local dimming method was determined from the histogram of the local block to reduce the power consumption of the backlight without image distortion. The measured maximum power efficiency of the LED backlight driving circuit for medium-sized LCDs was 90%, and the simulation results showed an 88% maximum power efficiency of the LED backlight driving circuit for large LCDs. The maximum backlight power-saving ratio of the proposed dimming method was 41.7% in the simulation with a high-contrast image. The experiment and simulation results showed that the performance of LEDs as LCD backlight units (BLUs) improved with the proposed circuits and method.