• 제목/요약/키워드: Dynamic amplifier

검색결과 192건 처리시간 0.021초

Dynamic Bias Switching을 이용한 3.5 GHz Balanced Power Amplifier의 효율 개선 (Efficiency Enhancement for the 3.5 GHz Balanced Power Amplifier Using Dynamic Bias Switching)

  • 서민철;김경원;김민수;김형철;전정배;양영구
    • 한국전자파학회논문지
    • /
    • 제21권8호
    • /
    • pp.851-856
    • /
    • 2010
  • 본 논문에서는 3.5 GHz에 설계된 balanced amplifier에 DBS(Dynamic Bias Switching)를 적용하여 평균 전력에서 효율을 개선하였다. DBS는 입력 신호의 포락선 크기에 따라 전력 증폭기에 두 단계의 드레인 전압을 인가하여 효율을 개선하는 기술로써 balanced amplifier에 DBS를 적용하기 위해서 동일하게 구성된 DBS 회로를 각 단에 설치하여 실제 제작하였다. 20 MHz 대역폭과 8.5 dB의 PAR(Peak to Average Ratio)을 갖는 OFDM 신호를 사용하여 측정한 결과, 28 V 단일 드레인 전압을 사용했을 때보다 42.5 dBm에서 6 %의 PAE 개선을 나타냈다.

동적 바이어스 조절 고효율 전력증폭기 설계 (Design of the Dynamic Bias Control High-Efficiency Power Amplifier)

  • 강종필;이세현;이경우;민이규;강경원;김동현;이상설;안광은
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(1)
    • /
    • pp.317-320
    • /
    • 2000
  • In this paper, a 0.5W, 2GHz high-efficiency class A power amplifier using the dynamic bias control is proposed. First of all, the drain bias control amplifier is analyzed theoretically and designed with commercial devices. Simulation results show that the proposed amplifier has a significant improved efficiency, compared to fixed bias power amplifier.

  • PDF

Slew-Rate Enhanced Low-Dropout Regulator by Dynamic Current Biasing

  • Jeong, Nam Hwi;Cho, Choon Sik
    • Journal of electromagnetic engineering and science
    • /
    • 제14권4호
    • /
    • pp.376-381
    • /
    • 2014
  • We present a CMOS rail-to-rail class-AB amplifier using dynamic current biasing to improve the delay response of the error amplifier in a low-dropout (LDO) regulator, which is a building block for a wireless power transfer receiver. The response time of conventional error amplifiers deteriorates by slewing due to parasitic capacitance generated at the pass transistor of the LDO regulator. To enhance slewing, an error amplifier with dynamic current biasing was devised. The LDO regulator with the proposed error amplifier was fabricated in a $0.35-{\mu}m$ high-voltage BCDMOS process. We obtained an output voltage of 4 V with a range of input voltages between 4.7 V and 7 V and an output current of up to 212 mA. The settling time during line transient was measured as $9{\mu}s$ for an input variation of 4.7-6 V. In addition, an output capacitor of 100 pF was realized on chip integration.

12비트 100 MS/s로 동작하는 S/H(샘플 앤 홀드)증폭기 설계 (A Design of 12-bit 100 MS/s Sample and Hold Amplifier)

  • 허예선;임신일
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.133-136
    • /
    • 2002
  • This paper discusses the design of a sample-and -hold amplifier(SHA) that has a 12-bit resolution with a 100 MS/s speed. The sample-and-hold amplifier uses the open-loop architecture with hold-mode feedthrough cancellation for high accuracy and high sampling speed. The designed SHA is composed of input buffer, sampling switch, and output buffer with additional amplifier for offset cancellation Hard Ware. The input buffer is implemented with folded-cascode type operational transconductance Amplifier(OTA), and sampling switch is implemented with switched source follower(SSF). A spurious free dynamic range (SFDR) of this circuit is 72.6 dB al 100 MS/s. Input signal dynamic range is 1 Vpp differential. Power consumption is 65 ㎽.

  • PDF

X-선 미소열량계 신호 검출을 위한 광대역 SQUID 전류증폭기와 조절 회로 (Wide-bandwidth SQUID Current Amplifier and Control Electronics for X-ray Microcalorimeter)

  • 김진목;이용호;권혁찬;김기웅;박용기
    • Progress in Superconductivity
    • /
    • 제5권1호
    • /
    • pp.31-37
    • /
    • 2003
  • Wide-bandwidth SQUID current amplifier and its control electronics have been constructed for detecting pulse outputs of a superconducting microcalorimeter. The current amplifier made of a double relaxation oscillation SQUID (DROS) has a bandwidth of 1.2 MHz and typical white noise level of about 6 pA/(equation omitted) Hz. To increase the dynamic range of the current amplifier, the flux-locked loop (FLL) has additional circuits to reset the integrator and to count reset numbers which present the number of passed flux quanta. In this system, dynamic range covers from -65 mA to +65 mA. SQUID electronics are controlled by software to get the optimum FLL condition, and to control the current to bias the transition edge sensor (TES). The electronics are shielded from the outside electromagnetic noises by using an aluminum case of 66 mm ${\times}$ 25 mm ${\times}$ 100 mm, and consist of 2 separate printed-circuit-boards for the current amplifier and the control electronics, respectively. The SQUID current amplifier and its control electronics will be used in TESs for detecting photons such as UV and X-ray with high energy resolution.

  • PDF

저잡음 및 넓은 자동 이득 제어 영역을 갖는 IF 증폭기의 설계 (The development of IF amplifier having low noise and wide AGC range)

  • 이흥배;엄두찬;김용석;정연철
    • 전자공학회논문지B
    • /
    • 제31B권10호
    • /
    • pp.73-81
    • /
    • 1994
  • It is AGC(Automatic Gain Control) amplifier to decide characteristics of IF(Intermediate Frequency) processing IC. When demodulated IF signal by PLL type demodulator, the amplitude of input singla should be maintained at a certain amplitude. The AGC amplifier is an important factor to achieve this condition. The AGC amplifier needs the wide dynamic range, the wide AGC range and better noise characteristics. We designed the AGC amplifier to satisfy these characteristics.

  • PDF

Digitally-Controlled Dynamic Bias Switching을 이용한 LTE 기지국용 전력증폭기의 효율 개선 (Efficiency Improvement of Power Amplifier Using a Digitally-Controlled Dynamic Bias Switching for LTE Base Station)

  • 서민철;이성준;박봉혁;양영구
    • 한국전자파학회논문지
    • /
    • 제25권8호
    • /
    • pp.795-801
    • /
    • 2014
  • 본 논문에서는 2.6 GHz에 설계된 고출력 전력증폭기에 DDBS(Digitally-controlled Dynamic Bias Switching)를 적용하여 평균 전력에서 효율을 개선하였다. DBS는 제어 신호에 따라 전력 증폭기에 두 단계의 드레인 전압을 인가하여 효율을 개선하는 기술이다. DBS의 제어 신호를 디지털로 처리하여 제어가 매우 용이하였다. 2.6 GHz의 중심 주파수와 10 MHz 대역폭, 9.5 dB의 PAPR(Peak-to-Average Power Ratio)을 갖는 64 QAM FDD LTE 신호를 사용하여 측정한 결과, DDBS를 적용하여 전력증폭기의 PAE(Power-Added Efficiency)을 평균 전력 43 dBm에서 40.9 %에서 48 %로 증가시켰다.

Green-Power 스위치와 DT-CMOS Error Amplifier를 이용한 DC-DC Converter 설계 (The Design of DC-DC Converter with Green-Power Switch and DT-CMOS Error Amplifier)

  • 구용서;양일석;곽재창
    • 전기전자학회논문지
    • /
    • 제14권2호
    • /
    • pp.90-97
    • /
    • 2010
  • 본 논문에서는 DT-CMOS(Dynamic Threshold voltage CMOS) 스위칭 소자와 DTMOS Error Amplifier를 사용한 고 효율 전원 제어 장치(PMIC)를 제안하였다. 높은 출력 전류에서 고 전력 효율을 얻기 위하여 PWM(Pulse Width Modulation) 제어 방식을 사용하여 PMIC를 구현하였으며, 낮은 온 저항을 갖는 DT-CMOS를 설계하여 도통 손실을 감소시켰다. 벅 컨버터(Buck converter) 제어 회로는 PWM 제어회로로 되어 있으며, 삼각파 발생기, 밴드갭 기준 전압 회로, DT-CMOS 오차 증폭기, 비교기가 하나의 블록으로 구성되어 있다. 제안된 DT-CMOS 오차증폭기는 72dB DC gain과 83.5위상 여유를 갖도록 설계하였다. DTMOS를 사용한 오차증폭기는 CMOS를 사용한 오차증폭기 보다 약 30%정도 파워 소비 감소를 보였다. Voltage-mode PWM 제어 회로와 낮은 온 저항을 스위칭 소자로 사용하여 구현한 DC-DC converter는 100mA 출력 전류에서 95%의 효율을 구현하였으며, 1mA이하의 대기모드에서도 높은 효율을 구현하기 위하여 LDO를 설계하였다.

선형적인 동적 영역 특성을 갖는 고출력 비대칭 도허티 전력 증폭기의 설계 (Design of a High Power Asymmetric Doherty Amplifier with a Linear Dynamic Range Characteristic)

  • 이주영;김지연;이동헌;김종헌
    • 한국전자파학회논문지
    • /
    • 제17권6호
    • /
    • pp.538-545
    • /
    • 2006
  • 본 논문에서 는 WCDMA(Wideband Code Division Multiple Access) 기지국용 고출력 비 대칭 도허티 전력 증폭기를 구현하였다. 구현된 도허티 증폭기는 P1 dB로부터 9 dB의 영역에 걸쳐 높은 효율을 가지며, 전체 동적 영역에서 선형적인 특성을 갖는다. 고효율 구간의 확장과 선형적인 동적 영역 특성을 얻기 위해서 주 증폭기의 소자보다 두 배 큰 피킹 소자를 사용했으며, 입력에는 비대칭 전력 분배기를 사용하였다. WCDMA 1FA(Frequency Assignment) 신호를 사용하여 측정한 결과 P1 dB로부터 9 dB 백-오프 지점에서 31 %의 전력 부가 효율과 -35 dBc의 ACLR(Adjacent Channel Leakage Power) 특성을 얻었다.

디지털 마이크로파 수신기에서의 선형 증폭기와 ADC 접속 해석 (Analysis of the Linear Amplifier/ADC Interface in a Digital Microwave Receiver)

  • 이민혁;김성곤;최희주;변건식
    • 한국항행학회논문지
    • /
    • 제3권1호
    • /
    • pp.52-59
    • /
    • 1999
  • 선형 증폭단, ADC 그리고 디지털 신호 처리기로 이루어진 디지털 광대역 마이크로파 수신기는 시스템의 감도와 동적 범위로 성능 평가를 해석할 수 있다. 시스템의 감도와 동적 범위는 시스템의 이득, 3차 상호변조적과 ADC 특성으로 결정되어지며 선형 증폭단의 설계 방법 또한 중요한 영향을 미친다. 그리고 수신기로 입력되는 두 신호의 주파수가 인접한 경우 디지털 신호 처리기는 두 신호를 분리할 수 있어야 한다. 본 논문에서는 증폭단의 이득을 변화시켜 동적 범위를 측정한 다음, 가장 적절한 감도와 동적 범위를 선택할 수 있는 이득 값을 결정하고, 인접한 두 신호의 분리를 위해 고해상도 스펙트럼 추정법을 사용하였다.

  • PDF