• 제목/요약/키워드: Dual Converter

검색결과 355건 처리시간 0.024초

Direct Power Control without Current Sensors for Nine-Switch Inverters

  • Pan, Lei;Zhang, Junru;Wang, Kai;Wang, Beibei;Pang, Yi;Zhu, Lin
    • Journal of Power Electronics
    • /
    • 제18권1호
    • /
    • pp.1-10
    • /
    • 2018
  • Recently, the nine-switch inverter has been proposed as a dual output inverter. To date, studies on the control strategies for NSIs have been mostly combined with their application. However, in this paper, a mathematical model and control strategy for nine-switch inverters has been proposed in view of the topology. A switching function model and equivalent circuit model of a nine-switch inverter have been built in ${\alpha}{\beta}$ coordinates. Then, a novel current observer with an improved integrator is proposed based on the switching function model, and a direct power control strategy is proposed. No current sensors are used in the proposed strategy, and only two voltage sensors are employed. The performance of the proposed control method is verified by simulation and experimental results.

Numerical Analysis for Hydrodynamic Performance of OWC Devices with Multiple Chambers in Waves

  • Kim, Jeong-Seok;Nam, Bo Woo
    • 한국해양공학회지
    • /
    • 제36권1호
    • /
    • pp.21-31
    • /
    • 2022
  • In recent years, various studies have been conducted on oscillating-water-column-type wave energy converters (OWC-WECs) with multiple chambers with the objective of efficiently utilizing the limited space of offshore/onshore structures. In this study, a numerical investigation based on a numerical wave tank was conducted on single, dual, and triple OWC chambers to examine the hydrodynamic performances and the energy conversion characteristics of the multiple water columns. The boundary value problem with the Laplace equation was solved by using a numerical wave tank based on a finite element method. The validity of the current numerical method was confirmed by comparing it with the measured data in the previous experimental research. We undertook a series of numerical simulations and observed that the water column motion of sloshing mode in a single chamber can be changed into the piston motion of different phases in multiple OWC chambers. Therefore, the piston motion in the multiple chambers can generate considerable airflow at a specific resonant frequency. In addition, the division of the OWC chamber results in a reduction of the time-dependent variability of the final output power from the device. As a result, the application of the multiple chambers leads to an increase of the energy conversion performance as well as a decrease of the variability of the wave energy converter.

항만하역장비용 직류전동기의 속도제어에 관한 연구 (A Study on DC Motor Speed Control for Building a Port Cargo Handling Equipment)

  • 안병원;박중순
    • 한국항만학회지
    • /
    • 제11권2호
    • /
    • pp.273-280
    • /
    • 1997
  • Recently the importance of the cargo handling equipments in a port has been increasing to get strong competition from other ports. Many ports are making efforts to modernize their cargo handling equipments. The kernel technology of such equipments is the speed control of DC motor which is used as an essential part of them. In this paper, we discuss the speed control of a DC motor as a basic work for building cargo handling equipments in a port. DC Motors are still widely used in industrial fields, as driving power motor for electrical fields. DC drives, being easy to control, are widely used in many variable-speed and position control drive system. Traditional analog control circuits used in such applications have many disadvantages. Complex control schemes are difficult to implement with analog components. All these factor and invention of the microprocessor has made it possible to use digital control circuits, using microprocessing system. These digital circuits have been found to be reliable, flexible, and also immune to noise. In this paper it presents the speed control of a SCR DC motor driver which using dual converter by 80c196kc microprocessor. We developed a thyristor power amplifier which does not cause damage thyristor because it is designed to prevent triggering the two SCRs in the same arm simultaneously. And it was analyzed voltage and currents wave at reactive load.

  • PDF

AMOLED 용 Power IC Driver 설계 (Design of Power IC Driver for AMOLED)

  • 라유찬
    • 한국산학기술학회논문지
    • /
    • 제19권5호
    • /
    • pp.587-592
    • /
    • 2018
  • AMOLED는 흐르는 전류에 의해 밝기가 결정되므로 AMOLED의 각 픽셀은 전류 구동 방식으로 동작하므로 AMOLED 구동을 위해서는 사용자의 요구에 의해 전류의 양을 조절할 수 있는 전원이 필요하다. 이에 본 논문에서는 사용자에 의해 설정된 전원을 공급하는 AMOLED 디스플레이용 IP의 driver 블록을 설계하고 이에 대한 시뮬레이션을 수행하였다. 설계된 IP의 driver는 전압에 대해 다이오드 전류 곡선을 가지는 AMOLED의 특성 때문에 출력 전압 레귤레이션에 중점을 두었고, low load시에는 PSM(Pulse-skipping mode)로 동작하고 medium/high load시에는 1.5MHz PWM(Pulse-width modulation) mode로 동작한다. 설계된 IP의 driver는 step-up converter의 DCM(Dis-Continue Mode)에서 발생하는 ringing 현상을 제거하도록 설계하였다. Ringing 현상은 IC내의 power switch를 파괴하거나 주위의 소자들에 EMI를 증가시키는 역할을 하게 된다. 설계된 IP의 driver에서는 ringing killer 회로를 통해 이를 최소화하였다. Mobile applications를 고려하여 disable시에는 standby current를 $1{\mu}A$이하로 설계하여 true shut-down이 가능하도록 하였다. 본 논문에서 제안한 드라이버는 AMOLED의 디스플레이용 듀얼 파워 매니지먼트회로와 같은 시스템에 효율적으로 적용할 수 있을 것으로 사료된다.

UHF RFID 태그 칩용 저전력 EEPROM설계 (A Low-power EEPROM design for UHF RFID tag chip)

  • 이원재;이재형;박경환;이정환;임규호;강형근;고봉진;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제10권3호
    • /
    • pp.486-495
    • /
    • 2006
  • 본 논문에서 는 플래쉬 셀을 사용하여 수동형 UHF RFID 태그 칩에 사용되는 저전력 1Kb 동기식 EEPROM을 설계하였다. 저전력 EEPROM을 구현하기 위한 방법으로 다음과 같은 4가지 방법을 제안하였다. 첫째, VDD(=1.5V)와 VDDP(=2.5V)의 이중 전원 공급전압 방식을 사용하였고, 둘째, 동기식 회로 설계에서 클럭(clock) 신호가 계속 클럭킹(clocking)으로 인한 스위칭 전류(switching current)가 흐르는 것을 막기 위해 CKE(Clock Enable) 신호를 사용하였다. 셋째, 읽기 사이클에서 전류 센싱(current sensing) 방식 대신 저전력 소모를 갖는 clocked inverter를 사용한 센싱 방식을 사용하였으며, 넷째, 쓰기 모드시 Voltage-up 변환기(converter) 회로를 사용하여 기준전압 발생기(Reference Voltage Generator)에는 저전압인 VDD를 사용할 수 있도록 하여 전력 소모를 줄일 수가 있었다. $0.25{\mu}m$ EEPROM 공정을 이용하여 칩을 제작하였으며, 1Kb EEPROM을 설계한 결과 읽기 모드와 쓰기 모드 시에 소모되는 전력은 각각 $4.25{\mu}W$$25{\mu}W$이고, 레이아웃 면적(layout area)은 $646.3\times657.68{\mu}m^2$이다.

귀금속 함유 폐기물로부터 아크로를 이용한 유가금속 회수 (Recovery of Precious Metals from Waste PCB and Auto Catalyst Using Arc Furnace)

  • 반봉찬;김창민;김영임;김동수
    • 자원리싸이클링
    • /
    • 제11권6호
    • /
    • pp.3-11
    • /
    • 2002
  • 최근 전자산업의 발달로 인하여 폐 인쇄회로기판(PCB) 발생량이 증대되고 있으며 이는 유해물질 및 유가금속을 함유하고 있어 환경오염의 방지 측면 및 유용자원의 회수 측면에 있어서 재활용이 시급하다. 또한, 자동차의 배출가스 내의 대기오염 물질의 저감을 위하여 장착된 자동차 촉매에 백금족 금속이 함유되어 있어 폐기되는 자동차 촉매에서의 유가금속 회수 또한 필요하다. 이러한 유가금속을 회수하기 위하여 본 연구에서는 건식방법의 일종으로 고온처리에 의하여 발생하는 유해물질이 적으며 공정이 매우 안정적이라고 알려진 아크 전기로를 이용한 회수 방안을 고찰하였다. 생석회, 전로슬래그, 동슬래그를 사용하여 용제의 종류에 따른 유가 금속의 회수율을 관찰하였으며 직류 및 교류에 의한 영향 그리고 전류의 방향에 따른 유가 금속의 회수율을 살펴보았다. 용제의 종류에 따른 회수율에 있어서 전로슬래그나 동슬래그를 용제로 사용하는 것이 생석회에 비해 용융회수에 더 유리함을 파악하였다. 폐 PCB에 존재하는 유가 금속의 회수에 있어서 직류 및 교류의 영향에 대한 결과는 전체적으로 직류 기저 消 경우가 높은 회수율을 나타내었으며 이는 자동차 폐촉매의 경우에도 같은 양상이 관찰되었다. 폐기되는 PCB 및 자동차 촉매에서의 유가 금속 회수에 관한 본 연구에서 아크로처리에 의한 유가금속의 회수율은 평균적으로 95~97%정도로 상당히 높은 것으로 관찰되었다.

Front-End Module of 18-40 GHz Ultra-Wideband Receiver for Electronic Warfare System

  • Jeon, Yuseok;Bang, Sungil
    • Journal of electromagnetic engineering and science
    • /
    • 제18권3호
    • /
    • pp.188-198
    • /
    • 2018
  • In this study, we propose an approach for the design and satisfy the requirements of the fabrication of a small, lightweight, reliable, and stable ultra-wideband receiver for millimeter-wave bands and the contents of the approach. In this paper, we designed and fabricated a stable receiver with having low noise figure, flat gain characteristics, and low noise characteristics, suitable for millimeter-wave bands. The method uses the chip-and-wire process for the assembly and operation of a bare MMIC device. In order to compensate for the mismatch between the components used in the receiver, an amplifier, mixer, multiplier, and filter suitable for wideband frequency characteristics were designed and applied to the receiver. To improve the low frequency and narrow bandwidth of existing products, mathematical modeling of the wideband receiver was performed and based on this spurious signals generated from complex local oscillation signals were designed so as not to affect the RF path. In the ultra-wideband receiver, the gain was between 22.2 dB and 28.5 dB at Band A (input frequency, 18-26 GHz) with a flatness of approximately 6.3 dB, while the gain was between 21.9 dB and 26.0 dB at Band B (input frequency, 26-40 GHz) with a flatness of approximately 4.1 dB. The measured value of the noise figure at Band A was 7.92 dB and the maximum value of noise figure, measured at Band B was 8.58 dB. The leakage signal of the local oscillator (LO) was -97.3 dBm and -90 dBm at the 33 GHz and 44 GHz path, respectively. Measurement was made at the 15 GHz IF output of band A (LO, 33 GHz) and the suppression characteristic obtained through the measurement was approximately 30 dBc.

A 12b 100 MS/s Three-Step Hybrid Pipeline ADC Based on Time-Interleaved SAR ADCs

  • Park, Jun-Sang;An, Tai-Ji;Cho, Suk-Hee;Kim, Yong-Min;Ahn, Gil-Cho;Roh, Ji-Hyun;Lee, Mun-Kyo;Nah, Sun-Phil;Lee, Seung-Hoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권2호
    • /
    • pp.189-197
    • /
    • 2014
  • This work proposes a 12b 100 MS/s $0.11{\mu}m$ CMOS three-step hybrid pipeline ADC for high-speed communication and mobile display systems requiring high resolution, low power, and small size. The first stage based on time-interleaved dual-channel SAR ADCs properly handles the Nyquist-rate input without a dedicated SHA. An input sampling clock for each SAR ADC is synchronized to a reference clock to minimize a sampling-time mismatch between the channels. Only one residue amplifier is employed and shared in the proposed ADC for the first-stage SAR ADCs as well as the MDAC of back-end pipeline stages. The shared amplifier, in particular, reduces performance degradation caused by offset and gain mismatches between two channels of the SAR ADCs. Two separate reference voltages relieve a reference disturbance due to the different operating frequencies of the front-end SAR ADCs and the back-end pipeline stages. The prototype ADC in a $0.11{\mu}m$ CMOS shows the measured DNL and INL within 0.38 LSB and 1.21 LSB, respectively. The ADC occupies an active die area of $1.34mm^2$ and consumes 25.3 mW with a maximum SNDR and SFDR of 60.2 dB and 69.5 dB, respectively, at 1.1 V and 100 MS/s.

Ka 대역 군위성통신 지상단말 송신기 설계 (Transmitter Design for Earth Station Terminal Operating with Military Geostationary Satellites on Ka-band)

  • 김춘원;박병준;윤원상;이성재
    • 한국전자파학회논문지
    • /
    • 제25권4호
    • /
    • pp.393-400
    • /
    • 2014
  • 본 논문에서는 Ka 대역에서 정지 궤도 위성과 통신이 가능한 지상 단말 송신기를 미국 국방부에서 권고하는 MILSTD-188-164A 규격을 준수하도록 설계하였다. 설계된 송신기의 안테나는 이중 옵셋 그레고리안 반사판 형상을 사용하여 코러게이트 급전혼, 주름형 편파기와 직교 모드 변환기로 구성하였고, 해당 규격의 방사 패턴과 ESD 패턴, 축비 규격을 만족하도록 설계되었다. 설계된 송신기의 RF부는 Ka 대역으로 주파수를 상향 변환해 주는 상향 변환반과 병렬 구조의 pHEMT MMIC 소자를 이용하여 소형/저전력/경량의 고출력 특성을 갖는 고출력 증폭반으로 해당 규격의 VSWR, 불요파/고조파 억압, 출력평탄도 및 위상 잡음 등의 사양을 만족하도록 설계되었다.

집적된 수동 소자 변동에 의한 RC 시상수 자동 보정 기법 (Automatic Tuning Architecture of RC Time-Constant due to the Variation of Integrated Passive Components)

  • 이성대;홍국태;장명준;정강민
    • 센서학회지
    • /
    • 제6권2호
    • /
    • pp.115-122
    • /
    • 1997
  • 집적된 수동소자의 변동에 의한 RC 시상수 변동을 보정하는 on-chip 자동 보정(tuning)회로를 제안된 적분레벨 근사화 기법을 이용하여 설계하였다. 이 방법은 기존의 이중경사 보정회로가 갖는 결점인 미발생 코드 존재와 오류코드 발생을 해결할 수 있으며, 보정코드가 정상적인 동작을 할 때는 고정되기 때문에 집적회로에서 처리되는 신호의 변조를 유발하지 않는다. 이 보정회로는 적분기와 간단한 A/D 변환기 및 디지탈 제어 회로로 구성되며, 집적회로내의 모든 커패시터는 커패시터 열로 대체된 후 설정된 RC 시상수를 유지하도록 보정회로에 의해서 프로그램 된다. 설계된 자동 보정회로에 의하여 ${\pm}50%$의 시상수 변동율을 갖는 집적 시스템의 RC 시상수 오차범위는 4비트 보정로드의 경우 $-9.74{\sim}+9.69%$로 측정되었다.

  • PDF