• 제목/요약/키워드: Digital Channel Amplifier

검색결과 93건 처리시간 0.027초

적응 디지틀 전치왜곡기를 이용한 선형화된 전력증폭기의 구현 (Implementation of a Linearized Power Amplifier using a Adaptive Digital Predistorter)

  • 류봉렬;정창규;김남수;박한규
    • 전자공학회논문지A
    • /
    • 제31A권12호
    • /
    • pp.9-15
    • /
    • 1994
  • In this paper, the linearized power amplifier using digital adaptive predistorter is implemented in order to restrict spectral spreading and adjacent channel interference. The linearized systems is composed of a DSP56001 processor that executes predistortion in baseband. 90.deg. phase shifter, power splitter/combiner, quadrature modulator/demodulator of 360MHz band, and nonlinear amplifier. A ${\pi}$/4-shift QPSK is used to modulate digital random signals. As the quantized power of baseband signal and the output of amplifier are fed to the predistorter, and predistorting values are calculated using an adaptive algorithm. In the experiment, a peak to sidelobe ratio of the linearized amplifier is improved up to 15dB in comparison with conventional nonlinear amplifier, which means that the distortion of transmitted signal is decreased and adjacent channel interference was reduced.

  • PDF

홈시어터 스피커를 위한 S/PDIF 7.1 채널 디지털 앰프의 구현 (Design of an S/PDIF 7.1-Channel Digital Amplifier for Home Theater Speakers)

  • 권오균;송문빈;전계석;정연모
    • 한국음향학회지
    • /
    • 제26권5호
    • /
    • pp.188-193
    • /
    • 2007
  • 일반적으로 현재 사용하고 있는 홈시어터를 구성하기 위해서는 5.1 채널 이상의 아날로그 앰프를 주로 사용한다. 그러나 고성능의 시스템을 구성하기 위해서는 스피커의 출력이나 효율을 고려하여 음향 신호 처리를 디지털로 하는 것이 유리하다. 특히 음향을 효과적으로 분리하기 위해서는 7.1채널의 사용이 필요하다. 본 논문에서는 홈시어터 스피커를 위한 S/PDIF 7.1 채널 디지털 앰프의 구조를 연구하고 설계하였다. S/PDIF 7.1 채널 디지털 앰프는 노이즈에 강하고 S/PDIF를 사용하여 디지털 데이터를 직접 입력받아서 처리하기 때문에 디지털 원음의 손실이 적은 우수한 성능을 보여주고 있다.

디지털 위성방송 지상 리피터용 고 이득 채널 증폭기 설계 (The Design of High Cain Channel Amplifier for Terrestial Repeater of Digital Satellite Broadcasting)

  • 이강훈;이영철
    • 한국정보통신학회논문지
    • /
    • 제7권3호
    • /
    • pp.485-491
    • /
    • 2003
  • 본 논문에서는 디지털 위성방송 지상 리피터에 적용하고자 고 이득 저 잡음특성을 갖는 소형 채널증폭기를 설계하였다. 채널증폭기를 설계함에 있어서 각각의 증폭 단에서의 잡음지수와 이득 및 안정도를 서로 절충하여 최적화 시켰다. 채널증폭기는 첫째 단에서 저 잡음특성을 나타내도록 임피던스를 정합시켰으며 둘째 단 이상에서는 균일한 이득과 고 안정 동작상태를 유지하고 최종 출력 단에서 고 이득특성을 나타내었다. 설계된 6단의 고 이득 저잡음특성을 나타내는 채널증폭기에 대하여 디지털 위성방송 지상주파수 11.7GHz∼12.7GHz의 대역에서 실험한 결과 68dB의 증폭이득과 2.4dB의 잡음지수를 나타내었으며 63dB의 동작범위를 나타내어 위성방송 지상리피터용 채널증폭기에 적용할 수 있음을 확인하였다.

광대역 디지털TV 중계기용 100 Watt 고출력증폭기의 구현 및 특성 측정에 관한 연구 (Implementation and Evaluation of the 100 Watt High Power Amplifier for Broadband Digital TV Repeater)

  • 전중성
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제31권5호
    • /
    • pp.575-582
    • /
    • 2007
  • In this paper, a 100 Watt high power amplifier has been implemented and performed evaluation, which is operating at UHF band ($470\;{\sim}\;806\;MHz$) for Digital TV repeater. To achieve increase of bandwidth and high power capability, 3-way power combiner and divider of Wilkinson type was adopted. In order to measure the fabricated 100 Watt power amplifier, the estimation technique function which makes equivalent mask was used. As a result of the measurement, the existence of pilot signal is confirmed and the signal transmitted at the rated output power 100 Watt is brought out the flat feature through 6 MHz bandwidth. and it resulted that its value was less than -47 dB at the edge of radiation channel and less than -110 dB at more than 6 MHz position from channel edge.

우주환경을 고려한 디지털채널증폭기의 전자파적합성 분석 및 시험 결과에 대한 고찰 (Study on the EMC analysis and test results of the digital channel amplifier considering space Environment)

  • 홍상표;진병일;진봉철;서학금
    • 한국항공우주학회지
    • /
    • 제41권9호
    • /
    • pp.755-760
    • /
    • 2013
  • 본 논문에서는 우주환경을 고려한 전자파적합성 및 이에 대한 시스템 영향과 시스템 설계 규격을 Multipactor를 사용하여 분석하였다. 또한, 디지털채널증폭기의 시스템 레벨 전자기파 요구사항 분석과 전자기파(EMC) 규격을 초과한 시험결과 분석과 하드웨어 개선방법을 도출하였다. 이 분석과 시험 결과들은 군통신위성의 전자기파 요구사항 및 위성체의 설계 기준으로 제시한다.

비행모델을 위한 Ku-Band 선형화 채널증폭기 구현 (A Implementation of the Linearized Channel Amplifier for Flight Model at Ku-Band)

  • 홍상표;이건준;장재웅
    • 한국위성정보통신학회논문지
    • /
    • 제3권1호
    • /
    • pp.1-7
    • /
    • 2008
  • 본 논문에서는 통신위성시스템 탑재를 위한 Ku-Band 선형화 채널증폭기 비행모델의 설계와 제작된 결과를 고찰하였다. 정착된 모든 서브모듈, 즉 가변이득증폭기, 가변전압감쇠기, 그리고 전치왜곡 보상회로를 위한 브랜치 라인 결합기와 검출기는 Thin-Film Hybrid 작업으로 제작되었다. 제작된 모듈의 성능은 초고주파 회로분석 시뮬레이션 툴과 우주환경에서의 전기적인 성능시험을 통하여 검증하였다.

  • PDF

마이크로파대용 선형 전력증폭기의 효율개선에 관한 연구 (Study on the improved efficiency of Microwave linear Power amplifier)

  • 부종배;김갑기
    • 한국정보통신학회논문지
    • /
    • 제10권11호
    • /
    • pp.1934-1939
    • /
    • 2006
  • 현재의 디지털 통신 시스템은 매우 다양한 디지털 변조 방식을 채택하고 있다. 이러한 통신 시스템에서는 인접 채널에 대한 간섭을 최대한 줄이기 위해서 필연적으로 선형 전력증폭기를 요하며 동시에 높은 효율의 전력증폭기가 요구된다. 본 논문에서는 선형성 및 효율이 동시에 개선되는 방식의 Doherty전력 증폭기를 시뮬레이션 최적화 기법을 통해 설계하고 동시에 시뮬레이션을 통해 설계한 평형 전력 증폭기의 결과와 비교하여 효율이 20% 선형성이 10dB 개선됨을 보였다.

전력증폭기의 비선형 특성과 Memory Effect를 보상하기 위한 Look-up Table 방식의 Digital Pre-distorter (Look-up Table type Digital Pre-distorter for Linearization Power Amplifier with Non-linearity and Memory Effect)

  • 최홍민;김왕래;유재우;안광은
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2008년도 정보통신설비 학술대회
    • /
    • pp.218-222
    • /
    • 2008
  • RF power amplifier requires linearization in order to reduce adjacent channel interference. And most of the existing linearization algorithms assume that a PA has memory-less nonlinearity. But for the wider bandwidth signal, the memory effect of PA cannot be ignored. This paper investigates digital pre-distortion by use of a memory polynomial model which compensates for amplifier nonlinearity and memory effect. The look-up table based implementation scheme is used to reduce the computational complexity of the pre-distortion block. The linearization performance is demonstrated on wideband CDMA signal and class AB high power amplifier.

  • PDF

TRS 중계기용 디지털기반 RF 제어 시스템의 구현 (FImplementation of RF Controller based on Digital System for TRS Repeater)

  • 서영호
    • 한국정보통신학회논문지
    • /
    • 제11권7호
    • /
    • pp.1289-1295
    • /
    • 2007
  • 본 논문에서는 유 무선 네트워 킹을 지원하는 TRS 중계기의 전체적인 RF 시스템들을 디지털 방식으로 제어 할 수 있는 고성능 병렬 제어 시스템을 구현하였다. 구현된 시스템은 순 역방향 LPA(Linear Power Amplifier), 순 역방향 LNA(Low Noise Amplifier), 채널카드, 직렬통신(RS-232), 유 무선 TCP/IP 통신의 제어를 담당하는 FPGA(Field Programmable Gate Array) 칩과 전체 시스템의 제어를 관장하는 마스터(Master) 마이크로프로세서, 순 역방향 스펙트럼 분석기(Spectrum Analyzer, SA)를 내장하여 현재 통신되고 있는 채널의 주파수 스펙트럼을 5KHz 단위의 해상도로 관찰할 수 있도록 하는 슬레이브 마이크로프로세서, 각각의 채널카드들을 개별적으로 감시하고 채널카드내의 주파수 합성기(Frequency Synthesizer)를 프로그래밍하기 위한 10개의 채널카드용 마이크로프로세서, 그리고 그 밖의 몇 가지 주변기기들과 회로들로 구성된다. 전체 시스템은 동작의 효율성과 병렬성을 비롯하여 구현의 적합성과 비용을 고려하여 H/W(Hardware) 및 S/W(Software) 부분으로 나누었고, H/W도 FPGA과 마이크로프로세서로 나누어서 최적화를 이루고자 노력하였다.

A dual-path high linear amplifier for carrier aggregation

  • Kang, Dong-Woo;Choi, Jang-Hong
    • ETRI Journal
    • /
    • 제42권5호
    • /
    • pp.773-780
    • /
    • 2020
  • A 40 nm complementary metal oxide semiconductor carrier-aggregated drive amplifier with high linearity is presented for sub-GHz Internet of Things applications. The proposed drive amplifier consists of two high linear amplifiers, which are composed of five differential cascode cells. Carrier aggregation can be achieved by switching on both the driver amplifiers simultaneously and combining the two independent signals in the current mode. The common gate bias of the cascode cells is selected to maximize the output 1 dB compression point (P1dB) to support high-linear wideband applications, and is used for the local supply voltage of digital circuitry for gain control. The proposed circuit achieved an output P1dB of 10.7 dBm with over 22.8 dBm of output 3rd-order intercept point up to 0.9 GHz and demonstrated a 55 dBc adjacent channel leakage ratio (ACLR) for the 802.11af with -5 dBm channel power. To the best of our knowledge, this is the first demonstration of the wideband carrier-aggregated drive amplifier that achieves the highest ACLR performance.