• 제목/요약/키워드: Differential Input

검색결과 470건 처리시간 0.023초

입.출력 차분 특성을 이용한 오류 주입 공격에 강인한 AES 구현 방안 (A Secure AES Implementation Method Resistant to Fault Injection Attack Using Differential Property Between Input and Output)

  • 박정수;최용제;최두호;하재철
    • 정보보호학회논문지
    • /
    • 제22권5호
    • /
    • pp.1009-1017
    • /
    • 2012
  • 비밀 키가 내장된 암호 장치에 대한 오류 주입 공격은 공격자가 암호화 연산 시 오류를 주입하여 암호 시스템의 키를 찾아내는 공격이다. 이 공격은 AES와 같은 암호 시스템에서 한 바이트의 오류 주입으로도 비밀 키 전체를 찾아낼 수 있을 정도로 매우 위협적이다. 본 논문에서는 AES 암호 시스템에서 입 출력값의 차분을 검사하는 방법으로 오류 주입 공격을 방어하는 새로운 오류 검출 기법을 제안한다. 또한, 제안 방법이 기존의 공격 대응 방법들과 비교하여 오류 탐지 능력이 우수하고 구현에 필요한 추가적인 오버헤드가 적어 효율적임을 컴퓨터 시뮬레이션을 통해 확인하였다.

A CMOS Rail-to-Rail Current Conveyer and Its Applications to Current-Mode Filters

  • Kurashina, Takashi;Ogawa, Satomi;Watanabe, Kenzo
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -2
    • /
    • pp.755-758
    • /
    • 2002
  • This paper presents a second-generation CMOS current conveyor (CCII) consisting of a rail-to-rail complementary N- and P-channel differential input stage for the voltage input, a class AB push-pull stage for the current input, and current mirrors far the current outputs. The CCII was implemented using a double-poly triple-metal 0.6 ${\mu}$m n-well CMOS process, to confirm its operation experimentally. A prototype chip achieves a rail-to-rail swing ${\pm}$2.4 V under ${\pm}$2.5 V power supplies and shows the exact voltage and current following performances up to 100 MHz. Because of its high performances, the CCII proposed herein is quite useful for a building block of current-mode circuits. The applications of the proposed CCII to current-mode filters are also described.

  • PDF

12비트 100 MS/s로 동작하는 S/H(샘플 앤 홀드)증폭기 설계 (A Design of 12-bit 100 MS/s Sample and Hold Amplifier)

  • 허예선;임신일
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.133-136
    • /
    • 2002
  • This paper discusses the design of a sample-and -hold amplifier(SHA) that has a 12-bit resolution with a 100 MS/s speed. The sample-and-hold amplifier uses the open-loop architecture with hold-mode feedthrough cancellation for high accuracy and high sampling speed. The designed SHA is composed of input buffer, sampling switch, and output buffer with additional amplifier for offset cancellation Hard Ware. The input buffer is implemented with folded-cascode type operational transconductance Amplifier(OTA), and sampling switch is implemented with switched source follower(SSF). A spurious free dynamic range (SFDR) of this circuit is 72.6 dB al 100 MS/s. Input signal dynamic range is 1 Vpp differential. Power consumption is 65 ㎽.

  • PDF

직렬 복합 트랜지스터를 이용한 전압-전류 변환기 설계 (Design of V-I Converter using Series Composite Transistor)

  • 김종민;유영규;이준호;박창선;김동용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.251-254
    • /
    • 1999
  • In this paper V-I(Voltage to Current) converter using the series composite transistor is presented. Due to the series composite transistor employs operating in the saturation region and triode region, the proposed circuit has wide input range at low voltage. The designed V-I converter has simulated by HSPICE using 0.6${\mu}{\textrm}{m}$ n-well CMOS process with a $\pm$2.5V supply voltage. Simulation results show that the THD can be 0.81% at 4 $V_{p-p}$ differential input voltage when frequency of input signal is 10MHz.z.

  • PDF

모델 예측 제어를 활용한 충돌 회피 (Collision Avoidance using Model Predictive Control)

  • 최재웅;서종상;이경수
    • 자동차안전학회지
    • /
    • 제5권2호
    • /
    • pp.32-38
    • /
    • 2013
  • This paper presents collision avoidance using model predictive control algorithm. A model predictive control algorithm determines lateral tire force and yaw moment and steering angle input and differential braking input is determined from lateral tire force and yaw moment. A constraint for model predictive control is designed for obstacle avoidance. A objective function is designed to minimize lateral tire force and yaw moment input and to follow changed lane after collision avoidance. The performance of proposed algorithm has been investigated via computer simulation conducted to vehicle dynamic software CARSIM and Matlab/Simulink.

A Two-Phase Approach of Progressive Mesh Reconstruction from Unorganized Point Clouds

  • Zhang, Hongxin;Liu, Hua;Hua, Wei;Bao, Hujun
    • International Journal of CAD/CAM
    • /
    • 제7권1호
    • /
    • pp.103-112
    • /
    • 2007
  • This paper presents a practical approach for surface reconstruction from unoriented point clouds. Instead of estimating local surface orientation, we first generate a set of depth images from the input point clouds, and a coarse mesh is then generated based on them by space carving techniques. The resultant mesh is progressively refined by local mesh refinement and optimization according to surface distance measure. A manifold mesh approximating the input points within an given tolerance is finally obtained. Our approach is easy to implement, but has the ability to outputs high quality meshes in different resolutions. We show that the proposed approach is not sensitive to several types of data disfigurement and is able to reconstruct models robustly from variance input data.

전동의수용 근전위 센서 설계 (Design of myoelectrical sensor for myoelectric hand prosthesis)

  • 최기원;최규하
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2007년도 하계학술대회 논문집
    • /
    • pp.247-249
    • /
    • 2007
  • This paper proposes a dry-type surface myoelectric sensor for the myoelectric hand prosthesis. The designed surface myoelectric sensor is composed of skin interface and processing circuits. The skin interface has one reference and two input electrodes, and the reference electrode is located in the center of two input electrodes. Considering the conduction velocity and the median frequency of the myoelectric signal, the inter-electrode distance (IED) between two input electrodes as 18mm, 20mm, and 22mm is selected. The signal processing circuit consists of a differential amplifier with a band pass filter, a band rejection filter for rejecting 60㎐ power-line noise, amplifier, and a level circuit. Using SUS440, six prototype skin interface with different reference electrode shape and IED is fabricated, and their output characteristics are evaluated by output signal obtained from the forearm of a healthy subject. The experimental results show that the skin interface with parallel bar shape and the 18mm IED has a good output characteristics. The fabricated dry-type surface myoelectric sensor is evaluated for the upper-limb amputee.

  • PDF

완전-차동형 바이폴라 전류 감산기와 이를 이용한 전류-제어 전류 증폭기의 설계 (A Design of Fully-Differential Bipolar Current Subtracter and its Application to Current-Controlled Current Amplifier)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권11호
    • /
    • pp.836-845
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 새로운 완전-차동형 바이폴라 전류 감산기(FCS)와 이를 이용한 전류-제어 전류 증폭기(CCCA)를 설계했다. 완전-차동 전류 출력을 얻기 위해, FCS는 낮은 전류-입력 임피던스를 갖는 두 개의 전류 폴로워가 좌우 대칭적으로 구성되어 있다. CCCA는 출력전류를 바이어스 전류로 제어하기 위해 완전 차동형 전류 감산기(FCS)와 단일 전류 출력단을 갖는 전류 이득 증폭기(CGA)로 구성되었다. 시뮬레이션 결과 FCS는 5 Ω의 전류-입력 임피던스와 우수한 선형성을 갖는다는 것을 확인하였다. 또한, CCCA는 바어이스 전류를 100μA에서 20 mA까지 가변했을 경우 20 MHz의 3-dB 차단 주파수를 갖는다는 것을 확인하였다. FCS와 CCCA의 전력 소비는 각각 1.8 mW와 3 mW이다.

  • PDF

공통모드 전압 보정기능을 갖는 LCD 드라이버용 듀얼모드 LVDS 전송회로 (Dual-Level LVDS Circuit with Common Mode Bias Compensation Technique for LCD Driver ICs)

  • 김두환;김기선;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제6권3호
    • /
    • pp.38-45
    • /
    • 2006
  • 본 논문은 LCD driver IC의 전송선 당 데이터 전송률을 2배로 하기 위한 이중 저전압 차동신호 전송 (DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 데이터를 2개의 전송선을 통하여 전송할 수 있다. 제안된 송신기는 전류원 피드백 회로를 이용하여 출력의 공통모드 바이어스 흔들림을 보상했다. 그리하여 기존의 회로의 입력 바이어스와 기준 바이어스 전압 차이로 출력의 공통모드 바이어스 흔들림이 발생하는 문제가 해결되었다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25{\mu}m$ CMOS 공정으로 설계하였고, 시뮬레이션 결과 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.

  • PDF

광 로직 게이트 구현을 위한 차동구조 Vertical Cavity Laser - Depleted Optical Thyristor에 관한 연구 (Differential switching operation of vertical cavity laser with depleted optical thyristor for optical logic gates)

  • 최운경;김두근;최영완
    • 대한전자공학회논문지SD
    • /
    • 제44권7호통권361호
    • /
    • pp.24-30
    • /
    • 2007
  • 본 연구에서는 광 논리 및 광 스위칭 시스템에 응용할 수 있는 수직 구조 레이저 - 완전 공핍 광 싸이리스터 (vertical cavity laser - depleted optical thyristor, VCL-DOT)를 제작하고, 본 연구실에서 제안한 차동 스위칭 방법을 이용하여 광 로직(AND, OR, NAND, NOR, INVERT) 함수를 구현하였고, 그 특성을 측정, 분석하였다. 제작한 VCL-DOT는 0.65 mA의 낮은 레이징 문턱 전류, 0.38 mW/mA의 높은 slope efficiency, 그리고 낮은 입력 광 파워에도 높은 민감도를 보인다. 차동 소자타입의 광 싸이리스터를 이용하면 복잡한 전기 회로를 이용하지 않고도, 집적화된 단일 소자에서 간단한 기준 광입력 시호의 파워를 제어함으로써 다양한 광 로직 게이트를 구현할 수 있다는 장점을 갖는다.