• 제목/요약/키워드: Delay-line

검색결과 793건 처리시간 0.022초

군지연 시간 정합 CMOS 마이크로파 주파수 체배기 (Group Delay Time Matched CMOS Microwave Frequency Doubler)

  • 송경주;김승균;최흥재;정용채
    • 한국전자파학회논문지
    • /
    • 제19권7호
    • /
    • pp.771-777
    • /
    • 2008
  • 본 논문에서는 변형된 시간 지연 기법을 이용한 마이크로파 2차 주파수 체배기가 제안되었다. 제안된 주파수 체배기에서는 입력 신호와 지연된 신호 사이에 발생하는 군지연 시간 부정합을 전압 제어 지연 선로(VCDL)를 이용하여 보상하였다. 가변 슈미트 트리거를 이용한 군지연 시간 정합과 신호 파형의 성형(waveform shaping)으로 인해 원하지 않는 기본 주파수($f_0$)와 3, 4차 고조파 성분들이 충분히 제거할 수 있었다. 결과적으로 출력 단자에서는 오직 2 체배된 주파수 성분($2f_0$)만이 우세하게 나타난다 제안된 주파수 체배기는 1.15 GHz의 기본 주파수에서 설계되었고 TSMC 0.18 $\mu m$ 공정을 이용하여 제작되었다. 입력 신호 전력을 0 dBm 인가하였을 때, 2차 체배된 출력 주파수 성분의 측정된 전력은 2.57 dBm이었다. 2차 체배된 주파수 성분에 대해 $f_0,\;3f_0$, 그리고 $4f_0$ 성분의 제거율은 각각 43.65, 38.65, 그리고 35.59 dB이다.

평면 구조의 마이너스 군지연 회로 설계 (A Planar Implementation of a Negative Group Delay Circuit)

  • 정용채;최흥재;;김철동;임종식
    • 한국전자파학회논문지
    • /
    • 제21권3호
    • /
    • pp.236-244
    • /
    • 2010
  • 본 논문에서는 기존에 제안된 일반적인 집중 소자 마이너스 군지연 회로가 설계시 사용 가능한 소자 값이 제한되어 있다는 점에 착안하여 마이너스 군지연 회로(Negative Group Delay Circuit: NGDC)를 평면 구조로 설계할 수 있는 방법에 관하여 제안한다. 몇 가지 형태의 집중 소자 회로를 해석하여 마이너스 군지연 특성을 얻을 수 있는 조건을 분석하고, 이를 수식화하여 설계에 이용할 수 있도록 하였다. 또한 전송 선로 공진기의 개념을 도입하여 집중 소자를 분산 소자로 변환할 수 있도록 하였다. 설계 예시로써, 군지연 시간이 -8 ns인 집중 소자 및 평면 구조의 1단 NGDC를 설계하여 비교하였다. 상용 주파수 대역 내에서 엄격한 평탄도 요구 조건을 만족시키는 마이너스 군지연 응답을 얻기 위하여, WCDMA(Wideband Code Division Multiple Access) 하향 대역에서 총군지연 시간이 -5.6 ns, 삽입 손실이 -0.2 dB, 대역폭이 30 MHz(2.125~2.155 GHz)이며, 해당 대역 내에서 삽입 손실 평탄도가 0.1 dB, 군지연 평탄도가 0.5 ns 이내인 평면 구조 2단 NGDC를 제작하였다. 제안하는 NGDC의 유용성을 검토하기 위하여 간단한 신호 상쇄 루프에 대한 실험을 수행하였으며, 뛰어난 신호 상쇄 효과를 얻을 수 있었다.

A Consistent Quality Bit Rate Control for the Line-Based Compression

  • Ham, Jung-Sik;Kim, Ho-Young;Lee, Seong-Won
    • IEIE Transactions on Smart Processing and Computing
    • /
    • 제5권5호
    • /
    • pp.310-318
    • /
    • 2016
  • Emerging technologies such as the Internet of Things (IoT) and the Advanced Driver Assistant System (ADAS) often have image transmission functions with tough constraints, like low power and/or low delay, which require that they adopt line-based, low memory compression methods instead of existing frame-based image compression standards. Bit rate control in the conventional frame-based compression systems requires a lot of hardware resources when the scope of handled data falls at the frame level. On the other hand, attempts to reduce the heavy hardware resource requirement by focusing on line-level processing yield uneven image quality through the frame. In this paper, we propose a bit rate control that maintains consistency in image quality through the frame and improves the legibility of text regions. To find the line characteristics, the proposed bit rate control tests each line for ease of compression and the existence of text. Experiments on the proposed bit rate control show peak signal-to-noise ratios (PSNRs) similar to those of conventional bit rate controls, but with the use of significantly fewer hardware resources.

직류옵셋제거필터에 의한 거리계전기법의 성능 개선에 관한 연구 (A Study on Performance Enhancement of Distance Relaying by DC Offset Elimination Filter)

  • 이경민;박유영;박철원
    • 전기학회논문지P
    • /
    • 제64권2호
    • /
    • pp.67-73
    • /
    • 2015
  • Distance relay is widely used for the protection of long transmission line. Most of distance relay used to calculate line impedance by measuring voltage and current using DFT. So if there is a computation error due to the influence of phasor by DC offset component, due to excessive vibration by measuring line impedance, overreach or underreach can be occurs, and then abnormal and non-operation of distance relay can be issue. It is very important to implement the robust distance relaying that is not affected by DC offset component. This paper describes an enhanced distance relaying based on the DC offset elimination filter to minimize the effects of DC offset on a long transmission line. The proposed DC offset elimination filter has not need any prior information. The phase angle delay of the proposed DC offset filter did not occurred and the gain error was not found. The enhanced distance relay uses fault current as well as residual current. The behavior of the proposed distance relaying using off-line simulation has been verified using data about several fault conditions generated by the ATP simulation software.

광 펄스 형태에 따른 광 패킷 교환 노드의 오율 분석 (Packet Error Analysis of an Optical Packet Switching Node Depending on the Optical Pulse Shapes)

  • 오정배;신종덕;김부균
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2000년도 하계학술발표회
    • /
    • pp.18-19
    • /
    • 2000
  • In this paper, packet error rates of an all-optical packet switching node, which uses a fiber-optic delay-line matched filter as the optical packet header processor, has been calculated for the various optical pulse shapes.

  • PDF

완전 광 패킷 헤더 처리기에서 광 펄스 형태가 지터 잡음 전력에 미치는 영향 (Effect of Optical Pulse Shapes on the Jitter Noise Power at the All Optical Packet Header Processor)

  • 오정배;신종덕;김부균
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2002년도 제13회 정기총회 및 2002년도 동계학술발표회
    • /
    • pp.58-59
    • /
    • 2002
  • Jitter noise power at the all optical packet header processor, which uses a fiber-optic delay-line matched filter, has been calculated for various optical pulse shapes.

  • PDF

3 GHz, 6 GHz 실내 환경의 지연 확산 측정 및 분석 (Delay Spread Measurement and Analysis in 3 GHz and 6 GHz Indoor Environments)

  • 이성훈;이화춘;조병록
    • 한국전자통신학회논문지
    • /
    • 제15권1호
    • /
    • pp.15-20
    • /
    • 2020
  • 본 논문에서는 건물의 실내 환경 전시관과 대회의실에 대한 지연 확산 측정 및 분석하였다. 두 건물의 실내 환경에 대해 시나리오를 작성하였다. 또한, 시스템 구성과 측정 방법을 같은 조건으로 진행하였다. 측정 조건은 중심 주파수인 3 GHz, 6 GHz로 하였고, 분석 대역은 2 GHz로 선정하였다. 측정시스템은 벡터 네트워크 분석기, 전력 증폭기, 무지향성 송·수신 안테나, 전송선로를 구성하였다. 두 건물의 실내 환경 시나리오에 따라 송신 안테나 위치를 기준으로 수신 안테나의 위치를 3개의 구역으로 나누고 각각 18개의 위치에 따라 1 m 간격으로 측정하였다. 두 건물의 전력 지연 프로파일, RMS 지연 확산, K-factor 결과를 비교 분석하였다.

NLOS 환경에서 TDOA 위치 추정 성능 향상을 위한 시간 지연 역추적 기법 (Time Delay Traceback Scheme for Performance Enhancement of TDOA Location Estimation in NLOS Environment)

  • 이현재;오창헌
    • 한국항행학회논문지
    • /
    • 제16권2호
    • /
    • pp.297-306
    • /
    • 2012
  • 본 논문에서는 NLOS(non-line-of-sight) 환경에서 신뢰성 있는 LBS(location based service)를 제공하기 위해, TDOA(time difference of arrival) 위치 추정 성능 향상을 위한 시간 지연 역추적 기법을 제안하고, 다양한 사용조건에서 성능을 분석하였다. 제안하는 위치 추정 기법은 탐색영역 주변에 복수의 리더를 배치하여 송신된 신호를 리더 조합(reader combination) 수만큼 재활용 하는 방안을 적용하였다. 또한, NLOS에 의한 성능 열화를 개선하기 위해 리더가 수신한 시간에서 일정한 시간 간격을 빼주면서 위치를 재추정하는 기법을 적용하였다. 실험 결과 제안하는 시간 지연 역추적 기법을 적용하였을 때, NLOS 시간 지연 70 m에서 NLOS 리더를 3개로 가정하고 Sub-blink 수를 3회로 하였을 때 약 16 m의 RMSE 개선을 확인 할 수 있었다. 이와 같은 결과를 통해 NLOS 환경에서 LBS 서비스 제공을 위해 요구되는 위치 추정 기법으로 본 논문에서 제안하는 시간 지연 역추적 기법이 적합함을 확인하였다.

FTTH 기반의 가입자망에 있어 패킷단위의 정보처리를 위한 전광학 헤더 인식 (All Optical Header Recognition for Information Processing of Packet by Packet in The Access Network based on FTTH)

  • 박기환
    • 대한전자공학회논문지TC
    • /
    • 제47권1호
    • /
    • pp.69-76
    • /
    • 2010
  • FTTH(Fiber To The Home)가입자 망에 있어 패킷단위의 정보처리를 위한 3 비트, 4 비트의 전광학 헤더인식 과정을 설명하고 실험을 성공적으로 수행하였다. 패킷의 목적지를 나타내는 3, 4 비트 헤더정보에 따른 하나의 신호가 각각 8개, 16개의 타임슬롯 상의 지정된 한 곳에 나열되었다. RN(remote node)에서의 self-routing을 위해 제안된 헤더인식 기술은 TDM 방식의 원리를 응용하여 스위치와 지연라인만을 사용함으로써 매우 간단한 회로를 구성하여 높은 신뢰도와 낮은 비용으로 가입자 망을 구축할 수 있다. 또 RN으로부터 각 가입자의 독립 전송선로를 확립함으로써 TDM-PON 방식의 최대 취약점이었던 광 신호의 감쇄와 보안성의 문제를 해결할 수 있다.