DOI QR코드

DOI QR Code

Group Delay Time Matched CMOS Microwave Frequency Doubler

군지연 시간 정합 CMOS 마이크로파 주파수 체배기

  • Song, Kyung-Ju (Dept. of Info. & Comm. Engineering, Chonbuk National University) ;
  • Kim, Seung-Gyun (Dept. of Info. & Comm. Engineering, Chonbuk National University) ;
  • Choi, Heung-Jae (Dept. of Info. & Comm. Engineering, Chonbuk National University) ;
  • Jeong, Yong-Chae (Dept. of Info. & Comm. Engineering, Chonbuk National University)
  • 송경주 (전북대학교 정보통신공학과 및 반도체설계교육센터) ;
  • 김승균 (전북대학교 정보통신공학과 및 반도체설계교육센터) ;
  • 최흥재 (전북대학교 정보통신공학과 및 반도체설계교육센터) ;
  • 정용채 (전북대학교 정보통신공학과 및 반도체설계교육센터)
  • Published : 2008.07.31

Abstract

In this paper, a frequency doubler using modified time-delay technique is proposed. A voltage controlled delay line (VCDL) in the proposed frequency doubler compensates the group delay time mismatching between input and delayed signal. With the group delay time matching and waveform shaping using the adjustable Schmitt triggers, the unwanted fundamental component($f_0$) and the higher order harmonics such as third and fourth are diminished excellently. In result, only the doubled frequency component($2f_0$) appears dominantly at the output port. The frequency doubler is designed at 1.15 GHz of $f_0$ and fabricated with TSMC $0.18\;{\mu}m$ CMOS process. The measured output power at $2f_0$ is 2.67 dBm when the input power is 0 dBm. The obtained suppression ratio of $f_0,\;3f_0$, and $4f_0$ to $2f_0$ are 43.65, 38.65 and 35.59 dB, respectively.

본 논문에서는 변형된 시간 지연 기법을 이용한 마이크로파 2차 주파수 체배기가 제안되었다. 제안된 주파수 체배기에서는 입력 신호와 지연된 신호 사이에 발생하는 군지연 시간 부정합을 전압 제어 지연 선로(VCDL)를 이용하여 보상하였다. 가변 슈미트 트리거를 이용한 군지연 시간 정합과 신호 파형의 성형(waveform shaping)으로 인해 원하지 않는 기본 주파수($f_0$)와 3, 4차 고조파 성분들이 충분히 제거할 수 있었다. 결과적으로 출력 단자에서는 오직 2 체배된 주파수 성분($2f_0$)만이 우세하게 나타난다 제안된 주파수 체배기는 1.15 GHz의 기본 주파수에서 설계되었고 TSMC 0.18 $\mu m$ 공정을 이용하여 제작되었다. 입력 신호 전력을 0 dBm 인가하였을 때, 2차 체배된 출력 주파수 성분의 측정된 전력은 2.57 dBm이었다. 2차 체배된 주파수 성분에 대해 $f_0,\;3f_0$, 그리고 $4f_0$ 성분의 제거율은 각각 43.65, 38.65, 그리고 35.59 dB이다.

Keywords

References

  1. F. Ellinger, 'Ultracompact SOI CMOS frequency doubler for low power applications at 26.5-28.5 GHz', IEEE Microwave and Wireless Components Letters, vol. 14, no. 2, Feb. 2004 https://doi.org/10.1109/LMWC.2004.828015
  2. S. K. Park, N. S. Ryu, H. J. Choi, Y. C. Jeong, and C. D. Kim, 'A novel design of frequency multiplier using feedforward technique and defected ground structure', 36th European Microwave Conference Proceedings, pp. 224-227, Sep. 2006
  3. S. J. Seo, Y. C. Jeong, J. S. Lim, B. Gray, and J. S. Kenney, 'A novel design of frequency tripler using composite right/left handed transmission line', IEEE IMS Proceedigns, pp. 2185-2188, Jun. 2007
  4. B. R. Jackson, C. E. Saavedra, 'An L-band CMOS frequency doubler using a time-delay technique', Silicon Monolithic Integrated Circuits in RF Systems, Jan. 2006
  5. F. Cheng, C. Chen, and O. Choy, 'A 1.0 um CMOS all digital clock multiplier', Proc. IEEE 40th Midwest Symposium on Circuits and Systems, vol. 1, pp. 460-462, Aug. 1997
  6. Y. Lee, S. Choi, S. Kim, J. Lee, and K. Kim, 'Clock multiplier using digital CMOS standard cells for high-speed digital communication systems', Elect ronics Letters, vol. 35, no. 24, pp. 2073-2074, Nov. 1999 https://doi.org/10.1049/el:19991442
  7. Z. Wang, 'CMOS adjustable Schmitt triggers', IEEE Transactions on Instrumentation and Measurement, vol. 40, no. 3, Jun. 1991
  8. M. Styeyaert, W. Sansen, 'Novel CMOS Schmitt trigger', Electronics Letters, vol. 22, no. 4, pp. 203- 204, Feb. 1986 https://doi.org/10.1049/el:19860142
  9. A. Pfister, 'Novel CMOS schmitt trigger with controllable hysteresis', Electronics Letters, vol. 28, no. 7, pp. 639-641, Mar. 1992 https://doi.org/10.1049/el:19920404
  10. I. A. Young, J. K. Greason, and K. L. Wong, 'A PLL clock generator with 5 to 110 MHz of lock range for microprocessors', IEEE Journal of Solid-State Circuits, vol. 27, no. 11, Nov. 1992

Cited by

  1. Negative Group-Delay Phenomenon Analysis With Distributed Parallel Interconnect Line vol.58, pp.2, 2016, https://doi.org/10.1109/TEMC.2016.2516899