• 제목/요약/키워드: Data converter

검색결과 623건 처리시간 0.021초

유체동 성능 데이터베이스를 활용한 토크 컨버터 개념 설계 지원 시스템 개발 (Development of a Conceptual Design Assistance System for Torque Converters Using Hydrodynamic Performance Database)

  • 권강;김아리;박병건;최완;장재덕;주인식;김재정
    • 동력기계공학회지
    • /
    • 제16권1호
    • /
    • pp.12-18
    • /
    • 2012
  • The fluid performance is one of the key design factors considered during the development of torque converters especially at conceptual design stages. Therefore the design environment that allows an easy access to legacy data of fluid performance could be critical to reduce the design life cycle as well as to increase the performance of the torque converter. In this paper we present a computer-based system that enables designers to utilize massive legacy data for their design of torque converters. For the implementation of the system we propose a standard format for the legacy data and build them into the database to be efficiently shared by designers in the company. Also we provide numerous analysis tools in the system that allow, for example, database management, data viewing and document generation for search, analysis and reporting. In the paper the implementation of the system is introduced in detail with its effective user interface.

과학기술위성 3호 S 대역 수신기 기술인증모델 개발 (Engineering Qualification Model Development of S-band Receiver for STSAT-3)

  • 이정수;오승한;서규재;오치욱;명로훈
    • 한국항공우주학회지
    • /
    • 제37권6호
    • /
    • pp.609-614
    • /
    • 2009
  • 과학기술위성 3호의 TT&C 통신 서브시스템은 위성의 텔레메트리(Telemetry) 신호를 지상국에 송신하고 지상국으로부터의 명령(Command) 신호를 수신하기 위한 통신 경로로 구성된다. 지상국으로부터의 명령신호를 수신하기 위해 S 대역 수신기가 사용되며, 현재 기술인증모델을 설계 및 제작하였다. 설계된 S 대역 수신기는 구조를 간단하게 하기 위해 주파수 하향변환 방식으로 Single Conversion 방식을 사용하였으며, DC-DC Converter과 EMI Filter을 포함한다. 또한 디지털 복조부를 FPGA를 이용하여 구현하였으며, 데이터 인터페이스로 RS-422을 사용하였다. S 대역 수신기는 기능시험과 환경시험을 수행한 결과 과학기술위성 3호의 요구조건을 모두 만족하는 것으로 나타났다.

전향보상기를 이용한 아크용접기용 3상 PWM 컨버터와 동특성 향상 (Dynamic Characteristics Improvement of Three-phase PWM Converter for Arc Welding Machine Using Feedforward Compensator)

  • 구영모;최해용;목형수;최규하;김규식;원충연
    • 전력전자학회논문지
    • /
    • 제5권5호
    • /
    • pp.419-426
    • /
    • 2000
  • 일반적으로 아크용접기의 정류기로 다이오드정류기가 사용되고 있다. 이것의 문제점은 높은 고조파전류가 발생된다는 것이고 아울러 전원측의 오염문제를 야기한다. 본 논문에서는 PWM 컨버터를 사용함으로써 아크용접기의 입력특성이 개선됨을 보인다. 회로구조상 다이오드 정류기와 PWM컨버터로 대체되고 부하단에 안정적인 전력을 공급하기 위하여 직류단전압이 PI제어기에 의해 제어된다. PI 제어기가 직류단 전압제어를 위해 사용되는 경우 예측불가능한 용접부하의 특성상 높은 전압맥동성분이 발생된다. 따라서 본 논문에서는 전압제어기의 속응성을 개선하기 위하여 전향보상기가 도입되었고 이의 분석을 통하여 전압제어기의 외란으로 간주되는 부하전류의 변동이 전압의 맥동성분에 영향을 줄이는 이론적 예측을 시뮬레이션과 실험을 통해 검증한다.

  • PDF

10-비트 전류출력형 디지털-아날로그 변환기의 설계 (A Design of 10 bit Current Output Type Digital-to-Analog Converter)

  • 권기협;김태민;신건순
    • 한국정보통신학회논문지
    • /
    • 제9권5호
    • /
    • pp.1073-1081
    • /
    • 2005
  • 본 논문은 상위 7비트와 하위 3비트의 segmented 전류원 구조로서 최적화 된 binary-thermal decoding 방식을 이용한 3.3v 10비트 CMOS D/A 변환기를 제안한다. segmeted 전류원 구조와 최적화 된 binary-thermal decoding 방식을 D/A 변환기가 지니므로 가질 수 있는 장점은 디코딩 논리회로의 복잡성을 단순화함으로 칩면적을 줄일 수 있다. 제안된 변환기는 0.35um CMOS n-well 표준공정을 이용하여 제작되었으며, 유효 칩면적은 $0.953mm^2$ 이다. 설계된 칩의 상승/하강시간, 정작시간 및 INL/DNL은 각각 1.92/2.1 ns, 12.71 ns, ${\pm}2.3/{\pm}0.58$ LSB로 나타났다. 또한 설계된 D/A 변환기는 3.3V의 공급전원에서는 224mW의 전력소모가 측정되었다.

개선된 선형성과 해상도를 가진 10비트 전류 출력형 디지털-아날로그 변환기의 설계 (Monolithic and Resolution with design of 10bit Current output Type Digital-to-Analog Converter)

  • 송준계;신건순
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.187-191
    • /
    • 2007
  • 본 논문은 상위 7비트와 하위3비트의 binary-thermal decoding 방식과 segmented 전류원 구조로서 전력소모, 선형성 및 글리치 에너지등 주요 사양을 고려하여, 3.3V 10비트 CMOS D/A 변환기를 제안한다. 동적 성능을 향상 시키기위해 출력단에 return-to-zero 회로를 사용하였고, segmented 전류원 구조와 최적화 된 binary-thermal decoding 방식으로 D/A변환기가 가질 수 있는 장점은 디코딩 논리회로의 복잡성을 단순화 함으로 칩면적을 줄일 수 있다. 제안된 변환기는 $0.35{\mu}m$ CMOS n-well 표준공정을 이용한다. 설계된 회로의 상승/하강시간, 정착시간, 및 INL/DNL은 각각 1.90/2.0ns, 12.79ns, ${\pm}2.5/{\pm}0.7$ LSB로 나타난다. 또한 설계된 D/A 변환기는 3.3V의 공급전원에서는 250mW의 전력소모가 측정 된다.

  • PDF

그레이 레벨 연결성 복원 하드웨어 구조 (A Hardware Architecture for Retaining the Connectivity in Gray-Scale Image)

  • 김성훈;양영일
    • 융합신호처리학회논문지
    • /
    • 제3권4호
    • /
    • pp.23-28
    • /
    • 2002
  • 본 논문에서는 그레이 레벨 영상을 세선화 하는 과정에서 골격이 끊어지는 것을 방지하는 연결성 복구 알고리즘을 구현하는 하드웨어 구조를 제안하였다. 영상에서 물체의 골격선을 찾아내는 영상의 세선화 과정을 실시간으로 처리하기 위해서는 실시간으로 골격선의 연결성을 검사하는 하드웨어가 필요하다. 본 논문에서는 골격선의 연결성을 4-클럭에 구하는 하드웨어 구조를 제안하였다. 제안된 구조는 PS(Parallel to Serial) Converter 블록, State Generator 블록, Ridge Checker 블록이 연속적으로 연결되어 있다. PS Converter 블록에서는 3$\times$3 그레이 레벨 영상을 4개의 직렬 화소값으로 만들어 State Generator 블록으로 보낸다. Staかe Generator 블록에서는 3$\times$3 그레이 값의 가운데 화소가 골격선에 접하는지를 검사하고, Ridge Checker 블록에서는 가운데 화소가 골격선상에 있는지를 판단한다. 본 논문에서 제안하는 구조는 3$\times$3 그레이 레벨의 가운데 화소의 연결성을 4-클럭에 검사한다. 전체적인 회로는 설계 툴을 사용하여 검증하였고 정상적인 동작을 수행하였다.

  • PDF

반도체 광증폭기의 상호 이득 변조를 이용한 2.5 Gbps 다채널 가변형 파장변환기 (Development of 2.5 Gbps Multi-Channel Tunable Wavelength Converter Based on Cross Gain Modulation in Semiconductor Optical Amplifier)

  • 손정민;이상선
    • 한국광학회지
    • /
    • 제16권4호
    • /
    • pp.392-396
    • /
    • 2005
  • 본 논문에서는 파장 분할 다중화 방식 광통신에의 적용을 목적으로 하는 다채널 가변형 파장 변환기(Wavelnength Convertor)를 구성하여 이의 성능을 분석하였다. 파장 변환기는 반도체 광증폭기(SOA : Semiconductor Optical Amplifier)의 상호 이득 변조(XGM : Cross Gain Modulation) 특성을 이용한 파장 변환 방식이 이용되었다. 2.5 Gbps 광통신 기반 100 CHz의 채널 간격을 갖는 다채널 신호들에 대한 파장 변환 성능을 측정, 분석하였다. 본 파장 변환기의 상호 이득 변조 성능을 측정한 결과, 소광비(Extinction Ratio)와 비트 오류율(BER : Bit Error Rate) 등의 검증에서 2.5 Gbps 기반의 파장 분할 다중화 방식 광통신에 사용하기에 충분한 성능을 보였으며, 이를 통해 최근 개발된 상호 위상 변조 방식(XPM Cross Phase Modulation)의 다채널 파장 변환기와 비교해 상대적으로 간단한 구조를 가지고 제작 및 변조 효율에 우위를 보이는 파장 변환기로서 대체될 수 있음을 밝힌다.

고해상도를 위한 DAC 오차 보정법을 가진 10-비트 전류 출력형 디지털-아날로그 변환기 설계 (A Design of 10bit current output Type Digital-to-Analog converter with self-Calibration Techique for high Resolution)

  • 송준계;신건순
    • 한국정보통신학회논문지
    • /
    • 제12권4호
    • /
    • pp.691-698
    • /
    • 2008
  • 본 논문은 상위 7-비트와 하위3-비트의 binary-thermal decoding 방식과 segmented 전류원 구조로서 전력소모, 선형성 및 글리치 에너지 등 주요 사양을 고려하여, 3.3V 10비트 CMOS D/A 변환기를 제안한다. 동적 성능을 향상 시키기위해 출력단에 return-to-zero 회로를 사용하였고, segmented 전류원 구조와 최적화 된 binary-thermal decoding 방식으로 D/A 변환기가 가질 수 있는 장점은 디코딩 논리 회로의 복잡성을 단순화함으로 칩면적을 줄일 수 있다. 제안된 변환기는 $0.35{\mu}m$ CMOS n-well 표준공정을 이용한다. 설계된 회로의 상승/하강시간, 정착시간, 및 INL/DNL은 각각 1.90/2.0ns, 12.79ns, ${\pm}2.5/{\pm}0.7\;LSB$로 나타난다. 또한 설계된 D/A 변환기는 3.3V의 공급전원에서는 250mW의 전력소모가 측정된다.

마이크로프로세서를 이용한 특정 영역에서 고정밀 임피던스 측정 시스템 개발 (Development of High Precision Impedance Measurement Systems in Specific Ranges Using a Microprocessor)

  • 유재춘;이명의
    • 한국항행학회논문지
    • /
    • 제23권4호
    • /
    • pp.316-321
    • /
    • 2019
  • 본 논문에서는 정전류(constant current) 원리를 적용하여 각종 전기재료의 특정 대역 고정밀 임피던스 측정이 가능한 임피던스 측정 시스템을 마이크로프로세서를 사용하여 개발한다. 본 측정 시스템 보드에는 임피던스 측정장치를 포함하여 외부장치에서 디지털 데이터 취득을 위한 인터페이스 장치를 갖추고 있으며, 이와 같은 임베디드 보드에서 실행되는 펌웨어 프로그램으로 시스템 소프트웨어를 작성한다. 그리고 15-비트 ADC (analog-to digital converter)를 사용하여 특정 대역의 정밀 임피던스를 1/32768 정밀도로 측정하여 소수점 5자리까지 연산하여 출력할 수 있으며, 디지털 데이터를 관리하기 위해 개발된 측정장치와 일반 컴퓨터의 USB 인터페이스를 통해 데이터를 전송하여, 여타 측정 장비들 보다 범용적이고 사용이 용이한 인터페이스가 가능한 통신기능을 탑재한 임피던스 측정시스템을 개발하고 그 정밀도를 측정하여 검증한다.

진동신호 무선 수집에 대한 연구 (Study on Wireless Acquisition of Vibration Signals)

  • 이선표
    • 센서학회지
    • /
    • 제27권4호
    • /
    • pp.254-258
    • /
    • 2018
  • A Wi-Fi signal network (WSN) system is introduced in this paper. This system consists of several data-transmitting sensor modules and a data-receiving server. Each sensor module and the server contain a unique intranet IP address. A piezoelectric accelerometer with a bandwidth of 12 kHz, a 24-bit analog-digital converter with a sampling rate of 15.625 kS/s, a 32-bit microprocessor unit, and a 1-Mbps Wi-Fi module are used in the data-transmitting sensor module. A 300-Mbps router and a PC are used in the server. The system is verified using an accelerometer calibrator. The voltage output from the sensor is converted into 24-bit digital data and transmitted via the Wi-Fi module. These data are received by a Wi-Fi router connected to a PC. The input frequencies of the accelerometer calibrator (320 Hz, 640 Hz, and 1280 Hz) are used in the data transfer verification. The received data are compared to the data retrieved directly from the analog-to-digital converter used in the sensor module. The comparison shows that the developed system represents the original data considerably well. Theoretically, the system can acquire vibration signals from 600 sensor modules at an accelerometer bandwidth of 15.625 kHz. However, delay exists owing to software processes, multiplexing between sensor modules, and the use of non-real time operating system. Hence, it is recommended that this system may be used to acquire vibration signals with up to 10 kHz, which is approximately 70% of the theoretical maximum speed of the system. The system can be upgraded using parts with higher performance