• 제목/요약/키워드: DSP processor

검색결과 721건 처리시간 0.025초

DVB-T2 수신기를 위한 BICM 모듈의 DSP 구현 (A DSP Implementation of the BICM Module for DVB-T2 Receivers)

  • 이재호
    • 한국항행학회논문지
    • /
    • 제15권4호
    • /
    • pp.591-595
    • /
    • 2011
  • 본 논문에서는 차세대 유럽형 방송 시스템인 DVB-T2(Digital Video Broadcasting-Second Generation Terrestrial) 수신기의 핵심블록인 BICM(Bit Interleaved Coded Modulation) 모듈의 구조를 설계하고 DSP(Digital Signal Processor) TMS320C6474를 통해 구현하였다. 실험결과를 통해 8비트 이상을 사용하는 고정소수점 BICM 모듈이 부동소수점 BICM 모듈과 거의 동일한 BER(Bit Error Rate) 성능을 나타냄을 알 수 있었다.

DSP프로세서를 이용한 RF 스펙트럼 분석 시스템 구현 (The RF Spectrum Analysis System Realization with DSP Processor)

  • 김자환;류광렬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2001년도 춘계종합학술대회
    • /
    • pp.621-624
    • /
    • 2001
  • 본 논문은 TMS320c6$\times$01 DS를 이용하여 RF 신호를 실시간 Spectrum 분석을 하기 위한 시스템이다. 시스템 구성은 크게 RF부와 DSP부로 구성이 된다. 실험 및 성능 테스트로는 WCDMA와 IS-95C CDMA를 발생시키는 ESC(Extension Signal Generator)를 이용하여 측정하였다. 현재까지의 실험 결과 Spectrum Analyzer 측정 장비보다 약 5dB정도 이득이 낮은 신호에서도 스펙트럼 분석이 가능하였다.

  • PDF

부분방전 예방진단 시스템의 로컬유닛 기능 향상을 위한 Digital Signal Processor(DSP) 응용 (The Application of Digital Signal Processor(DSP) for Improvement of Local Unit for a Partial Discharge Online Monitoring System)

  • 연만승;이재호;구자윤;강창원
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 C
    • /
    • pp.1861-1863
    • /
    • 2003
  • 최근 국내 전력시장은 초고압 대전력기기 사용이 현저히 증가하고 있어 이에 따라 부분방전 예방진단 시스템의 필요성은 절대적이며 이러한 시스템의 국산화가 절실히 요구되고 있다. 예방 진단 시스템의 국산화에 있어 부분방전 신호 측정시 신호 대 잡음비(Signal to Noise ratio)를 높이기 위해 측정용 센서의 검출가능 주파수 대역을 높게 설정하여 설계되고 있는데, 따라서 센서에서 검출된 신호를 처리하기 위한 로컬유닛 또한 국산화시 외국 시스템보다 더욱 신뢰성을 가질 수 있도록 설계되어야 한다. 이를 위해서는 기존의 마이크로프로세서를 채용한 저속 시스템을 대체할 수 있도록 더욱 빠르고 높은 신뢰성의 디지털 신호처리 기술이 요구된다. 본 논문에서는 검출 센서의 아날로그 신호를 빠르게 디지털화 한 후 보다 정확한 데이터와 독립적 신호처리 그리고 네트워크를 통한 실시간 전송을 수행할 수 있는 부분방전 예방진단 시스템 로컬유닛의 프로토타입을 Digital Signal Processor (DSP)를 이용하여 구현하였다. 제작된 DSP 로컬유닛을 시험하기 위해 Real-Scale 170kV GIS Mock-up에서 부분방전 신호를 발생 시키고 센서를 통해 검출된 신호를 DSP가 처리하여 사용자의 네트워크를 통한 명령에 따른 실시간 전송모드, ${\Phi}$-q-n 진단모드로 자체 네트워크 기능을 이용하여 사용자에게 데이터를 실시간 전송하도록 하였다. 본 논문에서 구현한 DSP 로컬유닛은 대전력기기 부분방전 예방진단 시스템의 국산화에 있어 기존의 외국 시스템의 로컬유닛보다 구성이 간단하며, 실시간 신호처리 및 원거리 데이터 전송기능에서 우수한 성능을 보였다. 향후 연구에서는 다양한 분석 알고리즘을 탑재한 DSP를 개발하여 더욱 향상된 실시간 데이터 전송 및 분석기능이 우수한 DSP 로컬유닛을 개발하고자 한다.

  • PDF

모바일 컴퓨팅 플랫폼을 이용한 SDR 기반 MOBILE WIMAX 수신기 구현 (Implementation of Mobile WiMAX Receiver using Mobile Computing Platform for SDR System)

  • 김한택;안치영;김준;최승원
    • 디지털산업정보학회논문지
    • /
    • 제8권1호
    • /
    • pp.117-123
    • /
    • 2012
  • This paper implements mobile Worldwide Interoperability for Microwave Access (WiMAX) receiver using Software Defined Radio (SDR) technology. SDR system is difficult to implement on the mobile handset because of restrictions that are computing power and under space constraints. The implemented receiver processes mobile WiMAX software modem on Open Multimedia Application Platform (OMAP) System on Chip (SoC) and Field Programmable Gate Array (FPGA). OMAP SoC is composed of ARM processor and Digital Signal Processor (DSP). ARM processor supports Single Instruction Multiple Data (SIMD) instruction which could operate on a vector of data with a single instruction and DSP is powerful image and video accelerators. For this reason, we suggest the possibility of SDR technology in the mobile handset. In order to verify the performance of the mobile WiMAX receiver, we measure the software modem runtime respectively. The experimental results show that the proposed receiver is able to do real-time signal processing.

소형.저 전력 프로세서를 이용한 소화기 사격통제장치 주제어보드 설계기법 연구 (Research about Design Techniques of A Fire Control System Main Control Board for Individual Combat Weapons using a Small and Low power Processor)

  • 곽기호
    • 한국군사과학기술학회지
    • /
    • 제8권2호
    • /
    • pp.30-37
    • /
    • 2005
  • In this paper, we propose how to design a fire control system main control board for individual combat weapons using a small and low power processor. To design an electric board of small weapon systems, Size and power consumption are very important factors. We solved the problem using selection of an adaptive processor, introduction of MicroChipPackaging method, and separate design of a main board Also we applied these methods to make the fire control system for small arms.

호출 명령어 방식 핵심어 검출 시스템의 임베디드 DSP 구현에 관한 연구 (A Study on Embedded DSP Implementation of Keyword-Spotting System using Call-Command)

  • 송기창;강철호
    • 한국멀티미디어학회논문지
    • /
    • 제13권9호
    • /
    • pp.1322-1328
    • /
    • 2010
  • 최근 핵심어 검출 시스템은 유비쿼터스 홈네트워크의 UI(User Interface) 기술로써 각광받고 있다. 핵심어 검출 시스템은 TV, 라디오, 떠드는 소리 등과 같은 동적 생활 잡음에 매우 취약하다. 특히, 실제 임베디드 DSP(Digital Signal Processor) 환경에서는 상대적으로 CPU(Central Processing Unit) 연산능력이 떨어지므로, 실시간으로 입력되는 음성을 인식하기가 어려워 인식율은 급격히 하락하게 된다. 본 논문은 임베디드 DSP 환경에서 원활한 연속음성인식을 수행하기 위하여 '나래야', '홈매니저'등과 같은 호출명령어를 선정하고 잡음을 포함한 묵음구간과 호출명령어로 구성된 최소의 인식네트워크를 토큰으로 구성하여 입력된 음성에 대해 실시간 음성인식을 계속적으로 수행한다.

BLDC 서보 모터 펌프를 이용하는 직동력(PBW) 구동시스템의 DSP 제어기 및 구동기 설계 (Design of a DSP Controller and Driver for the Power-by-wire(PBW) Driving System Using BLDC Servo Motor Pump)

  • 주재훈;심동석;최중경
    • 한국정보통신학회논문지
    • /
    • 제15권5호
    • /
    • pp.1207-1212
    • /
    • 2011
  • 본 논문은 BLDC 서보모터 펌프를 사용하는 PBW(power-by-wire) 시스템을 위한 DSP(Digital Signal Processor) 제어기에 대한 연구를 제시한다. PBW 유압 엑츄에이터는 BLDC 서보모터에 의해 구동되는 유압펌프와 유압 실린더 그리고 제어기로 구현된다. 이 PBW 시스템은 유압 실린더의 선형 추진 동작을 위해 서보 모터의 속도 제어를 필요로 한다. 본 논문에서는 벡터 제어 방법과 MIN-MAX PWM 기술을 활용하는 서보 제어기를 구현한다. 제어기로서, PWM 파형발생기, A/D변환기, SPI(직병렬인터페이스) 포트 그리고 많은 입/출력 포트 등을 가지고 있는 이유로 TMS320F2812 DSP가 채택되었다.

3차원 전류좌표계 해석법에 의한 DSP 전력분석 제어장치에 관한 연구 (A study on DSP based power analyzing and control system by analysis of 3-dimensional space current co-ordinates)

  • 임영철;정영국;나석환;최찬학;장영학;양승학
    • 대한전기학회논문지
    • /
    • 제45권4호
    • /
    • pp.543-552
    • /
    • 1996
  • The goal of this paper is to developed a DSP based power analyzing and control system by 3-Dimensional (3-D) space current co-ordinates. A developed system is made up of 486-PC and DSP (Digital Signal Processor) board, Active Power Filter, Non-linear thyristor load, and Power analyzing and control program for Windows. Power is analyzed using signal processing techniques based on the correlation between voltage and current waveforms. Since power analysis algorithm is performed by DSP, power analysis is achieved in real-time even under highly dynamic nonlinear loading conditions. Combining control algorithm with power analysis algorithm is performed by DSP, power analysis is achieved in real-time even under highly dynamic nonlinear loading conditions. Combining control algorithm with power analysis algorithm, flexibility of the proposed system which has both power analysis mode and control mode, is greatly enhanced. Non-active power generated while speed of induction motor is controlled by modulating firing angle of thyristor converter, is compensated by Active Power Filter for verifying a developed system. Power analysis results, before/after compensation, are numerically obtained and evaluated. From these results, various graphic screens for time/frequency/3-D current co-ordinate system are displayed on PC. By real-time analysis of power using a developed system, power quality is evaluated, and compared with that of conventional current co-ordinate system. (author). refs., figs. tabs.

  • PDF

멀티코어 DSP 기반 소프트웨어 정의 라디오 플랫폼을 활용한 LTE 전송 채널의 구현 (Implementation of LTE Transport Channel on Multicore DSP Software Defined Radio Platform)

  • 이진
    • 한국정보통신학회논문지
    • /
    • 제24권4호
    • /
    • pp.508-514
    • /
    • 2020
  • LTE (Long Term Evolution) 및 5G와 같이 지속적으로 발전하는 이동 통신 표준을 구현하기 위해 소프트웨어 정의 라디오 (SDR, Software Defined Radio) 개념은 뛰어난 유연성과 효율성을 제공한다. 수년 동안, 최고급 디지털 시그널 프로세서 (DSP, Digital Signal Processor) 시스템 온 칩 (SoC, System on Chip)은 멀티 코어 및 다양한 하드웨어 보조 프로세서를 지원하는 방향으로 개발되어왔다. 이 논문에서는 TI의 TCI663x 칩을 사용해 구현한 SDR 플랫폼 하드웨어에 대해 소개하고, 이 플랫폼 상에서 멀티 코어 DSP를 BCP (Bit Rate Coprocessor) 및 TPC (Turbo Decoder Coprocessor)와 연동하여 구현한 LTE 전송 채널 (Transport Channel)의 성능을 다양한 구현 옵션에 따라 평가한다.

RISC 기반 DSP 프로세서 아키텍쳐의 성능 평가 (A Performance Evaluation of a RISC-Based Digital Signal Processor Architecture)

  • 강지랑;이종복;성원용
    • 전자공학회논문지C
    • /
    • 제36C권2호
    • /
    • pp.1-13
    • /
    • 1999
  • 디지털 신호처리용 응용 프로그램의 복잡도가 증가햐면서, 효율적인 컴파일러를 지원하는 DSP 프로세서 구조의 필요성이 증대되고 있다. 많은 범용 레지스터와 직교적(orthogonal)인 명령어 집합을 가지는 RISC프로세서 구조에 메모리 오퍼랜드, 전용 어드레스 계산 유닛, 단일 사이클 MAC 명령어, zero-overhead 하드웨어 루프 등 DSP 프로세서의 구조적 특징을 가하여 효율적인 컴파일러를 가지는 고성능의 RISC 기반 DSP를 구현할 수 있다. 본 논문에서는 이 네 가지 DSP 아키텍쳐 구성 요소를 지원하는 코드변환기를 개발하고, 이를 이용하여 각각의 DSP 아키텍쳐 구성 요소들을 보완하였을 때 성능에 미치는 영향을 정량적으로 평가하였다. 성능 평가 실험에는 C 언어로 작성된 7개의 DSP 벤치마크 프로그램과 QCELP 음성 부호화기를 이용하였으며, 평가 결과를 RISC 프로세서뿐만 아니라 Texas Instruments 사의 TMS320C3x, TMS320C54x, TMS320C5x DSP 프로세서와 비교하였다.

  • PDF