• 제목/요약/키워드: DSP 모뎀

검색결과 27건 처리시간 0.039초

System on Chip (SoC) 기반 다기능 변복조 보드 개발

  • 정인;장유신;배정철;조형래;한용준
    • 한국마린엔지니어링학회:학술대회논문집
    • /
    • 한국마린엔지니어링학회 2006년도 전기학술대회논문집
    • /
    • pp.309-310
    • /
    • 2006
  • FPGA와 DSP기술을 이용한 여러 변복조방식을 통합하는 다기능 System-On-Chip 보드 개발하여 기존의 아날로그 방식에 비해 확장의 용이성 및 시간 인력의 절감을 가져오며, 향후 디지털 통신 실험 장치에 대한 기술력 확보등을 목표로 하고 있다.

  • PDF

DSP를 이용한 원격 제어용 전력선 모뎀 구현에 관한 연구 (A Study on the Implementation of Power Line Modem for Remote Control Using DSP)

  • 김수남;강동욱;김기두;유현중
    • 한국통신학회논문지
    • /
    • 제29권10C호
    • /
    • pp.1433-1443
    • /
    • 2004
  • 본 논문에서 제안한 전력선 모뎀에는 CSK(Code Shift Keying)와 대역화(DS/SS) 방식을 사용해 원격 제어신호를 전송할 수 있도록 하였다. CSK 방식은 전송 용량을 높이고, 잡음에 더욱 강건함을 제공한다. 또한 대역확산방식은 협대역 가우시안 간섭이나 다중 경로 간섭에 대하여 우수한 성능을 가진다. 본 논문에서 구현한 모뎀은 FDD(Frequency Division Duplex) 방식을 이용하여 양방향 통신을 하며, 순방향과 역방향 링크에 대한 모템 구조는 동일하다. 순간적으로 전환되는 피 제어 유딘과의 원활한 통신을 위하여 복조 방법으로 논코히어런트(noncoherent) 방석의 $\pi$/4 DQPSK를 사용한다. 대역확산을 위한 코드로 사용된 PN 코드로써 피 제어 유및의 그룹을 구분하며 M-ary CSK 방식을 위하여 왈쉬 코드를 사용한다. 각 부분은 1%S320c5402 DSP를 이용하여 설계 및 컴증한다. 구현된 모뎀에 대해서는 백색 가우시안 잡음(AWGN) 및 PBIartial Band Interference)가 가해진 상태에서 대역확산 방식과 CSK 방식의 각 인자들에 대한 수치적 성능 분석을 통하여 제안한 시스템의 우수성을 입증한다.

IEEE 802.11a 무선랜 모뎀 동기부의 고정 소수점 DSP 구현 (Fixed point DSP Implementation of the IEEE 802.11a WLAN modem synchronizer)

  • 정중현;이서구;정윤호;김재석;서정욱;최종찬
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 I
    • /
    • pp.517-520
    • /
    • 2003
  • Orthogonal Frequency Division Multiplexing (OFDM) is a promising technology for high speed multimedia communication in a frequency selective multipath channel. In this paper, Software IPs for the synchronizer of IEEE 802.11a Wireless LAN system are designed and optimized for TI's TMS320C6201 fixed point DSP. As a result of the execution cycles of the target DSP for each functions of the system, an efficient HW/SW partitioning method can be considered.

  • PDF

TMS320C31을 이용한 QPSK 모뎀 구현 (Implementation of QPSK Modem using TMS320C31)

  • 김광호;김종욱;조병모;김영수
    • 한국전자파학회논문지
    • /
    • 제12권5호
    • /
    • pp.817-826
    • /
    • 2001
  • 본 논문에서는 TI(Texas instrument)사의 범용 DSP 프로세서인 TMS320C31을 이용하여 통신 시스템에서 많이 사용되는 QPSK 방식의 모뎀을 구현하였다. 지금까지 거의 모든 시스템의 신호 변환 과정은 하드웨어로 구성되어 있지만, 본 논문에서 구현된 시스템은 QPSK 신호의 변조과정에서 IF단의 DAC를 통과하기 이전까지의 과정과 복조과정에서 IF단의 ADC를 통과한 이후의 과정을 프로그램으로 구성하고, 신호의 입.출력부와 처리부분을 하드웨어로 구성하였다. DSP 프로세서를 이용한 모뎀 출력 결과를 PC 상에서 시뮬레이션 결과와 비교하여 제작한 모뎀이 정상적으로 동작됨을 확인하였다.

  • PDF

SDR을 위한 W-CDMA 업링크 소프트웨어 모뎀 구현 (Implementation of W-CDMA Uplink Software Modem for SDR)

  • 백동명;조권도;김진업
    • 전자통신동향분석
    • /
    • 제18권6호통권84호
    • /
    • pp.19-26
    • /
    • 2003
  • 다양한 이동통신기기들을 한 시스템에 수렴시킬 수 있는 기술로서 SDR 기술이 각광받고 있다. 본 논문은 W-CDMA 물리계층 업링크의 트래픽 채널을 DSP로 구현하여 베이스밴드 프로세싱 하는 것을 목적으로 한다. 이러한 소프트웨어 모뎀은 초기화, 소스 데이터 발생, 스프레딩, 스크램블링, 출력단 등으로 이루어진다. 기존의 FPGA, ASIC 등으로 구현된 하드웨어 모뎀을 소프트웨어적인 DSP로 구현할 때 생기는 주요 문제들을 고찰하였다. 로드 밸런싱, 동시성과 실시간성, 버퍼 스킴, 멀티 태스킹, 인터럽트 관리, OVSF 및 스크램블링 코드의 복소수 연산 등이다. 전통적인 구조는 FPGA와 DSP 혼합체인데 각각 칩레벨 프로세싱, 심볼 프로세싱을 담당한다. FPGA와 DSP 혼합체 구조를 넘어서 멀티 DSP를 이용한 병렬처리기법, 또는 reconfiguable 칩을 개발해서 칩레벨 및 심볼 프로세싱을 한 번에 할 수 있는 개발제품도 출시되었다.

OakDSP Core를 이용한 GSM-EFR 음성 부호화기의 실시간 구현 (Real-time Implementation of a GSM-EFR Speech Coder using a OakDSP Core)

  • 최민석;변경진;김경수
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 제13회 신호처리 합동 학술대회 논문집
    • /
    • pp.135-138
    • /
    • 2000
  • 본 논문에서는 DSP Group사의 16 비트 고정 소수점 DSP인 OaKDSP Core를 사용하여 유럽의 이동통신에서 표준으로 사용되고 있는 음성 부호화기 알고리즘인 GSM-EFR (Global System for Mobile communications -Enhanced Full Rate) 을 실시간으로 구현하였다. 구현된GSM-EFR 음성 부호화기의 계산량은 약 24 MIPS가 소요되며, 7.06K 워드의 코드 메모리와 12.19K 워드의 데이터 메모리를 사용하였다. 구현된 음성 부호화기는 ETSI에서 제공하는 시험 벡터 샘플을 모두 통과하였으며, 객관적 평가 툴을 이용하여 지각 평가를 수행한 결과, 32kbps ADPCM과 비슷한 음질을 보였다. 본 논문에서 실시간으로 구현된 GSM-EFR 음성 부호화기는 IMT2000 비동기 방식의 음성 부호화기 표준인 GSM-AMR의 최상위 전송률 모드로서. 앞으로 IMT-2000 비동기식 단말기용 모뎀 ASIC에 탑재할 GSM-AMR 음성부호화기의 구현을 위한 기본 구조로 이용될 예정이다.

  • PDF

eHSPA 규격을 만족하는 FPGA모뎀 플랫폼 설계 및 검증기법 (FPGA Modem Platform Design for eHSPA and Its Regularized Verification Methodology)

  • 권현일;김경호;이충용
    • 대한전자공학회논문지SD
    • /
    • 제46권2호
    • /
    • pp.24-30
    • /
    • 2009
  • 본 논문에서는 3GPP(Third Generation Partnership Project) Release 7 eHSPA(High Speed Packet Access for Evolution) UE(User Equipment) FDD(Frequency Division Duplex) 규격을 만족하는 단말 모뎀의 FPGA(Field Programmable Gate Array) 플랫폼 설계 및 이를 기반으로 한 효율적인 검증 방법에 대해 제안한다. 구현된 FPGA 모뎀 플랫폼은 물리 계층 지원을 위한 모뎀 보드, MCU(Micro Controller Unit)와 DSP(Digital Signal Processor) 코어로 구성되어 모뎀 보드를 제어를 위한 제어 보드, 그리고 RF(Radio Frequency) 및 기타 장비 접속을 위한 주변장치(Peripheral) 보드 등으로 구성된다. 그리고 검증 단계는 하드웨어-소프트웨어 연동 상관 정도에 따라 단순 기능 검증, 시나리오 검증 그리고 호 처리 및 시스템 성능 검증 등으로 규정화하여 진행되었고, 실제 구현적인 측면으로 저 전력 SoC(System On a Chip)를 위한 에뮬레이션 검증 기법도 제안한다.

DSP를 이용한 CDMA 모뎀 설계 및 구현에 관한 연구 (A Study on the Design and Implementation of CDMA Modem using DSP)

  • 박진흥;강병권
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 합동 추계학술대회 논문집 정보 및 제어부문
    • /
    • pp.372-375
    • /
    • 2001
  • 본 논문에서는 고속데이터 전송을 위한 CDMA 모뎀를 구현하였다. 데이터율 1Mbps의 트래픽 5채널에 직교부호를 곱하여 채널을 구분한 후 하나의 채널로 처리하였다. I,Q로 입력된 신호는 복소 곱셈기에서 칩 레이트 8Mcps로 OCQPSK(또는 HPSK) 변조하였다. 복조기는 I,Q의 신호를 역확산한 후 직교부호를 다시 곱하여 각 채널의 데이터를 분리한다. 변복조기의 구현은 클럭 속도 167MHz의 부동 소수점형 프로세서인 TI사의 TMS320C6701 DSP(Digital Signal Processor)를 사용하었고, long code 및 I,Q 채널 PN 코드는 IMT-2000 동기방식과 비동기방식의 규격에 정의된 2가지의 PN코드 발생기를 모두 구현하였다.

  • PDF

GSM방식 단말기용 모뎀칩을 위한 GSM Full Rate 보코더 구현 (Implementation of GSM Full Rate vocoder for the GSM mobile modem chip)

  • 이동원
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 2001년도 추계학술발표대회 논문집 제20권 2호
    • /
    • pp.9-12
    • /
    • 2001
  • 본 논문에서는 유럽 통신 표준화기구인 ETSI 의 SMGll에서 채택된 GSM Full Rate(FR) 보코더 알고리wma[1]을 Teak DSP Core를 이용하여 실시간 구현하였다. GSM FR 보코더는 유럽에서 사용하는 통신 시스템인 GSM 의 full-rate Traffic Channel(TCH)의 표준 코덱[2]으로서 GSM HR, GSM EFR GSM AMR과 더불어 모뎀칩 내에 장착되는 필수적인 음성 서비스이다. 구현된 GSM FR는 13.05kbps의 비트율을 가지고 있으며, 인코더와 디코더 기능 외에 voice activity detection(VAD)[3]블록과 DTX[4]블록 등의 부가 기능도 구현되어 있다. 구현에 사용된 Teak[5]는 DSP Group 의 16bit고정 소수점 DSP core로서 최대 140MIPS 의 성능을 낼 수 있고 400bits ALU 와 두개의 MAC 이 장착되어 있어 음성 및 채널 부호화기의 실시간 처리에 최적화 되어있다. 구현된 GSM FR 은 인코더와 디코더 부분이 각각 약 235 MIPS 및 1.19MIPS 의 복잡도를 나타내며, 사용된 메모리는 프로그램 ROM 3.9K words, 데이터 ROM(table) 396 words 및 RAM 932words이다.

  • PDF

DSP를 이용한 Power Quality Monitoring System의 구현에 관한 연구 (Implementation of Power Quality Monitoring System using DSP)

  • 조영훈;이상준;설승기;김재언
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2002년도 추계학술대회 논문집
    • /
    • pp.195-198
    • /
    • 2002
  • 본 논문에서는 특정 지역의 전력을 모니터링 하여, 그 결과를 중앙 호스트 컴퓨터로 보내주는 전력 품질 모니터링 시스템의 설계 및 제작에 관해 소개한다. 전력 품질을 진단하기 위하여 배전단의 각 상전압의 반주기 실효값을 측정하고, 매 5분마다의 평균 실효값 및 사고 시 순시 사고 전압의 저장 기능 및 호스트 컴퓨터와의 통신 기능을 담당하기 위해 TMS320LF2407을 이용한 DSP 보드를 제작하였다. 이 기기를 이용하여 얻은 실효값 및 사고 파형은 보드의 확장 커넥터에 접속된 유선 전화통신 모뎀 및 CDMA 또는 PCS 무선 통신 기기를 통하여 외부의 호스트 컴퓨터로 전송된다. 전송된 전압 데이터는 호스트 컴퓨터에서 데이터 베이스로 구축되며 분석 과정을 거쳐 특정 지역의 전력의 품질을 진단하는데 사용된다.

  • PDF